加法器功能
加法器是產(chǎn)生數(shù)的和的裝置。加數(shù)和被加數(shù)為輸入,和數(shù)與進(jìn)位為輸出的裝置為半加器。若加數(shù)、被加數(shù)與低位的進(jìn)位數(shù)為輸入,而和數(shù)與進(jìn)位為輸出則為全加器。
常用作計(jì)算機(jī)算術(shù)邏輯部件,執(zhí)行邏輯操作、移位與指令調(diào)用。在電子學(xué)中,加法器是一種數(shù)位電路,其可進(jìn)行數(shù)字的加法計(jì)算。在現(xiàn)代的電腦中,加法器存在于算術(shù)邏輯單元(ALU)之中。
加法器可以用來表示各種數(shù)值,如:BCD、加三碼,主要的加法器是以二進(jìn)制作運(yùn)算。由于負(fù)數(shù)可用二的補(bǔ)數(shù)來表示,所以加減器也就不那么必要。
加法器類型
以單位元的加法器來說,有兩種基本的類型:半加器和全加器,半加器有兩個(gè)輸入和兩個(gè)輸出,輸入可以標(biāo)識為 A、B 或 X、Y,輸出通常標(biāo)識為合 S 和進(jìn)制 C。A 和 B 經(jīng) XOR 運(yùn)算后即為 S,經(jīng) AND 運(yùn)算后即為 C。
全加器引入了進(jìn)制值的輸入,以計(jì)算較大的數(shù)。為區(qū)分全加器的兩個(gè)進(jìn)制線,在輸入端的記作 Ci 或 Cin,在輸出端的則記作 Co 或 Cout。半加器簡寫為 H.A.,全加器簡寫為 F.A.。
半加器:半加器的電路圖半加器有兩個(gè)二進(jìn)制的輸入,其將輸入的值相加,并輸出結(jié)果到和(Sum)和進(jìn)制(Carry)。半加器雖能產(chǎn)生進(jìn)制值,但半加器本身并不能處理進(jìn)制值。
全加器:全加器三個(gè)二進(jìn)制的輸入,其中一個(gè)是進(jìn)制值的輸入,所以全加器可以處理進(jìn)制值。全加器可以用兩個(gè)半加器組合而成。
注意:進(jìn)制輸出端的最末個(gè)OR閘,也可用XOR閘來代替,且無需更改其余的部分。因?yàn)?OR 閘和 XOR 閘只有當(dāng)輸入皆為 1 時(shí)才有差別,而這個(gè)可能性已不存在。
-
加法器
+關(guān)注
關(guān)注
6文章
183瀏覽量
30608
發(fā)布評論請先 登錄
評論