在固定電路板尺寸的情況下,如果設計中需要更多的功能,往往需要增加PCB的軌道密度,但這可能會導致軌道的相互干擾增強,軌道也是如此薄,使阻抗無法降低。 。在設計高速,高密度PCB時要注意串擾干擾,因為它對時序和信號完整性有很大影響。以下是一些注意事項:
1.控制跡線特征阻抗的連續性和匹配。
2。跟蹤空間。通常看到的間距是線寬的兩倍。仿真可用于了解走線間距對時序和信號完整性的影響,并找出可容許的最小空間。結果可能因芯片而異。選擇適當的終止方法。避免上下相鄰層的運行方向相同,或者甚至相互重疊,因為串擾大于同一層中相鄰線的串擾。
3.使用盲/埋通孔來增加軌道面積。然而,PCB板的制造成本將增加。在實際實現中實現完全并行性和相同長度確實很困難,但仍然嘗試這樣做。
4.可以保留差分終端和共模終端,以減輕對時序和信號完整性的影響。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
PCB設計
+關注
關注
396文章
4753瀏覽量
88507 -
高速PCB
+關注
關注
4文章
97瀏覽量
25265 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43635
發布評論請先 登錄
相關推薦
高速高密度PCB設計的關鍵技術問題是什么?
本文介紹高速高密度PCB設計的關鍵技術問題(信號完整性、電源完整性、EMC /EM I和熱分析)和相關EDA技術的新進展,討論高速高密度
發表于 04-25 07:07
高速高密度PCB設計的新挑戰概述
高速高密度PCB設計的新挑戰概述
如何利用先進的EDA工具以及最優化的方法和流程,高質量、高效率的完成設計,已經成為系統廠商和設計工程師不得不
發表于 03-13 15:16
?560次閱讀

高速高密度PCB的RE問題
隨著信號上升時間(下降時間)越來越短, PCB 的RE越來越嚴重,已逐步成為影響產品EMC性能的重要因素之一,PCB設計過程中必須采取綜合措施抑制RE。從高速高密度
發表于 08-15 10:41
?0次下載

PCB設計中管理高密度通孔的需求設計
不同的類型和尺寸。這些通孔中的每一個都需要進行管理[鏈接到管理約束條件],以便正確使用它以確保最佳的電路板性能和無錯誤的可制造性。讓我們仔細研究一下PCB設計中管理高密度通孔的需求以及如何做到這一點。 驅動
如何看待高密度PCB設計的DFM規則
高密度PCB設計遵循在集成電路中看到的相同趨勢,在集成電路中,更多功能封裝在更小的空間中。這些板上較小的間距使精確制造變得更加困難,這對您的高密度PCB設計提出了重要的DFM規則。 現
高速(>100MHz)高密度PCB設計技巧分享
PCB設計中的技巧? 在設計高速高密度PCB時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal inte
發表于 06-24 16:01
?950次閱讀
高密度PCB設計中的技巧
在設計高速高密度PCB時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:

評論