Altera的SoC FPGA已經(jīng)發(fā)售,將如何繼續(xù)追趕并超越賽靈思呢?Altera的SoC開發(fā)調(diào)試工具有什么不同呢?ARM+FPGA的未來如何?詳見本文分析。
2013-01-05 10:13:47
3128 發(fā)布的ARM? Development Studio 5 (DS-5?) Altera?版工具包軟件,這是業(yè)界唯一的FPGA自適應(yīng)調(diào)試軟件,支持設(shè)計人員同時查看器件的處理器和FPGA部分。
2013-04-23 10:40:55
2378 InTime。 前言 高層次的設(shè)計可以讓設(shè)計以更簡潔的方法捕捉,從而讓錯誤更少,調(diào)試更輕松。然而,這種方法最受詬病的是對性能的犧牲。在復(fù)雜的 FPGA 設(shè)計上實現(xiàn)高性能,往往需要手動優(yōu)化 RTL 代碼,這也意味著從 C 轉(zhuǎn)化得到 RTL 基本不可能。其實,使用 FPGA 工具設(shè)置來優(yōu)化設(shè)計可以最
2020-12-20 11:46:46
1416 
求大神幫忙解答下,altera soc 的HPS部分的引腳配置如何自動生成,怎么我改動了下qsys里面的HPS配置,怎么無法生成fitter location 來配置hps部分的引腳
2018-03-14 12:02:41
SOC是不是就是ARM+FPGA?未來要做一個FPGA的電機控制器,看了一下ALTERA的網(wǎng)站看的有點暈懇請各位前輩能給一些參考設(shè)計。
2017-02-14 10:09:04
我經(jīng)過一年多的實踐總結(jié)出Altera SOC FPGA起動步驟,對大家在以后實踐中會有幫助。 第1步:起動固化在內(nèi)部的廠家ROM程序,根據(jù)起動引腳的配置,選擇從哪里起動(QSPI,SD,NAND
2016-02-04 00:05:19
`最近從駿龍買了塊Macnica Cyclone? V SoC Helio 開發(fā)板,里面的資料太少了。所以創(chuàng)建一個altera soc學(xué)習(xí)交流群加快大家學(xué)習(xí)的步伐。歡迎大家加入Altera Soc學(xué)習(xí)交流群314377175`
2013-09-10 21:55:18
供電時所需的所有電源軌設(shè)計已經(jīng)過優(yōu)化,可支持 5V 輸入極高密度的 PCB 設(shè)計可節(jié)省電路板面積開關(guān)穩(wěn)壓器和 LDO 的最優(yōu)組合可提供最佳的電源分配樹支持 DDR3 存儲器件該設(shè)計已經(jīng)過測試,可用于為 Arria V FPGA 加電
2018-09-12 09:08:24
分立式 IC,由單個 5V 輸入供電。主要特色提供為 Altera? Arria? V GX FPGA 供電時所需的所有電源軌設(shè)計已經(jīng)過優(yōu)化,可支持 5V 輸入板載電源定序低成本分立式解決方案小尺寸
2018-12-04 11:33:24
`描述此參考設(shè)計提供為 Altera Cyclone V SoC FPGA 供電時所需的所有電源軌。此設(shè)計使用 LMZ3 系列模塊產(chǎn)生用于為 FPGA 供電的電源軌。`
2015-05-11 16:49:30
供電時所需的所有電源軌。此設(shè)計還顯示了正確的加電順序。特性 提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設(shè)計已經(jīng)過優(yōu)化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便
2022-09-26 07:58:34
時所需的所有電源軌。此設(shè)計還顯示了正確的加電順序。主要特色提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設(shè)計已經(jīng)過優(yōu)化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便
2018-09-06 09:07:37
時所需的所有電源軌。此設(shè)計還顯示了正確的加電順序。特性提供為 Altera Cyclone V SoC 供電時所需的所有電源軌設(shè)計已經(jīng)過優(yōu)化,可支持 12V 輸入集成 LMZ3 系列電源模塊,簡便易用
2015-05-11 16:45:44
存儲器工具包,可幫助您測試FPGA設(shè)備中IP的實現(xiàn)。
有關(guān)Altera支持的最大速度,請參閱外部存儲器接口規(guī)格估計器頁面FPGA。
2023-09-26 07:38:12
影響,Altera也不例外。Altera在28nm制程節(jié)點上開發(fā)FPGA新系列產(chǎn)品,以及支持軟件的成本,要遠遠高于65nm開發(fā)時所投入的2.5億美元。只有很少的終全文下載
2010-04-22 11:30:41
最可靠的無誤碼產(chǎn)品。Stratix V系列靈活的密度特性使得FPGA技術(shù)能夠應(yīng)用于更復(fù)雜的金融服務(wù)。" Altera提供業(yè)界最全面的28-nm FPGA系列產(chǎn)品,可定制滿足用戶的系統(tǒng)性
2012-05-14 12:38:53
和優(yōu)化大多數(shù)情況下,同一個 FPGA 器件在不同項目甚至一個項目中都具有不同的邏輯功能。在項目開發(fā)期間,PADS Professional I/O 優(yōu)化可自動支持這些情況。物料清單報告中列出了不同功能
2018-09-20 11:11:16
/try_zircon.html【已結(jié)束】小梅哥AC620 Altera FPGA 開發(fā)板免費試用https://bbs.elecfans.com/try_ac620.html【已結(jié)束】Plunify InTime
2022-03-31 10:40:05
有任何其他的優(yōu)化編譯流程的竅門,請與我們分享。讓我們一起建設(shè)更加美好的 FPGA 用戶社區(qū)!了解更多 InTime 的信息,或者直接申請免費試用。關(guān)注Plunify公眾號,關(guān)注FPGA設(shè)計優(yōu)化。所有產(chǎn)品的信息和相關(guān)使用申請亦在公眾號主頁的菜單中,我們期待與您的交流。?
2018-06-11 16:11:07
上一篇系列文章“INtime可與Windows在同個PC運行的實時操作系統(tǒng)(上)”中我們介紹INtime實時操作系統(tǒng)的基本特性與功能。本篇文章將著重介紹INtime RTOS內(nèi)部的關(guān)鍵處理機制及其
2021-07-02 06:41:14
InTime 利用大數(shù)據(jù)分析和人工智能,建立時序數(shù)據(jù)庫,無需修改源代碼即可優(yōu)化設(shè)計,為工程師推薦最佳工具參數(shù)組合。了解更多>>
2017-04-18 14:53:40
發(fā)現(xiàn)Altera官網(wǎng)上一個不錯的視頻,講SoC FPGA嵌入式軟件的,都是干貨分享啊!系列視頻一共有5個視頻,視頻上傳了幾遍都上傳不了,大家還是去他們網(wǎng)站看吧:http://www.alteraforum.com.cn/showtopic-6634.aspx
2019-09-25 09:01:49
Altera公司意欲通過更先進的制程工藝和更緊密的產(chǎn)業(yè)合作,正逐步強化FPGA協(xié)同處理器,大幅提升SoC FPGA的整體性能,為搶攻嵌入式系統(tǒng)市場版圖創(chuàng)造更大的差異化優(yōu)勢。隨著SoC FPGA在
2019-08-26 07:15:50
引言 隨著技術(shù)的進一步發(fā)展,SoC設(shè)計面臨著一些諸如如何進行軟硬件協(xié)同設(shè)計,如何縮短電子產(chǎn)品開發(fā)周期的難題。為了解決SoC設(shè)計中遇到的難題,設(shè)計方法必須進一步優(yōu)化。因此,人們提出了基于FPGA
2019-07-12 07:25:22
能夠單獨訪問配置,即支持部分重構(gòu)。Lattice公司的基于Flash的FPGA通過在Flash上存儲多種邏輯功能的配置數(shù)據(jù)流,經(jīng)過配置實現(xiàn)不同邏輯功能,嚴格意義上講屬于靜態(tài)可重構(gòu)技術(shù)。Altera公司
2011-05-27 10:23:28
Qt配置Altera SoC FPGA Kit 編譯器: GCC(Altera SoC) /home/terasic
2018-07-03 08:41:02
` 對于CPLD、FPGA和SoC設(shè)計,Altera Quartus? II軟件在性能和效能上是業(yè)界首屈一指的軟件。 Quartus II軟件v13.1支持您在一天內(nèi)完成更多的設(shè)計迭代,提供工具幫助
2013-11-13 15:34:26
。主要特色?提供移動無線基站的 Xilinx? Ultrascale? 系列 FPGA 所需的所有電源軌?設(shè)計已經(jīng)過優(yōu)化,可支持 12V 輸入?具有內(nèi)核電壓輸出電壓和電流報告功能的 PMBUS 接口?板載
2018-11-19 14:58:25
本帖最后由 峩、那么可笑 于 2014-12-11 16:22 編輯
[Altera]選取合適的SoC FPGA專業(yè)指南(中英版)更多精彩內(nèi)容:http://m.xsypw.cn/soft/5/2 ... 530.html?1418285557
2014-12-11 16:21:21
,未優(yōu)化前功耗1.718,優(yōu)化后為1.726,咨詢了Intime技術(shù)支持,他說Intime主要是對時序的優(yōu)化效果要更明顯,于是,我將設(shè)計的工作頻率提高,時序不滿足,再使用Intime進行Speed
2017-06-30 15:28:28
設(shè)計的云平臺。用戶能透過這個平臺,以隨選式快速地得到服務(wù)器資源和軟件工具。Plunify在2013年正式發(fā)布旗艦產(chǎn)品 – InTime。InTime是一款針對FPGA綜合與布局布線問題的專家軟件。它
2017-07-05 11:00:48
\include\soc_cv_av2、指定硬件平臺修改D:\intelFPGA\17.1\embedded\ip\altera\hps\altera_hps\hwlib\include下的hwlib.h文件,在第
2020-02-16 18:38:28
相比,功耗可降低至40%。在其同類FPGA中,該系列靜態(tài)功耗降低50%,收發(fā)器功耗降低50%。通過利用Altera成熟可靠的收發(fā)器領(lǐng)先技術(shù)以及第六代收發(fā)器IP,該系列經(jīng)過優(yōu)化,10.3125Gbps數(shù)據(jù)
2012-09-21 13:49:05
,FPGA就是“可反復(fù)編程的邏輯器件”。如圖1.1所示,這是一顆Altera公司的CycloneV Soc FPGA器件,從外觀上看,貌似和一般的CPU芯片沒有太大差別。圖1.1 Altera公司
2017-09-19 21:52:57
FPGA,特別是Zynq系列或Altera等效SOC + FPGA,設(shè)計PCB板,批量生產(chǎn)產(chǎn)品并通過嚴格的EMI資格認證。在什么階段,公司可能需要將Xilinx稱為Altera技術(shù)支持?可能需要
2019-04-15 10:08:36
是Tensorflow。這似乎有些難以置信,畢竟我們已經(jīng)開發(fā)了賽靈思Vivado的插件Plunify Cloud以及設(shè)計優(yōu)化軟件InTime (微信公眾號:Plunify_FPGA)難道不應(yīng)該選擇一個可以
2017-12-11 15:54:58
。Plunify 的 CEO 黃瀚華說:“盡管從硬件工程師的角度來說,應(yīng)該盡可能多地使用 DSP。但使用限制 DSP 數(shù)量的設(shè)置其實可以顯著提升結(jié)果。”基于這個算法,Plunify 推出了優(yōu)化軟件
2018-06-26 15:19:23
學(xué)習(xí)FPGA主要用到altera的哪幾個軟件,他們各自的用處和關(guān)系是什么,懇請賜教!{:1:}
2013-08-27 14:13:58
小弟想自學(xué)FPGA,預(yù)購Altera DE1-SOC。哪位大神玩過了,技術(shù)了熟于胸。也別冷落了板子,贈人玫瑰手有余香,請聯(lián)系小弟,讓技術(shù)繼續(xù)發(fā)揮余熱,價格可談。 聯(lián)系方式:***注:10.22不能入手就在淘寶買了,之后就不用耽誤大神時間了。非常感謝!
2017-11-18 15:00:36
客戶提供Altera FPGA技術(shù)支持,包括支持客戶方案選型,提供現(xiàn)場技術(shù)支持。4.掌握Altera最新產(chǎn)品技術(shù),開拓市場新興應(yīng)用電子技術(shù)方面,配合銷售主動推廣技術(shù)解決方案任職資格: 1.具備3年
2017-06-05 10:45:35
Hi,以前在學(xué)校的時候就經(jīng)常遇見時序收斂的問題,尤其是改RTL好麻煩啊。工作以后和朋友們一起做了個時序優(yōu)化的軟件,叫InTime,希望可以幫助有相同問題的朋友。^_^我們搞了免費試用的活動,有興趣
2017-05-11 10:55:17
亞馬遜云端上進行編譯,測試甚至優(yōu)化FPGA項目或DCP。PlunifyCloud 讓用戶可以輕易地使用可延展地計算資源,目前只支持亞馬遜云服務(wù),因為軟件的許可證也是亞馬遜提供的(和使用F1實例一樣
2017-11-22 10:51:18
10 SoC (片內(nèi)系統(tǒng)) 開發(fā)板。這些開發(fā)板由 Altera 進行了測試和驗證,并舉例說明了布局、信號完整性和電源管理方面的最佳設(shè)計方法。圖 1:Arria 10 GX FPGA 開發(fā)套件板圖 2
2018-10-29 17:01:56
本系列教程的宗旨是在力求全面介紹Altera及其QuartusII軟件原理的基礎(chǔ)上,對何如使用Altera FPGA進行基礎(chǔ)設(shè)計、時序分析、驗證、優(yōu)化四大方面進行講解通向FPGA之路---七天玩轉(zhuǎn)
2012-12-04 14:36:51
《Altera FPGA/CPLD設(shè)計(高級篇)》結(jié)合作者多年工作經(jīng)驗,深入地討論了Altera FPGA/CPLD的設(shè)計、優(yōu)化技巧。在討論FPGA/CPLD設(shè)計指導(dǎo)原則的基礎(chǔ)上,介紹了Altera器件的高級應(yīng)用;引領(lǐng)讀者
2009-02-12 09:19:12
4799 altera fpga/cpld設(shè)計 基礎(chǔ)篇結(jié)合作者多年工作經(jīng)驗,系統(tǒng)地介紹了FPGA/CPLD的基本設(shè)計方法。在介紹FPGA/CPLD概念的基礎(chǔ)上,介紹了Altera主流FPGA/CPLD的結(jié)構(gòu)與特點,并通過豐富的實例講解
2009-07-10 17:35:45
57 Altera FPGA開發(fā)軟件安裝指南
2009-07-21 17:19:14
0 Altera發(fā)布Quartus II軟件9.1,延續(xù)了2到3倍的編譯時間優(yōu)勢
Altera公司宣布推出QuartusII軟件9.1——在CPLD、FPGA和HardCopy ASIC設(shè)計方面,業(yè)界性能和效能最好的軟件。與以前的軟
2009-11-05 09:42:59
958 Altera公司 (NASDAQ: ALTR)、MIPS科技公司(NASDAQ: MIPS) 以及System Level Solutions (SLS) 公司今天推出了MIPS-Based?、FPGA優(yōu)化軟核處理器,適用于Altera FPGA以及ASIC器件。
2011-06-01 09:35:53
990 Altera公司(Nasdaq: ALTR)今天宣布可以提供FPGA業(yè)界的第一個虛擬目標平臺,支持面向Altera最新發(fā)布的SoC FPGA器件立即開始器件專用嵌入式軟件的開發(fā)。在Synopsys有限公司成熟的虛擬原型開發(fā)解
2011-10-13 09:15:28
678 Altera公司(NASDAQ: ALTR)今天發(fā)布FPGA和SoC FPGA的開放計算語言(OpenCL?)標準開發(fā)計劃。OpenCL標準是基于C語言的開放標準,適用于并行編程。Altera的OpenCL計劃結(jié)合了FPGA的并行能力以及OpenCL標準
2011-11-16 16:12:08
599 本資料是關(guān)于Altera FPGA的選型及開發(fā),內(nèi)容大綱是:Altera的 FPGA體系結(jié)構(gòu)簡介;Altera的 FPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。
2012-08-15 14:48:34
103 Altera公司SoC FPGA產(chǎn)品簡介高級信息摘要(英文資料) 圖 硬件處理系統(tǒng)
2012-09-05 13:57:38
28 本文是關(guān)于Altera公司SoC FPGA 的用戶手冊(英文版) 。文中主要介紹了什么是SoC FPGA、SoC FPGA相關(guān)知識介紹、為什么要使用SoC FPGA以及SoC FPGA都應(yīng)用到哪些方面。
2012-09-05 14:03:08
153 電子發(fā)燒友網(wǎng)訊:Altera公司2012年11月28號宣布,Altera Cyclone V FPGA 和Altera SoC FPGA虛擬目標開發(fā)工具獲得EDN中國 《可編程器件》 和 《開發(fā)工具與軟件應(yīng)用設(shè)計》 類的2012最佳產(chǎn)品獎。ED
2012-11-29 16:59:37
1296 電子發(fā)燒友網(wǎng)訊:2012年12月13號,北京——Altera公司今天宣布,首次正式發(fā)售其28 nm SoC器件。通過寬帶互聯(lián)干線鏈接,Altera SoC FPGA緊密集成了雙核ARM? Cortex?-A9 MPCore?處理器、存儲器控
2012-12-13 10:33:17
2037 近日,芯片設(shè)計先驅(qū)廠商Plunify與合作伙伴推出創(chuàng)新云計算平臺,整合亞馬遜云計算能力、Altera和賽靈思FPGA、EDA軟件平臺,可為中小型企業(yè)按需設(shè)計、并行自動化分析,大大縮短設(shè)計時間。
2013-03-08 10:42:21
1053 Altera公司 (NASDAQ: ALTR)今天宣布推出Quartus? II軟件13.0版,這一軟件實現(xiàn)了性能最好的FPGA和SoC,提高了設(shè)計人員的效能。28 nm FPGA和SoC用戶的編譯
2013-05-07 14:30:30
3639 Altera于6月11日在北京宣布,全球同步推出10代FPGA和SoC。先行發(fā)布的包括高端Stratix10和中端Arria10系列。目標是替代傳統(tǒng)的ASSP和ASIC。
2013-06-13 14:26:14
2150 級Cyclone V SoC達到了925 MHz,汽車級達到了700 MHz,工業(yè)級Arria V SoC達到了1.05 GHz,在FPGA業(yè)界,這些器件成為性能最高的SoC。Altera SoC為嵌入式開發(fā)人員提供了最可靠的體系結(jié)構(gòu)、效能最高的開發(fā)工具以及密度最全的系列產(chǎn)品。
2013-09-26 17:48:23
993 現(xiàn)在,您可以采用 Altera SoC 器件來設(shè)計定制器件,這是我們流行的28 nm Cyclone V 和 Arria V 系列中的型號。我們的 SoC 器件將幫助您滿足多變的市場需求和接口標準。
2013-10-10 15:51:34
137 10月22號,北京——Altera公司 (Nasdaq: ALTR)今天發(fā)布四款新參考設(shè)計,這些設(shè)計采用了通過收購Enpirion?而獲得的電源技術(shù)。參考設(shè)計為FPGA用戶和電路板開發(fā)人員提供
2013-10-22 16:12:15
693 2013年11月25日 –貿(mào)澤電子(Mouser Electronics)即日起開始供應(yīng)最新的Terasic Technologies FPGA開發(fā)套件,支持Altera的Cyclone V片上系統(tǒng)
2013-11-26 11:11:02
1083 2013年12月3號,北京——Altera公司(Nasdaq: ALTR)今天發(fā)布了Arria 10版Quartus II軟件,這是業(yè)界第一款支持20 nm FPGA和SoC的開發(fā)工具。基于TSMC
2013-12-03 10:48:47
1607 Altera的14 nm Stratix 10 FPGA和SoC以及ARM DS-5 Altera版SoC工具包贏得兩項2014設(shè)計創(chuàng)意獎
2014-02-10 09:50:15
821 Altera公司與Wind River?風(fēng)河公司今天宣布,雙方建立戰(zhàn)略合作關(guān)系,為Altera的SoC FPGA器件開發(fā)并部署工具和解決方案。 風(fēng)河公司業(yè)界領(lǐng)先的操作系統(tǒng)和開發(fā)工具支持Altera基于多核ARM?處理器的SoC平臺。
2014-02-10 17:38:40
914 2014年8月5號,北京——Altera公司(Nasdaq: ALTR)今年早些時候宣布了早期客戶基準測試結(jié)果獲得成功,在此基礎(chǔ)上,今天發(fā)布面向Stratix? 10 FPGA和SoC的早期試用設(shè)計軟件,這是業(yè)界第一款針對14-nm FPGA的設(shè)計軟件。
2014-08-07 13:24:10
807 2014年8月19號,北京——Altera公司(Nasdaq: ALTR)今天發(fā)布Quartus? II軟件Arria? 10版v14.0——業(yè)界最先進的20 nm FPGA和SoC設(shè)計環(huán)境。
2014-08-19 15:53:24
2582 2014年,12月16號,北京——Altera公司(Nasdaq: ALTR)今天發(fā)布其Quartus? II軟件v14.1,擴展支持Arria? 10 FPGA和SoC——FPGA業(yè)界唯一具有硬核浮點DSP模塊的器件,也是業(yè)界唯一集成了ARM處理器的20 nm SoC FPGA。
2014-12-16 13:48:53
1396 2015年1月6號,北京——Altera公司(NASDAQ: ALTR)今天宣布,奧迪的高級輔助駕駛系統(tǒng)(ADAS)選用其SoC現(xiàn)場可編程門陣列(FPGA),實現(xiàn)量產(chǎn)。
2015-01-06 10:31:35
1134 Altera全球SoC FPGA開發(fā)者論壇活動在深圳成功舉行,Altera合作伙伴、FPGA開發(fā)者和工程師匯聚一堂,共同關(guān)注使用基于ARM的SoC FPGA中的精細粒度異構(gòu)計算技術(shù),在滿足下一代嵌入式計算應(yīng)用需求中,如何解決系統(tǒng)設(shè)計的難題。
2015-11-13 17:38:16
1927 Altera軟件和IP市場總監(jiān)Alex Grbic說,“我們很高興Plunify能成為我們的合作伙伴。與Plunify這樣的公司合作使我們可以向客戶提供更多相互支持的解決方案。”
2016-07-06 13:58:37
2061 altera_soc_ebook_eeworld_20151215
2016-07-15 16:03:09
13 Plunify 將分別于2017年5月3日(成都)和2017年5月5日(長沙)的2017Xilinx All Programmable 技術(shù)研討會。同時對于InTime時序優(yōu)化工具有興趣的朋友可以在Comtech科通展位上可以了解和參觀到具體InTime的演示。
2017-04-25 15:19:55
1002 Plunify?基于機器學(xué)習(xí)技術(shù)的現(xiàn)場可編程門陣列(FPGA)時序收斂和性能優(yōu)化軟件供應(yīng)商,今天推出了Kabuto?,可最大限度地減少和消除性能錯誤。
2018-07-04 12:24:00
2657 本文闡明了InTime和Xilinx軟件是如何通過調(diào)整編譯參數(shù)以及運行并行編譯來優(yōu)化FPGA時序性能的。InTime通過機器學(xué)習(xí)來決定一個FPGA設(shè)計的綜合和布局布線的最佳配置組合。通過和計算服務(wù)器
2017-11-15 15:17:05
817 
的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計人員的效能和邏輯效率。硬核浮點DSP模塊集成在正在發(fā)售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix
2018-02-11 13:34:00
6954 具套裝平均快出2倍,保持了FPGA和SoC設(shè)計的軟件領(lǐng)先優(yōu)勢。 Quartus II軟件14.0版支持用戶更高效的迅速實現(xiàn)FPGA和SoC設(shè)計。最新版包括新的快速重新編譯特性,對設(shè)計進行小改動后,編譯時間縮短了4倍;以及同類最佳的PCI Express (PCIe) IP解決方案,性能達到企業(yè)級水平。
2018-02-11 13:37:00
4543 Fujisoft公司在Altera SoC合作伙伴研討會上演講的主題:Fujisoft Android SoC FPGA解決方案
2018-06-26 11:57:00
2643 該演示由Altera全球合作伙伴Fujisoft提供。演示在Altera SoC上面的Android應(yīng)用程序。并且Fujisoft演示了在FPGA邏輯上實現(xiàn)2D加速IP,達到高達54fps的效果。
2018-06-26 08:08:00
3194 Altera現(xiàn)在是Intel公司旗下的可編程解決方案事業(yè)部(PSG),今天發(fā)布能夠讓Stratix 10 FPGA和SoC支持高達56 Gbps數(shù)據(jù)速率的收發(fā)器技術(shù)。Altera今天演示了FPGA
2018-08-19 09:31:00
1194 的功能安全領(lǐng)先供應(yīng)商YOGITECH聯(lián)合開發(fā)的鎖步解決方案采用了Altera FPGA、SoC,認證工具流程,以及YOGITECH的知識產(chǎn)權(quán)(IP)內(nèi)核。這一解決方案幫助客戶在Altera FPGA中輕松實現(xiàn)SIL3安全設(shè)計,包括低成本Cyclone V FPGA和MAX 10 FPGA系列。
2018-08-31 16:46:00
1329 管理技術(shù),在Enpirion PowerSoC器件中集成高級多模式數(shù)字控制(MMDC)電源功能。由數(shù)字電源專家組成的設(shè)計團隊將重點關(guān)注Enpirion PowerSoC的擴展功能、適用性和低功耗特性,進一步提高Altera FPGA和SoC的功效。
2018-08-16 11:26:00
749 地縮短了編譯時間,提供通用、快速跟蹤設(shè)計輸入和置入式IP集成特性,延續(xù)了Altera Quartus II軟件的領(lǐng)先優(yōu)勢,令基于FPGA和SoC的設(shè)計快馬加鞭。現(xiàn)在,客戶可以在更高抽象層面上進行設(shè)計并實現(xiàn),極大地縮短了設(shè)計時間,解決了下一代設(shè)計面臨的挑戰(zhàn)。
2018-08-25 09:18:00
750 Altera公司與Mentor Graphics合作為嵌入式軟件開發(fā)人員提供同類最佳的Vista虛擬平臺,它支持Altera全系列SoC FPGA,包括具有64位四核ARM Cortex-A53
2018-08-30 16:41:00
909 Altera公司今天宣布,使用MathWorks的業(yè)界標準工作流程,為其基于ARM的SoC提供新支持。MathWorks 2014b版包括了適用于Altera SoC的自動、高度集成、基于模型
2018-09-08 10:04:00
681 鏈路仿真器的速度優(yōu)勢和時域波形仿真器的精度優(yōu)勢,是一種新的混合行為仿真方法。JNEye工具經(jīng)過優(yōu)化,支持Altera 10代系列產(chǎn)品,為用戶提供了評估Altera下一代FPGA和SoC收發(fā)器鏈路性能的平臺。
2018-09-14 15:10:00
1276 關(guān)鍵詞:Quartus , FPGA , Stratix 與以前的版本相比,只需要一半的時間就能實現(xiàn)業(yè)界性能最好的設(shè)計 Altera公司今天宣布推出Quartus II軟件13.0版,這一軟件實現(xiàn)
2018-09-25 09:12:01
575 Altera的Arria II GX、Stratix IV GT、StraTIx IV GX FPGAs和HardCopy IV GX ASIC采用了通用收發(fā)器技術(shù),由一套通用開發(fā)工具為其提供支持,幫助系統(tǒng)設(shè)計人員開發(fā)完整的芯片系統(tǒng)(SoC)解決方案。
2018-10-27 08:17:00
3483 用軟件從 C 轉(zhuǎn)化來的 RTL 代碼其實并不好理解。今天我們就來談?wù)劊绾卧诓桓淖?RTL 代碼的情況下,提升設(shè)計性能。 本項目所需應(yīng)用與工具:賽靈思HLS、Plunify Cloud 以及 InTime。 前言 高層次的設(shè)計可以讓設(shè)計以更簡潔的方法捕捉,從而讓錯誤更少,調(diào)試更輕松。
2019-09-15 11:56:00
265 與 FPGA 軟件工具進行自動雙向信息交換可提供由供應(yīng)商規(guī)則驅(qū)動的“設(shè)計即正確”的 I/O 分配,從而實現(xiàn)快速、無誤的優(yōu)化流程。其包括了最新的器件支持,并且可提前訪問尚未發(fā)布的 FPGA 供應(yīng)商器件。
2019-05-16 06:13:00
3380 
本文檔的主要內(nèi)容詳細介紹的是ALTERA公司的DE1 SoC FPGA開發(fā)板的培訓(xùn)教程免費下載包括了:第1章 DE1-SOC 快速入門,第2章 DE1-SOC 硬件實驗,第3章 DE1-SOC 軟件
2019-07-08 08:00:00
27 在學(xué)習(xí) Altera FPGA 開發(fā)之前,我們需要安裝 Altera 的 Quartus 軟件, Quartus 的軟件版本Altera每年都會有所更新, 用戶也沒有必要追求最新的軟件安裝版
2019-09-29 08:00:00
14 教程介紹 本教程旨在指導(dǎo)用戶通過 Plunify Cloud 的云服務(wù)器,來使用 InTime 軟件優(yōu)化 FPGA 設(shè)計。如果您首次使用 InTime,請免費 申請該軟件的本地試用 。 本教程涵蓋
2020-12-21 17:57:01
1228 
Altera FPGA CPLD學(xué)習(xí)筆記(肇慶理士電源技術(shù)有限)-Altera FPGA CPLD學(xué)習(xí)筆記? ? ? ? ? ? ? ? ?
2021-09-18 10:54:41
79 電子發(fā)燒友網(wǎng)站提供《在亞馬遜EC2云端使用Xilinx工具和InTime優(yōu)化設(shè)計.pdf》資料免費下載
2023-09-18 09:37:20
0
評論