在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>采用FPGA技術(shù)芯片模塊實(shí)現(xiàn)運(yùn)動(dòng)估計(jì)的設(shè)計(jì)方案并進(jìn)行仿真研究

采用FPGA技術(shù)芯片模塊實(shí)現(xiàn)運(yùn)動(dòng)估計(jì)的設(shè)計(jì)方案并進(jìn)行仿真研究

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

DSP與FPGA設(shè)計(jì)的跟蹤伺服運(yùn)動(dòng)控制技術(shù)

DSP與FPGA設(shè)計(jì)的跟蹤伺服運(yùn)動(dòng)控制技術(shù) 摘  要: 在分析光電跟蹤伺服系統(tǒng)特點(diǎn)的基礎(chǔ)上,以TI公司DSP芯片TMS320F2812作為主控制芯片采用FPGA進(jìn)行
2010-05-15 18:22:521418

基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案

本文介紹了集中式插入法幀同步系統(tǒng)的原理,分析了幀同步系統(tǒng)的工作流程。采用模塊化的設(shè)計(jì)思想,利用VHDL設(shè)計(jì)了同步參數(shù)可靈活配置的幀同步系統(tǒng),闡述了關(guān)鍵部件的設(shè)計(jì)方法,提出了一種基于FPGA的幀同步系統(tǒng)設(shè)計(jì)方案
2013-11-11 13:36:014359

基于FPGA的嵌入式運(yùn)動(dòng)控制器設(shè)計(jì)方案

高速處理能力實(shí)現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設(shè)計(jì)好的FPGA程序或是C程序進(jìn)行封裝,系統(tǒng)的可移植性強(qiáng)。 如今,運(yùn)動(dòng)控制正朝著高速度、高精度、開放式的方向發(fā)展,從而對(duì)執(zhí)行部件提出了更高的要求。過去的運(yùn)動(dòng)控制器主要是基于單片機(jī)
2021-03-24 14:50:528072

FPGA基本開發(fā)設(shè)計(jì)流程

FPGA的設(shè)計(jì)流程就是利用EDA開發(fā)軟件和編程工具對(duì)FPGA芯片進(jìn)行開發(fā)的過程。FPGA的開發(fā)流程一般包括功能定義、設(shè)計(jì)輸入、功能仿真、綜合優(yōu)化、綜合后仿真實(shí)現(xiàn)與布局布線、時(shí)序仿真與驗(yàn)證、板級(jí)仿真
2023-12-31 21:15:31

FPGA電路動(dòng)態(tài)老化技術(shù)研究

工作起來,實(shí)現(xiàn)高覆蓋率的邏輯節(jié)點(diǎn)的翻轉(zhuǎn),讓其按照規(guī)定的功能工作。因此本研究工作的關(guān)鍵在如何進(jìn)行FPGA電路的程序配置。  3 FPGA設(shè)計(jì)流程  完整的FPGA 設(shè)計(jì)流程包括邏輯電路設(shè)計(jì)輸入、功能仿真
2011-09-13 09:22:08

FPGA的設(shè)計(jì)流程

,能較好地反映芯片的實(shí)際工作情況。由于不同芯片的內(nèi)部延時(shí)不一樣,不同的布局布線方案也給延時(shí)帶來不同的影響。因此在布局布線后,通過對(duì)系統(tǒng)和各個(gè)模塊進(jìn)行時(shí)序仿真,分析其時(shí)序關(guān)系,估計(jì)系統(tǒng)性能,以及檢查
2020-11-30 16:22:59

采用FPGA實(shí)現(xiàn)多普勒測(cè)振計(jì)信號(hào)采集系統(tǒng)設(shè)計(jì)

針對(duì)遙感系統(tǒng)的工作環(huán)境特點(diǎn)、待處理信號(hào)的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號(hào)采集系統(tǒng)方案的優(yōu)缺點(diǎn),本文提出了一種基于FPGA的激光多普勒測(cè)振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案,該方案可以實(shí)現(xiàn)
2019-06-24 07:16:30

采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)有什么特性?

SoC面臨的挑戰(zhàn)是什么采用FPGA方案進(jìn)行數(shù)字顯示系統(tǒng)設(shè)計(jì)有什么特性?
2021-04-29 06:24:26

采用FPGA實(shí)現(xiàn)SVPWM調(diào)制算法

就已經(jīng)出現(xiàn),隨著FPGA芯片價(jià)格的不斷降低,其在工業(yè)領(lǐng)域的應(yīng)用正在飛速發(fā)展,采用FPGA實(shí)現(xiàn)SVPWM調(diào)制算法也將層出不窮2. 系統(tǒng)任務(wù)分析及實(shí)現(xiàn)SVPWM調(diào)制算法相對(duì)比較復(fù)雜,在完成系統(tǒng)控制任務(wù)
2022-01-20 09:34:26

采用IP模塊實(shí)現(xiàn)PCI接口設(shè)計(jì)

與CPU時(shí)鐘間的交互使用,應(yīng)采用握手信號(hào)實(shí)現(xiàn)。功能仿真在VERIBEST99 FPGA DESIGNVIEW環(huán)境下進(jìn)行仿真時(shí)首先要對(duì)PCI Core進(jìn)行配置訪問,配置PCI Core內(nèi)部配置寄存器
2019-05-08 07:00:46

采用LabVIEW FPGA模塊和可重新配置I/O設(shè)備開發(fā)測(cè)量與控制應(yīng)用

使用LabVIEW FPGA 模塊和可重新配置I/O 設(shè)備開發(fā)測(cè)量與控制應(yīng)用通過使用LabVIEW FPGA 模塊和可重新配置I/O(RIO)硬件,NI 為您提供了一種直觀可用的解決方案,它可以將
2009-07-23 08:15:57

采用鋰電池組保護(hù)芯片的均衡充電保護(hù)板設(shè)計(jì)方案

  摘要:本文介紹了一種基于鋰電池組均衡充電保護(hù)板的設(shè)計(jì)方案方案采用單節(jié)鋰電池保護(hù)芯片設(shè)計(jì)電池保護(hù)板,對(duì)任意串聯(lián)數(shù)的成組鋰電池進(jìn)行過充、過放、過流、短路保護(hù),充電過程中實(shí)現(xiàn)整組電池均衡充電。在
2018-09-28 16:20:34

OFDM水聲通信信道估計(jì)技術(shù)研究

中流行的一種并行傳輸新技術(shù),其核心思想是將整個(gè)可用頻帶分割成多個(gè)正交子信道,將待傳輸?shù)母咚俅写a流并行地調(diào)制在這些子信道載波上。主要研究利用三種不同的導(dǎo)頻圖案對(duì)OFDM水聲通信信道進(jìn)行估計(jì),并通過仿真
2009-09-19 09:28:26

WIFI無線技術(shù)各種熱門設(shè)計(jì)方案~

研究基于安卓系統(tǒng)手機(jī)WiFi的家用智能遙控器開發(fā)基于ColdFire平臺(tái)進(jìn)行開發(fā)的Wi-Fi電話設(shè)計(jì)方案簡(jiǎn)述基于WIFI技術(shù)的物聯(lián)網(wǎng)智能空調(diào)的應(yīng)用方案基于WIFI技術(shù)的井下無線調(diào)度通信系統(tǒng)的實(shí)現(xiàn)方案系統(tǒng)
2014-12-13 15:26:40

一種基于MCX514的四軸運(yùn)動(dòng)控制器設(shè)計(jì)方案

在數(shù)控行業(yè),經(jīng)常會(huì)用到運(yùn)動(dòng)控制器,下面介紹一種基于MCX514的四軸運(yùn)動(dòng)控制器設(shè)計(jì)方案,為其它技術(shù)開發(fā)人員提供一些參考,方案整體的架構(gòu)如下圖所示:四軸運(yùn)動(dòng)控器通過網(wǎng)絡(luò)通信,可同時(shí)控制四個(gè)運(yùn)動(dòng)軸,運(yùn)動(dòng)
2017-09-22 16:24:58

FPGA為核心的機(jī)器視覺系統(tǒng)設(shè)計(jì)方案

大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會(huì)效益。機(jī)器視覺系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺系統(tǒng),該系統(tǒng)采用
2019-05-05 08:30:00

全數(shù)字QAM解調(diào)器方案采用了載波相位和符號(hào)定時(shí)的聯(lián)合估計(jì)環(huán)——基于FPGA的同步電路設(shè)計(jì)與實(shí)現(xiàn)研究 精選資料分享

FPGA開發(fā)環(huán)境中實(shí)現(xiàn)了QAM 信號(hào)的全數(shù)字化解調(diào),并進(jìn)行仿真。該全數(shù)字QAM解調(diào)器方案采用了載波相位和符號(hào)定時(shí)的...
2021-07-27 06:38:51

分享一款不錯(cuò)的采用FPGA的集群通信移動(dòng)終端設(shè)計(jì)方案

分享一款不錯(cuò)的采用FPGA的集群通信移動(dòng)終端設(shè)計(jì)方案
2021-05-25 06:32:04

分享一種基于Actel Flash FPGA的高可靠設(shè)計(jì)方案

本文以星載測(cè)控系統(tǒng)為背景,提出了一種基于 Actel Flash FPGA的高可靠設(shè)計(jì)方案采用不易發(fā)生單粒子翻轉(zhuǎn)的 flash FPGA芯片,結(jié)合 FPGA內(nèi)部的改進(jìn)型三模冗余、分區(qū)設(shè)計(jì)和降級(jí)重構(gòu),實(shí)現(xiàn)了高實(shí)時(shí)、高可靠的系統(tǒng)。
2021-05-10 06:58:47

利用FPGA的無線通信收發(fā)模塊設(shè)計(jì)方案

利用FPGA的無線通信收發(fā)模塊設(shè)計(jì)方案[hide][/hide]
2009-11-26 10:25:56

基于FPGA實(shí)現(xiàn)視頻圖像的一種運(yùn)動(dòng)估計(jì)設(shè)計(jì)

存儲(chǔ)器單元,占總的快存儲(chǔ)器數(shù)量的21%。搜索到的最佳運(yùn)動(dòng)矢量(0,-7),由前兩步的搜索結(jié)果可知其完全正確。4 結(jié)束語本文中采用FPGA設(shè)計(jì)的運(yùn)動(dòng)估計(jì)方案無論在搜索速度,資源利用還是時(shí)序控制上都具有
2015-02-09 15:00:13

基于FPGA芯片實(shí)現(xiàn)ARM系統(tǒng)設(shè)計(jì)解決方案

和ASIC中實(shí)現(xiàn)的硬核IP等。圖1即使如此,通用嵌入式系統(tǒng)也很難滿足現(xiàn)代設(shè)計(jì)需求。多芯片解決方案實(shí)現(xiàn)起來相對(duì)容易一些,但是成本高,缺乏設(shè)計(jì)人員所要求的靈活性以及性能/功耗指標(biāo)。采用了軟核處理器的單芯片
2021-07-12 08:00:00

基于FPGA的AFDX端系統(tǒng)協(xié)議芯片的設(shè)計(jì)與實(shí)現(xiàn)

,基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX端系統(tǒng)協(xié)議芯片和相應(yīng)AFDX端系統(tǒng)板卡的設(shè)計(jì)方案,并給出關(guān)鍵模塊的具體實(shí)現(xiàn);通過對(duì)端系統(tǒng)協(xié)議芯片進(jìn)行測(cè)試驗(yàn)證,證明該端系統(tǒng)協(xié)議芯片
2010-05-13 09:09:08

基于FPGA的OLED真彩色顯示設(shè)計(jì)方案

的功能。3 結(jié)束語基于FPGA 芯片設(shè)計(jì)了分辨率為480 × RGB × 640的真彩色OLED 顯示屏的驅(qū)動(dòng)電路,在傳統(tǒng)的子場(chǎng)原理和脈寬調(diào)制占空比實(shí)現(xiàn)灰度的基礎(chǔ)上,對(duì)其進(jìn)行優(yōu)化,采用R、G、B 單基色
2017-02-07 18:11:25

基于FPGA的交織編碼技術(shù)研究實(shí)現(xiàn)

26期摘  要:對(duì)于采用信道編碼技術(shù)進(jìn)行糾錯(cuò)的系統(tǒng),只能糾正隨機(jī)錯(cuò)誤,無法解決突發(fā)錯(cuò)誤的問題。詳細(xì)闡述了一種基于漢明碼的交織編碼技術(shù),并以FPGA為平臺(tái)進(jìn)行實(shí)現(xiàn)仿真仿真結(jié)果表明該交織編碼技術(shù)可以
2018-05-11 14:09:54

基于FPGA的變頻器設(shè)計(jì)方案,利用simulink仿真

上學(xué)時(shí)做的變頻器設(shè)計(jì)方案,利用simulink仿真,基于FPGA的變頻器設(shè)計(jì)方案
2014-09-10 10:40:12

基于FPGA的數(shù)字化SPWM逆變控制器的設(shè)計(jì)研究

,死區(qū)時(shí)間可預(yù)置,并具有閉環(huán)調(diào)節(jié)功能等特點(diǎn)。整個(gè)電路通過FPGA芯片實(shí)現(xiàn)采用硬件描述語言(VHDL)與原理圖輸入相結(jié)合的方法,完成了整個(gè)功能模塊的設(shè)計(jì),使得控制系統(tǒng)更加簡(jiǎn)單可靠。對(duì)所設(shè)計(jì)的控制器進(jìn)行
2019-06-21 07:53:14

基于FPGA的數(shù)據(jù)采集控制器IP核的設(shè)計(jì)方案實(shí)現(xiàn)方法研究

此提供了新的解決方案。IP核(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計(jì)效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 核的設(shè)計(jì)方案實(shí)現(xiàn)方法,該IP核既可以應(yīng)用在獨(dú)立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實(shí)現(xiàn)IP核的復(fù)用。
2019-07-09 07:23:09

基于FPGA的雷達(dá)測(cè)距系統(tǒng)研究[回映分享]

及功能得到了廣泛的應(yīng)用。 本研究中雷達(dá)模塊采用雷達(dá)ⅣS.148,利用集成電路產(chǎn)生三角波,驅(qū)動(dòng)其發(fā)射信號(hào)。在處理雷達(dá)混頻輸出信號(hào)時(shí),利用芯片ADS7890進(jìn)行對(duì)其進(jìn)行快速模/數(shù)轉(zhuǎn)換ADS7890模數(shù)轉(zhuǎn)換
2021-12-27 17:08:50

基于ARM和FPGA的微加速度計(jì)數(shù)據(jù)采集設(shè)計(jì)方案

加速度計(jì)是一種應(yīng)用十分廣泛的慣性傳感器,它可以用來測(cè)量運(yùn)動(dòng)系統(tǒng)的加速度。目前的加速度計(jì)大多采用微機(jī)電技術(shù)(MEMS)進(jìn)行設(shè)計(jì)和制造的微型加速度計(jì),由于采用了微機(jī)電技術(shù),其設(shè)計(jì)尺寸大大縮小,一個(gè)
2020-11-25 06:17:24

基于CH365和MCX314As實(shí)現(xiàn)運(yùn)動(dòng)控制卡設(shè)計(jì)方案

基于CH365和MCX314As運(yùn)動(dòng)控制器實(shí)現(xiàn)運(yùn)動(dòng)控制卡的設(shè)計(jì)方案
2021-01-07 07:28:55

基于DSP與FPGA運(yùn)動(dòng)控制器設(shè)計(jì)

運(yùn)動(dòng)控制器采用DSP與FPGA芯片作為主控芯片,主要包括DSP模塊FPGA模塊FPGA外圍電路模塊和數(shù)字量輸入輸出接口模塊。  采用基于DSP與FPGA運(yùn)動(dòng)控制器,能夠?qū)崟r(shí)完成復(fù)雜的軌跡運(yùn)算
2009-09-19 09:43:00

基于STM32的設(shè)計(jì)方案(中)

基于STM32的便攜體檢裝置的設(shè)計(jì)與實(shí)現(xiàn)基于STM32的電能質(zhì)量檢測(cè)技術(shù)研究基于STM32的EMS液晶顯示觸摸屏設(shè)計(jì)方案STM32的曼徹斯特編譯碼系統(tǒng)設(shè)計(jì)STM32微控制器中采用DMA實(shí)現(xiàn)方波的產(chǎn)生和捕獲
2018-09-05 16:41:46

基于欠采樣的單頻率估計(jì)的設(shè)計(jì)與實(shí)現(xiàn)

利用20 kHz、30 kHz配合50 kHz的ADC對(duì)31351 Hz的信號(hào)采樣并進(jìn)行頻率估計(jì),其結(jié)果偏差僅為0.01 Hz,證明了方法的正確性。最后使用Zynq對(duì)算法進(jìn)行實(shí)現(xiàn)及測(cè)試,測(cè)試結(jié)果表明該
2018-07-31 10:24:36

聲源定位中的時(shí)延估計(jì)方法研究

對(duì)常用的多種基于時(shí)延估計(jì)算法進(jìn)行了論述,并對(duì)具有代表性的3種TDE方法進(jìn)行仿真,通過綜合比較揭示了各自的優(yōu)缺點(diǎn),最后給出了進(jìn)一步的研究方向。【關(guān)鍵詞】:時(shí)延估計(jì);;廣義互相關(guān);;聲門脈沖激勵(lì);;聲學(xué)
2010-04-22 11:55:03

多站低頻雷達(dá)運(yùn)動(dòng)人體微多普勒特征提取與跟蹤技術(shù)【論文干貨】

雷達(dá)系統(tǒng),研究了葉簇穿透人體微多普勒特征提取和跟蹤技術(shù)。目前對(duì)于人體微多普勒信號(hào)仿真研究幾乎都是基于單站雷達(dá),雙站雷達(dá)人體微多普勒大小不僅與人體運(yùn)動(dòng)方向有關(guān),還與雙站角大小有關(guān),雙站雷達(dá)散射截面
2021-12-20 15:49:31

如何采用FPGA實(shí)現(xiàn)μC/OS-Ⅱ任務(wù)管理模塊

本文針對(duì)傳統(tǒng)實(shí)時(shí)操作系統(tǒng)內(nèi)核占用系統(tǒng)資源、影響系統(tǒng)實(shí)時(shí)性的問題,提出了用單獨(dú)的硬件電路實(shí)現(xiàn)實(shí)時(shí)操作系統(tǒng)中的系統(tǒng)調(diào)用和任務(wù)調(diào)度器的方案。重點(diǎn)給出了采用FPGA實(shí)現(xiàn)μC/OS-Ⅱ任務(wù)管理模塊的過程。仿真結(jié)果表明,任務(wù)管理的硬件實(shí)現(xiàn)保持了系統(tǒng)調(diào)用的正確性,同時(shí)減少了系統(tǒng)調(diào)用的執(zhí)行時(shí)間、降低了處理器系統(tǒng)開銷。
2021-04-26 06:14:59

如何采用EEPROM對(duì)大容量FPGA芯片數(shù)據(jù)實(shí)現(xiàn)串行加載?

請(qǐng)問一下有沒有采用EEPROM對(duì)大容量FPGA芯片數(shù)據(jù)實(shí)現(xiàn)串行加載的實(shí)際方案
2021-04-08 06:01:39

如何采用Spartan-3 FPGA實(shí)現(xiàn)通用視頻采集系統(tǒng)的設(shè)計(jì)?

本文介紹了采用Xilinx公司的Spartan-3 FPGA實(shí)現(xiàn)通用視頻采集系統(tǒng)的設(shè)計(jì)方案
2021-06-08 06:34:30

如何利用FPGA實(shí)現(xiàn)準(zhǔn)單輸入調(diào)變序列生成器的設(shè)計(jì)?

本文針對(duì)一種產(chǎn)生準(zhǔn)單輸入跳變測(cè)試序列的低功耗測(cè)試生成器的缺點(diǎn)提出了改進(jìn)設(shè)計(jì)方案,并且利用EDA技術(shù)FPGA芯片進(jìn)行了設(shè)計(jì)實(shí)現(xiàn)
2021-04-29 06:13:15

如何利用FPGA設(shè)計(jì)摩爾斯電碼的無線通信發(fā)射模塊

本文從基于FPGA平臺(tái)的專用芯片設(shè)計(jì)技術(shù)入手,分析和設(shè)計(jì)了一種摩爾斯電碼的無線通信發(fā)射模塊設(shè)計(jì)方案,并對(duì)設(shè)計(jì)進(jìn)行仿真驗(yàn)證。
2021-05-06 07:39:47

如何完成基于FPGA技術(shù)的驅(qū)動(dòng)時(shí)序發(fā)生器與數(shù)據(jù)緩存器的一體化設(shè)計(jì)?

FPGA芯片實(shí)現(xiàn)對(duì)時(shí)序與數(shù)據(jù)緩存系統(tǒng)的控制。最后針對(duì)Xiling公司的FPGA器件XQ2V3000對(duì)設(shè)計(jì)進(jìn)行了配置及仿真,從而驗(yàn)證了該設(shè)計(jì)方案的可行性。
2021-06-08 06:35:41

如何用FPGA實(shí)現(xiàn)DVB碼流分析功能的嵌入式設(shè)計(jì)方案

如何用FPGA實(shí)現(xiàn)DVB碼流分析功能的嵌入式設(shè)計(jì)方案
2021-04-28 06:19:10

快速浮_定點(diǎn)PID控制器FPGA研究實(shí)現(xiàn)

快速浮_定點(diǎn)PID控制器FPGA研究實(shí)現(xiàn)提出了基于 的快速 控制器技術(shù)采用流水線運(yùn)算方法,具有高速 穩(wěn)定精確的實(shí)時(shí)控制性能,實(shí)現(xiàn)了速度和資源的優(yōu)化匹配研究并分析了位置式 不同算式的特點(diǎn),完成
2012-08-11 15:58:43

怎么采用Verilog FPGA設(shè)計(jì)懸掛運(yùn)動(dòng)控制系統(tǒng)的控制器

本文采用Verilog FPGA設(shè)計(jì)懸掛運(yùn)動(dòng)控制系統(tǒng)的控制器,通過輸入模塊傳送控制參數(shù),采用HDL語言編程實(shí)現(xiàn)的控制算法,驅(qū)動(dòng)步進(jìn)電機(jī),對(duì)懸掛運(yùn)動(dòng)物體進(jìn)行精確的控制。
2021-05-06 07:11:03

推拉式氣墊運(yùn)載平臺(tái)的行走理論研究

平臺(tái)由墊升系統(tǒng)、行走機(jī)構(gòu)、液壓系統(tǒng)和測(cè)控系統(tǒng)4部分組成。本文主要闡述了各組成部分的結(jié)構(gòu)和功能,建立了行走機(jī)構(gòu)和液壓系統(tǒng)的數(shù)學(xué)模型,并進(jìn)行了相應(yīng)的仿真研究。本文將運(yùn)載平臺(tái)的行走機(jī)構(gòu)視為一個(gè)可變結(jié)構(gòu)桁架
2009-12-02 12:51:09

有關(guān) 基于FPGA的H264運(yùn)動(dòng)估計(jì)算法優(yōu)化與實(shí)現(xiàn) 的問題

大家好我是剛剛來這的實(shí)習(xí)生(拱手)。最近在看 基于FPGA的H264運(yùn)動(dòng)估計(jì)算法優(yōu)化與實(shí)現(xiàn) 方面的東西,他提出了一個(gè)概念:運(yùn)動(dòng)矢量。這是如何得到的?如何理解?有什么用?附錄原文中的一些東西:基于塊
2015-04-28 11:51:04

求一款在PCI總線上利用FPGA技術(shù)設(shè)計(jì)PCI總線接口的設(shè)計(jì)方案

PCI總線特點(diǎn)及開發(fā)現(xiàn)狀PCI接口配置空間的實(shí)現(xiàn)求一款在PCI總線上利用FPGA技術(shù)設(shè)計(jì)PCI總線接口的設(shè)計(jì)方案
2021-04-15 06:17:20

求一種基于FPGA的64點(diǎn)FFT處理器的設(shè)計(jì)方案

討論了一種基于FPGA的64點(diǎn)FFT處理器的設(shè)計(jì)方案,輸入數(shù)據(jù)的實(shí)部和虛部均以16位二進(jìn)制數(shù)表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ軟件為開發(fā)平臺(tái)對(duì)處理器各個(gè)的模塊進(jìn)行設(shè)計(jì),在Stratix系列中的EP1S25型FPGA通過了綜合和仿真,運(yùn)算結(jié)果正確。
2021-04-29 06:25:54

熱門PCB設(shè)計(jì)技術(shù)方案

布線技術(shù)實(shí)現(xiàn)信號(hào)串?dāng)_控制的設(shè)計(jì)策略EMC的PCB設(shè)計(jì)技術(shù)CADENCE PCB設(shè)計(jì)技術(shù)方案基于高速FPGA的PCB設(shè)計(jì)技術(shù)解析高速PCB設(shè)計(jì)中的時(shí)序分析及仿真策略闡述基于Proteus軟件的單片機(jī)仿真
2014-12-16 13:55:37

直流電機(jī)PWM恒轉(zhuǎn)速閉環(huán)調(diào)節(jié)系統(tǒng)的設(shè)計(jì)方案

控制模塊、電機(jī)驅(qū)動(dòng)模塊、測(cè)速環(huán)節(jié)和直流電機(jī)組成,其中電機(jī)驅(qū)動(dòng)模塊采用L298N芯片實(shí)現(xiàn),液晶顯示模塊采用LCD1602實(shí)現(xiàn)采用模糊控制算法對(duì)直流電機(jī)轉(zhuǎn)速進(jìn)行閉環(huán)控制。通過調(diào)試,實(shí)現(xiàn)了系統(tǒng)通過4x4
2021-09-07 09:31:34

移動(dòng)OFDM CFOs估計(jì)的步長(zhǎng)算法實(shí)現(xiàn)

了載波頻率偏移(CFOs)的步長(zhǎng)估計(jì)模型,對(duì)模型的穩(wěn)定性、步長(zhǎng)參數(shù)和CFOs的估計(jì)誤差等進(jìn)行研究,并進(jìn)行了MATLAB仿真。VHDL程序在電路板上運(yùn)行的實(shí)驗(yàn)結(jié)果表明:在±3σ估計(jì)變化區(qū)間內(nèi),移動(dòng)速度為
2010-04-23 11:30:55

等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)

標(biāo)志著進(jìn)入第三周期。等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)圖4 波形仿真在第一個(gè)周期中從CLK 的第一個(gè)上升沿開始計(jì)時(shí)同時(shí)對(duì)CLK 進(jìn)行分頻可以得到CLK_ADC_OUT 時(shí)鐘信號(hào)
2020-10-21 16:43:20

解密小四軸的是如何起飛的——四軸運(yùn)動(dòng)控制器設(shè)計(jì)方案

位機(jī)接收的運(yùn)動(dòng)模式和運(yùn)動(dòng)參數(shù)實(shí)時(shí)計(jì)算規(guī)劃位置和規(guī)劃速度,生成所需的速度曲線,實(shí)時(shí)的輸出規(guī)劃位置。TMS320F2812是TI推出的一款專門用于電機(jī)控制的32位定點(diǎn)DSP芯片采用高性能靜態(tài)CMOS技術(shù)
2019-06-14 08:30:00

針對(duì)硬件實(shí)現(xiàn)的h.264視頻編碼算法改進(jìn)

的優(yōu)化給出了對(duì)幀內(nèi)預(yù)測(cè)哈達(dá)馬變換以及運(yùn)動(dòng)估計(jì)算法的改進(jìn)# 通過簡(jiǎn)化運(yùn)算復(fù)雜效率不高的模塊以及減少模塊間數(shù)據(jù)相關(guān)性等#對(duì)硬件進(jìn)行優(yōu)化通過對(duì)各種測(cè)試序列的仿真證明改進(jìn)是有效的關(guān)鍵詞幀內(nèi) 預(yù)測(cè) 運(yùn)動(dòng) 估計(jì) 運(yùn)動(dòng) 預(yù)測(cè) 因子
2008-06-25 11:35:14

一種基于FPGA技術(shù)的虛擬邏輯分析儀的研究實(shí)現(xiàn)

一種基于FPGA技術(shù)的虛擬邏輯分析儀的研究實(shí)現(xiàn):邏輯分析儀的現(xiàn)狀" 發(fā)展趨勢(shì)及研制虛擬邏輯分析儀的必要性, 論述了基于FPGA技術(shù)的虛擬邏輯分析儀的設(shè)計(jì)方案及具體實(shí)現(xiàn)方法,介紹
2008-11-27 13:13:0429

基于FPGA的航空全雙工以太網(wǎng)交換芯片

基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX交換機(jī)整體設(shè)計(jì)方案及其核心交換芯片中關(guān)鍵模塊的VerilogHDL實(shí)現(xiàn),并通過功能仿真、時(shí)序仿真、網(wǎng)絡(luò)仿真等手段對(duì)交換芯片
2009-04-10 09:09:1830

塊匹配運(yùn)動(dòng)估計(jì)VLSI結(jié)構(gòu)研究與進(jìn)展

塊匹配運(yùn)動(dòng)估計(jì)VLSI結(jié)構(gòu)研究與進(jìn)展:塊匹配運(yùn)動(dòng)估計(jì)是視頻編碼器中的計(jì)算量和存儲(chǔ)訪問最密集的模塊,為了滿足實(shí)時(shí)編碼的需求常用VLSI 結(jié)構(gòu)實(shí)現(xiàn)。本文對(duì)塊匹配運(yùn)動(dòng)估計(jì)的VLSI 結(jié)
2009-12-14 09:49:244

基于FPGA的正碼速調(diào)整的設(shè)計(jì)與實(shí)現(xiàn)

本文提出了基于FPGA 正碼速調(diào)整的設(shè)計(jì)方案采用格雷碼對(duì)地址編碼的異步FIFO設(shè)計(jì),并利用MAXPLUSⅡ進(jìn)行編譯和仿真。結(jié)果表明,設(shè)計(jì)方法切實(shí)可行。
2010-01-13 15:16:0723

采用FPGA的嵌入式系統(tǒng)設(shè)計(jì)方案

采用FPGA的嵌入式系統(tǒng)設(shè)計(jì)方案 可編程片上系統(tǒng)設(shè)計(jì)是一個(gè)嶄新的、富有生機(jī)的嵌入式系統(tǒng)設(shè)計(jì)技術(shù)研究方向。本文在闡述可編程邏輯器件特點(diǎn)及其發(fā)展趨勢(shì)的
2010-03-22 11:21:4916

交換機(jī)中HEC模塊FPGA實(shí)現(xiàn)

本文在研究了三層以太網(wǎng)交換技術(shù)后,設(shè)計(jì)了一種采用FPGA實(shí)現(xiàn)以太口和ATM口之間的數(shù)據(jù)通道上HEC模塊實(shí)現(xiàn)方法。文中給出了詳細(xì)的設(shè)計(jì)方案,并論述了采用FPGA設(shè)計(jì)的原因和思路
2010-08-09 15:20:3316

基于FPGA的無線通信收發(fā)模塊設(shè)計(jì)方案

基于FPGA的無線通信收發(fā)模塊設(shè)計(jì)方案 1 前言   近年來,隨著半導(dǎo)體工藝技術(shù)和設(shè)計(jì)方法的迅速發(fā)展,系統(tǒng)級(jí)芯片SOC的設(shè)計(jì)得以高速發(fā)展,
2009-12-10 10:11:071707

采用DSP芯片的MELP聲碼器的算法設(shè)計(jì)方案

采用DSP芯片的MELP聲碼器的算法設(shè)計(jì)方案 摘要:論文對(duì)MELP編解碼算法的原理進(jìn)行了簡(jiǎn)要分析,討論了如何在定點(diǎn)DSP芯片MS320VC5416上實(shí)現(xiàn)該算法,
2010-03-06 14:20:111207

采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)方案

采用FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計(jì)方案 眾所周知眼晴是“心靈之窗”,而對(duì)于突然失去或從未擁有過“心靈之窗”的盲人來說,生活上的困難與心理上
2010-03-22 09:40:28869

采用LabVIEW的存儲(chǔ)器檢測(cè)系統(tǒng)設(shè)計(jì)方案

采用LabVIEW的存儲(chǔ)器檢測(cè)系統(tǒng)設(shè)計(jì)方案 概述:文中分析了存儲(chǔ)器的故障類型,研究March算法并進(jìn)行了擴(kuò)展。系統(tǒng)以LabVIEW作為軟件工具,實(shí)現(xiàn)了對(duì)存儲(chǔ)器的自動(dòng)測(cè)試,用數(shù)
2010-03-22 14:47:051279

采用Actel FPGA的TFT控制器技術(shù)設(shè)計(jì)方案

采用Actel FPGA的TFT控制器技術(shù)設(shè)計(jì)方案   在1970年,F(xiàn)ergason制造了第一臺(tái)具有實(shí)用性的LCD,從此之后,用戶產(chǎn)品的界面發(fā)生了巨大改變
2010-04-19 16:14:22994

多種EDA工具的FPGA設(shè)計(jì)方案

多種EDA工具的FPGA設(shè)計(jì)方案 概述:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計(jì)的實(shí)現(xiàn)原理及方法,其中包括設(shè)計(jì)輸入、綜合、功能仿真實(shí)現(xiàn)、時(shí)序仿真、配
2010-05-25 17:56:59670

基于FPGA的全雙工以太網(wǎng)交換芯片

基于ARINC664規(guī)范第7部分,提出符合該規(guī)范的基于FPGA的AFDX交換機(jī)整體設(shè)計(jì)方案及其核心交換芯片中關(guān)鍵模塊的VerilogHDL實(shí)現(xiàn),并通過功能仿真、時(shí)序仿真、網(wǎng)絡(luò)仿真等手段對(duì)交換芯片的功
2011-05-14 11:03:4981

SoPC實(shí)現(xiàn)嵌入式高速圖像采集模塊

研究了一種基于So PC 技術(shù)的嵌入式高速圖像采集控制模塊設(shè)計(jì)方案。該模塊通過在FPGA 芯片上配置Nios Ⅱ軟核處理器和相關(guān)的接口模塊實(shí)現(xiàn)其主要硬件電路,并結(jié)合系統(tǒng)的軟件設(shè)計(jì)來
2011-09-14 15:10:3731

直序擴(kuò)頻的研究FPGA實(shí)現(xiàn)

文中對(duì)直序擴(kuò)頻的FPGA實(shí)現(xiàn)技術(shù)進(jìn)行研究。以Quartus II為開發(fā)工具,建立了一個(gè)初步的直接序列擴(kuò)頻通信系統(tǒng)。設(shè)計(jì)了發(fā)射模塊和接收模塊,發(fā)射模塊包括PN碼產(chǎn)生器、擴(kuò)頻調(diào)制器、接收模
2011-11-03 15:23:2145

QAM調(diào)制系統(tǒng)的FPGA設(shè)計(jì)與仿真

提出了基于FPGA的QAM調(diào)制系統(tǒng)的設(shè)計(jì)方案。設(shè)計(jì)了調(diào)制系統(tǒng)的各個(gè)子模塊并進(jìn)行了分析,利用QuartusII軟件進(jìn)行仿真實(shí)現(xiàn)并與理論值進(jìn)行了比較,驗(yàn)證了系統(tǒng)的可行性。
2011-12-28 15:58:2746

基于FPGA運(yùn)動(dòng)估計(jì)設(shè)計(jì)

本文采用技術(shù)比較成熟的VHDL語言進(jìn)行設(shè)計(jì),并使用Quartus II軟件進(jìn)行時(shí)序仿真。由仿真結(jié)果可知,無論是在功能的實(shí)現(xiàn)上還是在搜索的準(zhǔn)確性、高效性以及FPGA片上資源的利用率上,本
2012-05-09 16:15:5232

基于單片機(jī)+FPGA的多軸運(yùn)動(dòng)控制卡設(shè)計(jì)

基于曲面線接觸加工中全軟件數(shù)控系統(tǒng)實(shí)現(xiàn)多軸運(yùn)動(dòng)控制的目的,介紹了一種基于單片機(jī)+FPGA的多軸運(yùn)動(dòng)控制卡的設(shè)計(jì)方法,該卡可以實(shí)現(xiàn)五軸控制。采用模塊化的設(shè)計(jì)思想設(shè)計(jì)出了運(yùn)動(dòng)控制卡的總線、總線驅(qū)動(dòng)、數(shù)據(jù)
2016-01-04 15:02:290

芯片fpga實(shí)現(xiàn)仿真

dac0832ad08098259a,825382508255等芯片fpga實(shí)現(xiàn)仿真
2016-01-20 15:12:4713

采用FPGA實(shí)現(xiàn)同步、幀同步系統(tǒng)的設(shè)計(jì)

為了能在GPS接收端獲取正確導(dǎo)航電文,研究了CJPS接收機(jī)位同步、幀同步的基本原理和實(shí)現(xiàn)方式。提出一種采用FPGA實(shí)現(xiàn)位同步、幀同步系統(tǒng)的設(shè)計(jì)方案。使用Xilinx開發(fā)軟件,通過Verilog代碼
2017-11-07 17:13:3910

低成本的采用FPGA實(shí)現(xiàn)SDH設(shè)備時(shí)鐘芯片技術(shù)

介紹一種采用FPGA(現(xiàn)場(chǎng)可編程門陣列電路)實(shí)現(xiàn)SDH(同步數(shù)字體系)設(shè)備時(shí)鐘芯片設(shè)計(jì)技術(shù),硬件主要由1 個(gè)FPGA 和1 個(gè)高精度溫補(bǔ)時(shí)鐘組成.通過該技術(shù),可以在FPGA實(shí)現(xiàn)需要專用芯片才能實(shí)現(xiàn)的時(shí)鐘芯片各種功能,而且輸入時(shí)鐘數(shù)量對(duì)比專用芯片更加靈活,實(shí)現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:001840

FPGA平臺(tái)下實(shí)現(xiàn)基于平方倍頻法的BPSK調(diào)制信號(hào)載頻估計(jì)單元設(shè)計(jì)

根據(jù)BPSK調(diào)制信號(hào)調(diào)制機(jī)理和平方倍頻法原理,在FPGA平臺(tái)上設(shè)計(jì)實(shí)現(xiàn)了BPSK調(diào)制信號(hào)載波頻率估計(jì)單元。利用ModelSim仿真環(huán)境對(duì)載頻估計(jì)功能進(jìn)行仿真,驗(yàn)證了平方倍頻法對(duì)BPSK信號(hào)進(jìn)行載波
2017-11-18 05:13:053576

基于FPGA異步串行通信接口模塊設(shè)計(jì)與實(shí)現(xiàn)

在基于FPGA芯片的工程實(shí)踐中,經(jīng)常需要FPGA與上位機(jī)或其他處理器進(jìn)行通信,為此設(shè)計(jì)了用于短距離通信的UART接口模塊。該模塊的程序采用VHDL語言編寫,模塊的核心發(fā)送和接收子模塊采用有限狀態(tài)機(jī)
2017-11-18 11:33:015153

如何使用FPGA實(shí)現(xiàn)交換機(jī)中的HEC模塊

本文在研究了三層以太網(wǎng)交換技術(shù)后,設(shè)計(jì)了一種采用 FPGA實(shí)現(xiàn)以太口和ATM口之間的數(shù)據(jù)通道上HEC 模塊實(shí)現(xiàn)方法。文中給出了詳細(xì)的設(shè)計(jì)方案,并論述了采用FPGA 設(shè)計(jì)的原因和思路。最后對(duì)設(shè)計(jì)的HEC 模塊進(jìn)行了測(cè)試,通過對(duì)測(cè)試結(jié)果的分析,對(duì)設(shè)計(jì)與實(shí)現(xiàn)的情況給予了總體評(píng)估。
2018-11-30 15:41:477

如何使用fpga實(shí)現(xiàn)數(shù)字基帶中環(huán)路延時(shí)估計(jì)

基于FPGA芯片Stratix II EP2S60F672C4設(shè)計(jì)實(shí)現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計(jì)模塊。該模塊運(yùn)用了一種環(huán)路延遲估計(jì)新方法,易于FPGA實(shí)現(xiàn)。同時(shí),在信號(hào)失真的情況下也能給
2018-12-19 11:04:261477

FPGA為基礎(chǔ)的UART模塊的詳細(xì)設(shè)計(jì)方案

的UART的實(shí)現(xiàn)方法,具體描述了發(fā)送、接收等模塊的設(shè)計(jì),恰當(dāng)使用了有限狀態(tài)機(jī),實(shí)現(xiàn)FPGA上的UART的設(shè)計(jì),給出仿真結(jié)果。
2020-07-07 15:51:057

如何使用FPGA實(shí)現(xiàn)QPSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

采用FPGA設(shè)計(jì)芯片技術(shù)對(duì)多進(jìn)制數(shù)字通信技術(shù)的QPSK調(diào)制器實(shí)現(xiàn)進(jìn)行了設(shè)計(jì)研究,將調(diào)制器中原有多種專用芯片的功能集成在一片大規(guī)模可編程邏輯器件FPGA芯片上,實(shí)現(xiàn)了高度集成化,小型化。實(shí)際研究仿真表明,該方案具有突出的靈活性和高效性,為設(shè)計(jì)者提供了多種可自由選擇的設(shè)計(jì)方法和工具.
2020-07-22 17:51:1315

采用NI SoftMotion函數(shù)模塊開發(fā)運(yùn)動(dòng)輪廓并進(jìn)行仿真

于SolidWorks的NI SoftMotion,您可以在花費(fèi)成本構(gòu)建物理原型系統(tǒng)之前,對(duì)在SolidWorks中創(chuàng)建的系統(tǒng)用NI SoftMotion函數(shù)模塊開發(fā)的實(shí)際運(yùn)動(dòng)輪廓進(jìn)行仿真
2020-08-17 13:40:141685

如何使用FPGA實(shí)現(xiàn)運(yùn)動(dòng)估計(jì)算法的設(shè)計(jì)

框架結(jié)構(gòu),提出了一種高度并行、緊湊流水線的FPGA實(shí)現(xiàn)方案.用Verilog HDL硬件描述語言設(shè)計(jì)了編碼,在QuARTuSⅡ集成開發(fā)環(huán)境下,進(jìn)行仿真驗(yàn)證,并寫入FPGA芯片實(shí)現(xiàn)了“十字”形運(yùn)動(dòng)估計(jì)算法.經(jīng)測(cè)試表明:該設(shè)計(jì)方案搜索高效、邏輯簡(jiǎn)潔,對(duì)比全搜索法占用硬件資源較小
2021-02-03 14:46:0012

如何使用FPGA實(shí)現(xiàn)改進(jìn)的載波頻率相位聯(lián)合估計(jì)方案

和載波相位估計(jì)采用方案,可縮短或完全去除傳統(tǒng)的采用突發(fā)模式傳輸?shù)耐ㄐ畔到y(tǒng)訓(xùn)練序列中用于載波頻率估計(jì)的部分,有效地提高時(shí)分多址系統(tǒng)的頻譜利用率.在FPGA 平臺(tái)上對(duì)該方案做了硬件實(shí)現(xiàn),綜合結(jié)果表明其最大工作時(shí)鐘頻率
2021-03-10 17:13:0015

Virtex-6FPGA的eMMC控制器設(shè)計(jì)資料

介紹了eMMC 芯片技術(shù)特點(diǎn)、工作原理,以及控制器的設(shè)計(jì)方案。該設(shè)計(jì)基于Xilinx公司的Virtex-6系列FPGA芯片實(shí)現(xiàn)了控制器的設(shè)計(jì)方案,并給出了仿真結(jié)果,驗(yàn)證了該設(shè)計(jì)方案的可行性。此外,該設(shè)計(jì)均采用硬件邏輯實(shí)現(xiàn),具有速度快、通用性強(qiáng)、可靠性高的特點(diǎn)。
2021-10-15 18:00:245

自動(dòng)化焊接機(jī)器人自動(dòng)化生產(chǎn)線仿真系統(tǒng)應(yīng)用分析

的計(jì)算機(jī)技術(shù)作為實(shí)踐工具,實(shí)現(xiàn)仿真作業(yè)手法,實(shí)現(xiàn)機(jī)械制造與自動(dòng)化生產(chǎn)線系統(tǒng)可視化的展現(xiàn)設(shè)計(jì)方案并進(jìn)行驗(yàn)證。 一、機(jī)器模型運(yùn)動(dòng)仿真分析 根據(jù)設(shè)計(jì)方案,用戶在界面中控制機(jī)器模型的運(yùn)動(dòng),直觀演示整體運(yùn)動(dòng)過程。用戶按照
2022-02-09 14:12:231008

求一種FPGA實(shí)現(xiàn)圖像去霧的實(shí)現(xiàn)設(shè)計(jì)方案

本文詳細(xì)描述了FPGA實(shí)現(xiàn)圖像去霧的實(shí)現(xiàn)設(shè)計(jì)方案采用暗通道先驗(yàn)算法實(shí)現(xiàn),并利用verilog并行執(zhí)行的特點(diǎn)對(duì)算法進(jìn)行了加速;
2023-06-05 17:01:45862

已全部加載完成

主站蜘蛛池模板: 日本免费黄色 | 淫五月 | 青青伊人91久久福利精品 | 四虎永久地址4hu紧急入口 | 中文字幕一区二区精品区 | 五月激情五月婷婷 | 免费高清特黄a 大片 | 同性同男小说肉黄 | 深夜影院一级毛片 | 在线欧美色图 | 欧美另类高清xxxxx | 丁香花在线电影小说观看 | 在线www天堂资源网 在线播放 你懂的 | 天天爱天天射 | 在线观看国产久青草 | 狠狠噜天天噜日日噜 | 婷婷六月久久综合丁香一二 | 色狠狠色综合久久8狠狠色 色狠狠网 | 嫩草影院久久国产精品 | 高颜值露脸极品在线播放 | 午夜在线视频 | 久操视频在线免费观看 | 加勒比视频一区 | 天堂福利视频在线观看 | 一级做a爰片久久毛片免费看 | 日本一卡二卡3卡四卡网站精品 | 久久婷婷午色综合夜啪 | 久久99免费 | 美女色18片黄黄色 | 激情狠狠干 | 一级特黄色毛片免费看 | 免费一级做a爰片久久毛片 免费一看一级毛片 | 婷婷日日夜夜 | 午夜看大片 | 在线精品91青草国产在线观看 | 小视频国产 | 免费人成在线观看视频播放 | 久久精品影视 | 成人a毛片手机免费播放 | 欧美一区二区三区在线观看 | 成人av.com|