資料介紹
可編程邏輯器件應(yīng)用設(shè)計(jì)技巧100問(wèn):1. 么是.scf?
答:SCF文件是MAXPLUSII的仿真文件, 可以在MP2中新建.
2. 用Altera_Cpld作了一個(gè)186(主CPU)控制sdram的控制接口, 發(fā)現(xiàn)問(wèn)題:要使得sdram讀寫(xiě)正確, 必須把186(主CPU)的clk送給sdram, 而不能把clk經(jīng)cpld的延時(shí)送給sdram. 兩者相差僅僅4ns. 而時(shí)序通過(guò)邏輯分析儀測(cè)試沒(méi)有問(wèn)題. 此程序在xilinx器件上沒(méi)有問(wèn)題. 這是怎么回事?
答:建議將所有控制和時(shí)鐘信號(hào)都從PLD輸出, 因?yàn)镾DRAM對(duì)時(shí)鐘偏移(clock skew)很敏感, 而Altera的器件PLL允許對(duì)時(shí)鐘頻率和相位都進(jìn)行完全控制. 因此, 對(duì)于所有使用SDRAM的設(shè)計(jì), Altera的器件PLL必須生成SDRAM時(shí)鐘信號(hào).
要利用SDRAM作為數(shù)據(jù)或程序存儲(chǔ)地址來(lái)完成設(shè)計(jì), 是采用MegaWizard還是Plug-In Manager來(lái)將一個(gè)PLL在采用Quartus II軟件的設(shè)計(jì)中的頂層示例?可以選擇創(chuàng)建一個(gè)新的megafuntion變量, 然后在Plug-In manager中創(chuàng)建ALTCLKLOCK(I/P菜單)變量. 可以將PLL設(shè)置成多個(gè), 或是將輸入劃分開(kāi)來(lái), 以適應(yīng)設(shè)計(jì)需求. 一旦軟件生成PLL, 將其在設(shè)計(jì)中示例, 并使用PLL的“Clock”輸出以驅(qū)動(dòng)CPU時(shí)鐘輸入和輸出IP引腳.
3. 在max7000系列中, 只允許有兩個(gè)輸出使能信號(hào), 可在設(shè)計(jì)中卻存在三個(gè), 每次編譯時(shí)出現(xiàn)“device need too many [3/2] output enable signal”. 如果不更換器件(使用的是max7064lc68). 如何解決這個(gè)問(wèn)題?
答:Each of these unique output enables may control a large number of tri-stated signals. For example, you may have 16 bidirectional I/O pins. Each of these pins require an output enable signal. If you group the signals into a 16-bit bus, you can use one output enable to control all of the signals instead of an individual output enable for each signal. (參考譯文:這兩個(gè)獨(dú)特的輸出使能中每個(gè)都可能控制大量三相信號(hào). 例如, 可能有16個(gè)雙向I/O引腳. 每個(gè)引腳需要一個(gè)輸出使能信號(hào). 如果將這些信號(hào)一起分組到一個(gè)16位總線(xiàn), 就可以使用一個(gè)輸出使能控制所有信號(hào), 而不用每個(gè)信號(hào)一個(gè)輸出使能. )
答:SCF文件是MAXPLUSII的仿真文件, 可以在MP2中新建.
2. 用Altera_Cpld作了一個(gè)186(主CPU)控制sdram的控制接口, 發(fā)現(xiàn)問(wèn)題:要使得sdram讀寫(xiě)正確, 必須把186(主CPU)的clk送給sdram, 而不能把clk經(jīng)cpld的延時(shí)送給sdram. 兩者相差僅僅4ns. 而時(shí)序通過(guò)邏輯分析儀測(cè)試沒(méi)有問(wèn)題. 此程序在xilinx器件上沒(méi)有問(wèn)題. 這是怎么回事?
答:建議將所有控制和時(shí)鐘信號(hào)都從PLD輸出, 因?yàn)镾DRAM對(duì)時(shí)鐘偏移(clock skew)很敏感, 而Altera的器件PLL允許對(duì)時(shí)鐘頻率和相位都進(jìn)行完全控制. 因此, 對(duì)于所有使用SDRAM的設(shè)計(jì), Altera的器件PLL必須生成SDRAM時(shí)鐘信號(hào).
要利用SDRAM作為數(shù)據(jù)或程序存儲(chǔ)地址來(lái)完成設(shè)計(jì), 是采用MegaWizard還是Plug-In Manager來(lái)將一個(gè)PLL在采用Quartus II軟件的設(shè)計(jì)中的頂層示例?可以選擇創(chuàng)建一個(gè)新的megafuntion變量, 然后在Plug-In manager中創(chuàng)建ALTCLKLOCK(I/P菜單)變量. 可以將PLL設(shè)置成多個(gè), 或是將輸入劃分開(kāi)來(lái), 以適應(yīng)設(shè)計(jì)需求. 一旦軟件生成PLL, 將其在設(shè)計(jì)中示例, 并使用PLL的“Clock”輸出以驅(qū)動(dòng)CPU時(shí)鐘輸入和輸出IP引腳.
3. 在max7000系列中, 只允許有兩個(gè)輸出使能信號(hào), 可在設(shè)計(jì)中卻存在三個(gè), 每次編譯時(shí)出現(xiàn)“device need too many [3/2] output enable signal”. 如果不更換器件(使用的是max7064lc68). 如何解決這個(gè)問(wèn)題?
答:Each of these unique output enables may control a large number of tri-stated signals. For example, you may have 16 bidirectional I/O pins. Each of these pins require an output enable signal. If you group the signals into a 16-bit bus, you can use one output enable to control all of the signals instead of an individual output enable for each signal. (參考譯文:這兩個(gè)獨(dú)特的輸出使能中每個(gè)都可能控制大量三相信號(hào). 例如, 可能有16個(gè)雙向I/O引腳. 每個(gè)引腳需要一個(gè)輸出使能信號(hào). 如果將這些信號(hào)一起分組到一個(gè)16位總線(xiàn), 就可以使用一個(gè)輸出使能控制所有信號(hào), 而不用每個(gè)信號(hào)一個(gè)輸出使能. )
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 可編程邏輯器件(書(shū)皮) 0次下載
- FPGA CPLD可編程邏輯器件的在系統(tǒng)配置方法
- 可編程邏輯器件PLD課件下載 31次下載
- 現(xiàn)場(chǎng)可編程門(mén)陣列簡(jiǎn)介 76次下載
- PLD可編程邏輯器件的原理詳細(xì)講解 35次下載
- 可編程邏輯器件原理、開(kāi)發(fā)與應(yīng)用 19次下載
- 數(shù)字電子技術(shù)--可編程邏輯器件 0次下載
- 數(shù)字電子技術(shù)--可編程邏輯器件 0次下載
- 可編程邏輯器件FPGA/CPLD結(jié)構(gòu)與應(yīng)用 0次下載
- 可編程邏輯器件學(xué)習(xí)(共10篇文檔) 38次下載
- 第二講 可編程邏輯器件簡(jiǎn)介 0次下載
- EDA技術(shù)與應(yīng)用(可編程邏輯器件) 142次下載
- 可編程邏輯器件基礎(chǔ)及應(yīng)用實(shí)驗(yàn)指導(dǎo)書(shū)
- 可編程邏輯器件資料 0次下載
- 可編程邏輯器件設(shè)計(jì)
- 什么是現(xiàn)場(chǎng)可編程邏輯陣列?它有哪些特點(diǎn)和應(yīng)用? 1050次閱讀
- 可編程片上系統(tǒng)是什么 707次閱讀
- 現(xiàn)場(chǎng)可編程門(mén)陣列是什么 2521次閱讀
- 可編程邏輯器件測(cè)試方法 1574次閱讀
- 一文詳細(xì)了解可編程邏輯器件(PLD) 8389次閱讀
- 可編程邏輯器件和ASIC對(duì)比介紹 2761次閱讀
- 基于可編程邏輯器件和VHDL語(yǔ)言實(shí)現(xiàn)信號(hào)源的方案設(shè)計(jì) 1452次閱讀
- 基于復(fù)雜可編程邏輯器件和VHDL語(yǔ)言實(shí)現(xiàn)半整數(shù)分頻器的設(shè)計(jì) 1100次閱讀
- 基于FPGA技術(shù)和AD9833芯片實(shí)現(xiàn)可編程遙測(cè)信號(hào)源的設(shè)計(jì) 3332次閱讀
- 采用復(fù)雜可編程邏輯器件實(shí)現(xiàn)多路信號(hào)采集系統(tǒng)的設(shè)計(jì) 1527次閱讀
- 可編程邏輯器件改變數(shù)字系統(tǒng)設(shè)計(jì)方法 1666次閱讀
- 如何應(yīng)用可編程邏輯器件PLD將高速視頻內(nèi)容連接到視頻播放器 1524次閱讀
- 干貨!使用嵌入式處理器對(duì)可編程邏輯器件重編程 1682次閱讀
- 基于可編程邏輯器件ispLSI1032的定向型計(jì)算機(jī)硬件EDA的研究 2484次閱讀
- 2016年可編程邏輯頻道最受關(guān)注熱文TOP20 1113次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1490次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 92次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說(shuō)明
- 4.28 MB | 18次下載 | 4 積分
- 5開(kāi)關(guān)電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費(fèi)
- 6基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
- 7藍(lán)牙設(shè)備在嵌入式領(lǐng)域的廣泛應(yīng)用
- 0.63 MB | 3次下載 | 免費(fèi)
- 89天練會(huì)電子電路識(shí)圖
- 5.91 MB | 3次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專(zhuān)業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論