資料介紹
??本課題所設(shè)計(jì)的電子產(chǎn)品面板能夠自動(dòng)完成刷新,是一種帶鍵盤掃描接口的LED驅(qū)動(dòng)控制專用電路。內(nèi)部集成有輸入輸出控制數(shù)字接口、數(shù)據(jù)鎖存器、LED驅(qū)動(dòng)、鍵盤掃描、輝度調(diào)節(jié)等電路,因此它可以減少編程量以及CPU使用率。自帶的灰度調(diào)節(jié)提高動(dòng)態(tài)LED數(shù)碼管的顯示效果。主要應(yīng)用于各種音視頻終端產(chǎn)品,具有廣泛的應(yīng)用前景。因此根據(jù)實(shí)際需要,研究自主的、具有價(jià)格競爭優(yōu)勢(shì)、可靠性高、性能好同時(shí)擁有自主知識(shí)產(chǎn)權(quán)的電子產(chǎn)品面板控制芯片具有實(shí)際意義。
??1 版圖設(shè)計(jì)流程
??電子產(chǎn)品面板控制芯片采用華虹NEC0.35μmCZ6H 1P3AL工藝進(jìn)行設(shè)計(jì),設(shè)計(jì)的目標(biāo)在滿足功能的前提下,盡量減少芯片面積降低成本。在前端綜合生成網(wǎng)表之后,接下來的任務(wù)就是把網(wǎng)表轉(zhuǎn)變成版圖。本項(xiàng)目的設(shè)計(jì)要求:工作頻率12 MHz,芯片尺寸(包括Pad)要盡可能小、功耗不超過3 mW,根據(jù)項(xiàng)目要求選擇AS常用的后端布局布線工具SOC Encounter進(jìn)行版圖設(shè)計(jì)。由于該芯片驅(qū)動(dòng)數(shù)字電視機(jī)頂盒中的LED需要80 mA灌電流,而CZ6H工藝中提供的標(biāo)準(zhǔn)IO PAD達(dá)不到要求,需要自行設(shè)計(jì)。另外要求芯片的工作時(shí)鐘由內(nèi)部產(chǎn)生,因此需要自行設(shè)計(jì)50 MHz的振蕩器,經(jīng)過4分頻作為工作頻率。將這兩個(gè)自行設(shè)計(jì)模塊采用Cadence公司Abstract Generator工具轉(zhuǎn)變成硬宏單元后開始進(jìn)行版圖設(shè)計(jì)?;赟oC Encounter的電子產(chǎn)品面板控制芯片設(shè)計(jì)流程,如圖1所示。
??
??2 版圖設(shè)計(jì)
??根據(jù)版圖設(shè)計(jì)流程對(duì)電子產(chǎn)品面板控制芯片進(jìn)行版圖設(shè)計(jì),并針對(duì)設(shè)計(jì)中出現(xiàn)的問題提出具體解決辦法。
??2.1 設(shè)計(jì)輸入
??設(shè)計(jì)輸入是版圖設(shè)計(jì)前的準(zhǔn)備工作,需要輸入下列4種文件:由前端綜合生成的網(wǎng)表文件、時(shí)序約束文件、硬宏單元相關(guān)文件和由芯片制造廠家提供華虹NEC 0.35 μm CZ6H 1P3AL工藝庫相關(guān)文件。
??工藝庫中含有工藝數(shù)據(jù)、自動(dòng)布局布線用的庫單元物理信息及其時(shí)序信息(定義了標(biāo)準(zhǔn)單元和輸入輸出單元的時(shí)延信息用于靜態(tài)時(shí)序分析)等。標(biāo)準(zhǔn)單元工藝庫由華虹NEC提供,但對(duì)于所提供的CZ6H_IO_3AL.lef文件,電源VDD PAD(HQIV5A1B)和GNDPAD(QIC0A00)無法與Core中的電源網(wǎng)絡(luò)相連,因此需要修改lef文件:在HQIV5A1B中PIN VDD的定義中加入一行Class Core,在QIG0A00中PIN GND的定義中也加入一行Class Core即可實(shí)現(xiàn)連接。
??另外利用版圖設(shè)計(jì)工具Virtuoso Layout Editor畫的振蕩器和大驅(qū)動(dòng)電流IO PAD版圖,需要采用Abstract Generator工具將版圖轉(zhuǎn)變成SoC Encounter所需的LEF文件和時(shí)序信息文件。但對(duì)于振蕩器會(huì)出現(xiàn)電源/地?zé)o法與Core中的電源網(wǎng)絡(luò)相連,因此需要手動(dòng)修改lef文件:在PIN VDD的定義中加入一行Use Power,在PIN GND的定義中加入一行Use Ground即可實(shí)現(xiàn)連接。
??由DC綜合工具生成網(wǎng)表用的SoC Encounter工具進(jìn)行版圖設(shè)計(jì)時(shí),需在該網(wǎng)表中加入電源/地PAD單元和為不同側(cè)PAD電源環(huán)提供電源網(wǎng)絡(luò)連接的PADComer單元等。另外,在 DC綜合后將導(dǎo)出1個(gè)時(shí)間約束文件,該文件用于SoC Encounter 工具約束布局布線階段的時(shí)序信息。
??2.2 平面規(guī)劃
??平面規(guī)劃是對(duì)電子產(chǎn)品面板控制芯片的結(jié)構(gòu)做出整體規(guī)劃,包括定義Core面積、設(shè)置Row結(jié)構(gòu)、擺放端口Pad位置、在Core中放置振蕩器和設(shè)計(jì)電源網(wǎng)絡(luò)等。
??本設(shè)計(jì)為PAD限制,而且對(duì)時(shí)引腳的排列順序是固定,另外自行設(shè)計(jì)具有80 mA灌電流的I/O PAD和標(biāo)準(zhǔn)I/O PAD寬度不同,因此要對(duì)PAD的擺放進(jìn)行認(rèn)真研究,以達(dá)到芯片的面積最小。本設(shè)計(jì)采用編寫I/O分配文件,提供偏移量(Offset)直接指定所有 I/O PAD的精確位置,實(shí)現(xiàn)PAD間以及Comers與鄰近PAD間都是緊密相連,中間不插入任何PAD Filler單元,從而達(dá)到芯片面積最小。
??在以往的電源網(wǎng)絡(luò)設(shè)計(jì)中,由于沒有合適的方法,通常是根據(jù)經(jīng)驗(yàn)進(jìn)行,而且對(duì)電源網(wǎng)絡(luò)的分析和驗(yàn)證,通常放在版圖設(shè)計(jì)完成之后,這樣帶來的問題是假如電源網(wǎng)絡(luò)設(shè)計(jì)不能滿足要求,就會(huì)導(dǎo)致版圖設(shè)計(jì)的不斷反復(fù),延長芯片的設(shè)計(jì)周期,推遲芯片上市時(shí)間。因此,本芯片電源網(wǎng)絡(luò)設(shè)計(jì)采用剛開始時(shí)在不考慮電路的時(shí)序收斂等條件下快速的完成版圖設(shè)計(jì)流程,進(jìn)行功耗分析得到芯片Core功耗為2.873 4 mW,然后根據(jù)芯片Core功耗來設(shè)計(jì)電源網(wǎng)絡(luò)。由于本設(shè)計(jì)為PAD限制,經(jīng)計(jì)算并留出較大的余量將電源環(huán)的寬度設(shè)為15 μm,中間放置一條寬度為10 μm水平電源條。
??將振蕩器移到Core內(nèi)部將其位置固定并給它加電源環(huán)后,在進(jìn)行電源網(wǎng)絡(luò)連接時(shí)會(huì)出現(xiàn)如圖2所示打上“×”的錯(cuò)誤標(biāo)記,對(duì)這種問題的解決辦法是執(zhí)行addHaloToBlock命令,用Ruler去測量振蕩器到4邊的外圍的距離進(jìn)行設(shè)置即可解決該問題。
??
??2.3 布局
??布局就是放置電子產(chǎn)品面板控制芯片中各個(gè)標(biāo)準(zhǔn)單元位置的過程,在布局期間要求優(yōu)化一個(gè)特定的目標(biāo)函數(shù),這個(gè)目標(biāo)函數(shù)通常包括時(shí)序、連線長度、擁塞等。本設(shè)計(jì)采用時(shí)序驅(qū)動(dòng)布局將關(guān)鍵路徑上的單元放得很近,以縮短連線長度來減小關(guān)鍵路徑時(shí)延。但為了減少擁塞度,要把連線均勻地分布在版圖上,以避免局部擁塞的現(xiàn)象,因此對(duì)布局時(shí)的最大密度設(shè)置為50%。通過對(duì)時(shí)序分析和阻塞分析,可知這種做法既達(dá)到時(shí)序收斂,又不會(huì)出現(xiàn)擁塞,布局效果良好。
??2.4 時(shí)鐘樹綜合
??由于同步設(shè)計(jì)電路中所有的操作都需要時(shí)鐘控制來實(shí)現(xiàn)同步,而時(shí)鐘網(wǎng)絡(luò)在所有信號(hào)網(wǎng)絡(luò)中負(fù)載最大、走線最長、要求最苛刻,因此時(shí)鐘樹綜合的質(zhì)量直接影響芯片的性能。時(shí)鐘樹綜合的目的在于控制時(shí)鐘傳播延遲、時(shí)鐘偏移和跳變時(shí)間。較大的時(shí)鐘延遲對(duì)解決電路的建立時(shí)間問題不利,較大的時(shí)鐘偏移會(huì)增加寄存器鎖存不穩(wěn)定數(shù)據(jù)的幾率,而控制好跳變時(shí)間有利于優(yōu)化時(shí)鐘樹的功耗。本設(shè)計(jì)先采用在自動(dòng)CTS模式下,根據(jù)時(shí)鐘樹規(guī)格文件中的時(shí)序約束自動(dòng)決定級(jí)別數(shù)和緩沖器數(shù),然后根據(jù)設(shè)計(jì)中的具體情況用手動(dòng)方式修改級(jí)別數(shù)、緩沖器類型以及所連接的寄存器,以達(dá)到盡可能好的效果。通過比較時(shí)鐘樹綜合報(bào)告文件可知,在自動(dòng)模式下,時(shí)鐘偏移為0.13 ns,通過手動(dòng)修改后時(shí)鐘偏移為0.078 ns,時(shí)鐘樹綜合結(jié)果顯示,如圖3所示。
??
??2.5布線
??SOC Encounter在布線時(shí)分為兩個(gè)階段完成:預(yù)布線和詳細(xì)布線。預(yù)布線時(shí)布線工具把整個(gè)芯片劃分為多個(gè)較小的區(qū)域,布線器只是估算各個(gè)小區(qū)域的信號(hào)之間最短的連線長度,并以此來計(jì)算連線延遲和每個(gè)區(qū)域的布線擁塞程度,這個(gè)階段并沒有生成真正的版圖連線。詳細(xì)布線時(shí)考慮信號(hào)完整性和時(shí)序驅(qū)動(dòng),同時(shí)可修復(fù)天線效應(yīng)、串?dāng)_影響和設(shè)計(jì)規(guī)則違反。詳細(xì)布線工具尋找并修復(fù)短路和開路的線,同時(shí)完成布線后優(yōu)化。在詳細(xì)布線時(shí),Routing Track定義,布圖規(guī)劃,setNanoRouteMode命令參數(shù)設(shè)置的沖突會(huì)引起線的開路。出現(xiàn)開路情況后使用verifyTracks命令可以診斷標(biāo)準(zhǔn)單元的線的開路問題,能報(bào)告出在Blockage內(nèi)部引腳的距離太遠(yuǎn),引腳未對(duì)齊,引腳在Stripes下面等問題。通過對(duì)報(bào)告分析,了解原因后進(jìn)行布局調(diào)整直到解決問題。
??2.6 可制造性設(shè)計(jì)
??可制造性設(shè)計(jì)包括消除天線效應(yīng)(NEC0.35CZ6H工藝不需要)、加Core填充單元(FILL1,F(xiàn)ILL2)、優(yōu)化接觸孔、加金屬填充滿足金屬密度要求。
??默認(rèn)情況下是使用單孔進(jìn)行上下層之間的連接,在空間允許的情況下可使用雙孔或多孔進(jìn)行連接,使用雙孔或多孔的目的是減少過孔電阻、減少電遷移引起的失效,有利于時(shí)序收斂和提高良率。布線工具會(huì)利用:Multiple-cut Vias或Fat Vias替換掉信號(hào)過孔達(dá)到優(yōu)化過孔的目的。詳細(xì)布線時(shí)利用插入Multi-Cut Via或Fat Vias修復(fù)串?dāng)_。
??版圖是由一行行等高Row組成,由于Row放置標(biāo)準(zhǔn)單元的利用率不可能達(dá)到100%,因此在Row中標(biāo)準(zhǔn)單元之間可能會(huì)有大小不等的間隙,這些間隙若不用填充單元進(jìn)行填充,則在物理驗(yàn)證工具進(jìn)行設(shè)計(jì)規(guī)則檢查時(shí)會(huì)產(chǎn)生大量DRC違規(guī),解決辦法是加Core填充單元(FILL2,F(xiàn)IL-L1)。
??根據(jù)CZ6H工藝中的金屬密度填充規(guī)則對(duì)所有金屬層加入考慮時(shí)序的金屬填充,這樣可盡量避免在時(shí)鐘和信號(hào)線周圍加入金屬填充,而更多的是加在電源和地線周圍。
??2.7 驗(yàn)證
??對(duì)執(zhí)行可制造設(shè)計(jì)后的版圖進(jìn)行連線驗(yàn)證和時(shí)序驗(yàn)證。連線驗(yàn)證包括:線是否連上(Verify Connectivity)、網(wǎng)格是否正確(Verify Geometry)、金屬密度是否達(dá)到20%等等,運(yùn)行后可以檢查報(bào)告文件,發(fā)現(xiàn)金屬填充后存在的線與線間距的違規(guī),需要手工進(jìn)行調(diào)整。
??時(shí)序驗(yàn)證產(chǎn)生報(bào)告來檢查建立時(shí)間、保持時(shí)間、最大電容和最大過渡時(shí)間是否滿足要求,本設(shè)計(jì)滿足要求。2.8 功耗、電壓降和電遷移分析
??對(duì)設(shè)計(jì)好的版圖進(jìn)行功率、電壓降和電遷移分析結(jié)果如圖4所示,從中可知使電源/地PAD數(shù)量、電源環(huán)、電源條的設(shè)計(jì)符合功耗、電壓降、電遷移要求。
??
??2.9 輸出
??版圖設(shè)計(jì)完成后,要從版圖中提取進(jìn)行后端驗(yàn)證所需的信息,如用于形式驗(yàn)證、物理驗(yàn)證、靜態(tài)時(shí)序分析和后仿真的Verilog網(wǎng)表文件,用于物理驗(yàn)證工具進(jìn)行。DRC,LVS和LPE的經(jīng)過各單元GDS文件Merge后輸出的GDS文件。將產(chǎn)生的GDS文件導(dǎo)入Virtuoso Layout Editor工具加入Cover單元并在相應(yīng)的位置打上Labe1標(biāo)號(hào),最終電子產(chǎn)品面板的版圖,如圖5所示。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- CMOS集成電路版圖電子版文件下載 0次下載
- 多圖,MLCC制作工藝流程資料下載
- 貼片電阻是怎么生產(chǎn)的?其工藝流程介紹資料下載
- 5G NR 隨機(jī)接入RACH流程(4)-- Msg1功率控制及RA-RNTI的計(jì)算資料下載
- 芯片設(shè)計(jì)與機(jī)器學(xué)習(xí)工具資料下載
- 藍(lán)牙m(xù)esh的“啟動(dòng)配置(provisioning)”的安全流程資料下載
- 人臉識(shí)別技術(shù)流程一覽資料下載
- 藍(lán)牙m(xù)esh啟動(dòng)配置流程資料下載
- GCC編譯流程分析資料下載
- PSoC開發(fā)流程和一般MCU開發(fā)流程有什么區(qū)別?資料下載
- 柔性電路板的PCBA組裝焊接流程資料下載
- python運(yùn)算與流程控制循環(huán)代碼資料免費(fèi)下載 0次下載
- 集成電路版圖設(shè)計(jì)基礎(chǔ)教程之電阻版圖設(shè)計(jì)的資料說明 0次下載
- IC版圖設(shè)計(jì)和PCB版圖設(shè)計(jì)有什么區(qū)別詳細(xì)資料說明 0次下載
- 版圖學(xué)習(xí)筆記包括:Candence操作,DESIGN RULE ,,版圖流程等 0次下載
- 淺談芯片制造的完整流程 781次閱讀
- 芯片的制作流程及原理 3406次閱讀
- 科普:芯片設(shè)計(jì)流程 2818次閱讀
- IC設(shè)計(jì)全流程和要用到的EDA工具介紹 1977次閱讀
- 基于人工智能技術(shù)的版圖級(jí)優(yōu)化設(shè)計(jì)流程 1819次閱讀
- 集成電路芯片封裝工藝流程 1.2w次閱讀
- 芯片設(shè)計(jì)中數(shù)模混合集成電路的設(shè)計(jì)流程是怎么樣的 1.6w次閱讀
- IC芯片生產(chǎn)流程 從設(shè)計(jì)到制造與封裝 1.1w次閱讀
- pcb版圖設(shè)計(jì)工具 2393次閱讀
- 半導(dǎo)體知識(shí) 芯片制造工藝流程講解 4w次閱讀
- IC設(shè)計(jì)流程之全定制和半定制 1.2w次閱讀
- 硅光子新的設(shè)計(jì)挑戰(zhàn)與設(shè)計(jì)流程 4283次閱讀
- 一文詳解T218半導(dǎo)體芯片制造流程與設(shè)備 3w次閱讀
- 這六個(gè)技巧讓你輕松將PCB原理圖傳遞到版圖 7812次閱讀
- 將PCB原理圖傳遞到版圖設(shè)計(jì)的六大技巧 2304次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1490次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 92次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費(fèi)
- 6基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
- 7藍(lán)牙設(shè)備在嵌入式領(lǐng)域的廣泛應(yīng)用
- 0.63 MB | 3次下載 | 免費(fèi)
- 89天練會(huì)電子電路識(shí)圖
- 5.91 MB | 3次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論