資料介紹
??0 引言
?
??在并網(wǎng)系統(tǒng)的逆變器電路中,對(duì)電壓的鎖相是一項(xiàng)關(guān)鍵技術(shù)。由于電力系統(tǒng)在工作時(shí)會(huì)產(chǎn)生較大的電磁干擾,因此,其簡(jiǎn)單的鎖相方法很容易受到干擾而失鎖,從而導(dǎo)致系統(tǒng)無(wú)法正常運(yùn)行。在這種情況下,設(shè)計(jì)采用對(duì)電網(wǎng)電壓進(jìn)行過(guò)零檢測(cè)后再將信號(hào)送人,然后由CPLD實(shí)現(xiàn)對(duì)電網(wǎng)電壓進(jìn)行數(shù)字鎖相的方法,可以有效地防止相位因干擾而發(fā)生抖動(dòng)或者失鎖的現(xiàn)象,保證系統(tǒng)的正常運(yùn)行。另外,本系統(tǒng)還使用CPLD對(duì)產(chǎn)生的波控制信號(hào)和系統(tǒng)運(yùn)行時(shí)的各項(xiàng)參數(shù)進(jìn)行監(jiān)控,一旦發(fā)現(xiàn)異常,立即使系統(tǒng)停機(jī),并通知DSP發(fā)生異常,從而實(shí)現(xiàn)了對(duì)系統(tǒng)的硬件保護(hù)。
?
??1 系統(tǒng)整體結(jié)構(gòu)組成
?
??本文所介紹的設(shè)計(jì)方法是5 kW光伏并網(wǎng)發(fā)電系統(tǒng)中逆變器的一部分,該光伏并網(wǎng)逆變器可實(shí)現(xiàn)額定為5 kW的陣列的最大功率跟蹤與并網(wǎng)輸出。其逆變器的系統(tǒng)結(jié)構(gòu)圖如圖1所示。
?
?
??本控制系統(tǒng)由TI DSP2812作為主控芯片,Xilinx CPLD XC9572XL用作數(shù)字鎖相與保護(hù)電路,XC9572XL為3.3 V內(nèi)核電壓的CPLD,它由4個(gè)54V18功能模塊組成,可提供1600個(gè)5 ns延遲可用門(mén)。
?
??2 數(shù)字鎖相電路的設(shè)計(jì)與實(shí)現(xiàn)
?
??數(shù)字鎖相電路的系統(tǒng)結(jié)構(gòu)圖如圖2所示。該電路由數(shù)字鑒相器、數(shù)字濾波器和數(shù)控振蕩器組成。
?
?
??如果把圖2所示的數(shù)字鎖相電路中的數(shù)字濾波器看成一個(gè)分頻器,則其分頻比為Mfc/K,此時(shí)的輸出頻率為:
??f''''=K''''△φMfc/K
??其中,△φ為輸入信號(hào)V1與輸出信號(hào)V2的相位差;fc為環(huán)路的中心頻率。那么,該數(shù)控振蕩器的輸出頻率為:
??f2=f1+K''''△φMfc(kN)
??由于鎖定的極限范圍為K''''△φ=±1,所以,可得到環(huán)路的捕捉帶:
??△fmax=f2max-f1=Mfc(kN)
??這樣,當(dāng)環(huán)路鎖定時(shí),f2=f1其系統(tǒng)穩(wěn)態(tài)相位誤差為:
??△φ(∞)=NK(f2-f1)/(k''''Mfc)
??可見(jiàn),只要合理選擇K值,就能使輸出信號(hào)V2的相位較好地跟蹤輸入V1的相位,從而達(dá)到鎖定之目的。如果K值選的太大,環(huán)路捕捉帶就會(huì)變小,這將導(dǎo)致捕捉時(shí)間增大;而如果K直太小,則可能會(huì)出現(xiàn)頻繁進(jìn)位,借位脈沖。從而使相位出現(xiàn)抖動(dòng)。
??根據(jù)圖2給出的數(shù)字鎖相環(huán)的原理框圖,可用VHDL語(yǔ)言分別對(duì)該系統(tǒng)進(jìn)行設(shè)計(jì)。其中數(shù)字濾波器由K模計(jì)數(shù)器組成,數(shù)控振蕩器包括脈沖加,減控制電路和N分頻器等。
?
??2.1 數(shù)字鑒相器
??數(shù)字鑒相器通常可選用邊沿控制型鑒相器、異或門(mén)鑒相器、同或門(mén)鑒相器或JK觸發(fā)器組成的鑒相器等。本數(shù)字鑒相器是一個(gè)相位比較裝置,主要通過(guò)比較輸入信號(hào)V1(相位φ1)與輸出信號(hào)V2(相位φ2)的相位來(lái)產(chǎn)生一個(gè)誤差信號(hào)Vd,其相位差為△φ=φ1-φ2。當(dāng)△φ=φe(輸入信號(hào)脈寬的一半)時(shí),其鑒相器輸出為方波,屬于相位鎖定階段。在這種情況下,只要可逆計(jì)數(shù)器的K值足夠大,其輸出端就不會(huì)產(chǎn)生進(jìn)位脈沖或借位脈沖。在環(huán)路未鎖定時(shí),若△φ<φe,其輸出脈沖的占空比小于50%;而當(dāng)△φ>φe,其占空比大于50%,該輸出電壓Vd將加到K模可逆計(jì)數(shù)器的UPDN輸入端。
??2.2 數(shù)字濾波器
??計(jì)數(shù)器可設(shè)計(jì)成一個(gè)17位可編程(可變模數(shù))可逆計(jì)數(shù)器,計(jì)數(shù)范圍為23~217,可由外部置數(shù)DCBA控制。其輸入頻率fk=Mfc。當(dāng)鑒相器輸出Vd為高電平時(shí),K模計(jì)數(shù)器進(jìn)行減計(jì)數(shù),計(jì)數(shù)到“0”時(shí),輸出一個(gè)借位脈沖DN;而當(dāng)鑒相器輸出Vd為低電平時(shí),K計(jì)數(shù)器進(jìn)行加計(jì)數(shù),當(dāng)計(jì)數(shù)到某一設(shè)定值“DCBA”時(shí),將輸出一個(gè)進(jìn)位脈沖UP。UP和DN可作為脈沖加/減電路的“加”和“扣”脈沖控制信號(hào)。
??2.3 數(shù)控振蕩器
??本電路由D觸發(fā)器、JK觸發(fā)器和與門(mén)、或門(mén)等電路組成。當(dāng)數(shù)字濾波器UP輸出端輸出一個(gè)進(jìn)位脈沖時(shí),系統(tǒng)便在INC下降沿到來(lái)后,在脈沖加/減電路的輸出端fout插入一個(gè)脈沖信號(hào),也就是使相位提前半個(gè)周期;反之,當(dāng)數(shù)字濾波器DN端輸出一個(gè)借位脈沖時(shí),在DN下降沿到來(lái)后,系統(tǒng)就會(huì)在脈沖加/減電路的輸出序列中扣除一個(gè)脈沖信號(hào),也就是使相位滯后半個(gè)周期,且這個(gè)過(guò)程是連續(xù)發(fā)生的。這樣,脈沖加,減電路的輸出經(jīng)N分頻器模塊(ncount)分頻后,即可使輸出信號(hào)的相位接受調(diào)整控制,最終達(dá)到鎖定。當(dāng)環(huán)路鎖定后,輸出與輸入信號(hào)之間會(huì)存在一定的相位誤差。
?
??3 保護(hù)電路的設(shè)計(jì)與實(shí)現(xiàn)
?
??本系統(tǒng)中的保護(hù)電路主要由PWM波形監(jiān)視模塊和系統(tǒng)參數(shù)監(jiān)視模塊組成,其保護(hù)電路結(jié)構(gòu)如圖3所示。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 數(shù)字鎖相環(huán)狀態(tài)檢測(cè)電路
- 基于FPGA的寬頻帶數(shù)字鎖相環(huán)的設(shè)計(jì)與實(shí)現(xiàn)簡(jiǎn)介 26次下載
- 基于DSP的軟件鎖相環(huán)模型與實(shí)現(xiàn) 33次下載
- 發(fā)射端電路的設(shè)計(jì)實(shí)現(xiàn)資料下載
- 模擬或數(shù)字電路的設(shè)計(jì)誤區(qū)資料下載
- RF電路和數(shù)字電路如何在同塊PCB上和諧相處?資料下載
- 時(shí)鐘設(shè)備設(shè)計(jì)使用 I2C 可編程小數(shù)鎖相環(huán) (PLL)資料下載
- 入門(mén)基礎(chǔ):什么是數(shù)字電路?資料下載
- 幾類(lèi)典型的數(shù)字-模擬電路資料下載
- 如何使用FPGA實(shí)現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計(jì) 65次下載
- 如何使用FPGA實(shí)現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計(jì) 20次下載
- 使用MC145170鎖相環(huán)實(shí)現(xiàn)調(diào)頻鎖相環(huán)收音機(jī)的PCB原理圖免費(fèi)下載 77次下載
- 使用FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)的設(shè)計(jì)資料說(shuō)明 26次下載
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計(jì)與實(shí)現(xiàn) 9次下載
- 單片數(shù)字鎖相倍頻電路的設(shè)計(jì)與實(shí)現(xiàn)
- 簡(jiǎn)述鎖相環(huán)的基本結(jié)構(gòu) 706次閱讀
- 硬件電路設(shè)計(jì)之鎖相環(huán)電路設(shè)計(jì) 2604次閱讀
- 鎖相環(huán)的基本組成、工作原理和應(yīng)用電路 3270次閱讀
- 鎖相環(huán)的構(gòu)成和工作原理講解 3364次閱讀
- 基于DDS和雙鎖相環(huán)頻率合成器實(shí)現(xiàn)雙環(huán)數(shù)字調(diào)諧系統(tǒng)的設(shè)計(jì) 4120次閱讀
- 基于數(shù)字鎖相環(huán)4046實(shí)現(xiàn)汽車(chē)測(cè)速系統(tǒng)的設(shè)計(jì) 5125次閱讀
- 鎖相環(huán)PLL電路是如何實(shí)現(xiàn)的 4984次閱讀
- 基于FPGA器件和CPU控制實(shí)現(xiàn)數(shù)字鎖相環(huán)頻率合成系統(tǒng)的設(shè)計(jì) 1166次閱讀
- 一種基于DSP2812實(shí)現(xiàn)對(duì)電網(wǎng)電壓軟件鎖相的設(shè)計(jì)概述 3116次閱讀
- 數(shù)字移相器的設(shè)計(jì)電路圖大全(移相電路/倍頻電路/AD5227/鎖相環(huán)) 3.1w次閱讀
- 鎖相環(huán)PLL的電路原理以及基本構(gòu)成 4.8w次閱讀
- 鎖相環(huán)在調(diào)制和解調(diào)中的應(yīng)用及概念解析 1.4w次閱讀
- 一種全數(shù)字UPS逆變器鎖相控制技術(shù)的研究 4129次閱讀
- 一種新型帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計(jì)方案 3016次閱讀
- 基于諧波混頻的微波低相噪鎖相設(shè)計(jì) 2183次閱讀
下載排行
本周
- 1山景DSP芯片AP8248A2數(shù)據(jù)手冊(cè)
- 1.06 MB | 532次下載 | 免費(fèi)
- 2RK3399完整板原理圖(支持平板,盒子VR)
- 3.28 MB | 339次下載 | 免費(fèi)
- 3TC358743XBG評(píng)估板參考手冊(cè)
- 1.36 MB | 330次下載 | 免費(fèi)
- 4DFM軟件使用教程
- 0.84 MB | 295次下載 | 免費(fèi)
- 5元宇宙深度解析—未來(lái)的未來(lái)-風(fēng)口還是泡沫
- 6.40 MB | 227次下載 | 免費(fèi)
- 6迪文DGUS開(kāi)發(fā)指南
- 31.67 MB | 194次下載 | 免費(fèi)
- 7元宇宙底層硬件系列報(bào)告
- 13.42 MB | 182次下載 | 免費(fèi)
- 8FP5207XR-G1中文應(yīng)用手冊(cè)
- 1.09 MB | 178次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33566次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21549次下載 | 免費(fèi)
- 5電氣工程師手冊(cè)免費(fèi)下載(新編第二版pdf電子書(shū))
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德?tīng)栔?/a>
- 0.00 MB | 6656次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537798次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420027次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191187次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183279次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評(píng)論