在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網>電子元器件>集成電路>

模擬集成電路設計流程

2019年06月12日 14:18 陳翠 作者: 用戶評論(0

  模擬集成電路設計流程

  1、功能設計階段

  設計人員產品的應用場合,設定一些諸如功能、操作速度、接口規格、環境溫度及消耗功率等規格,以做為將來電路設計時的依據。更可進一步規劃軟件模塊及硬件模塊該如何劃分,哪些功能該整合于SOC內,哪些功能可以設計在電路板上。

  2、設計描述和行為級驗證

  供能設計完成后,可以依據功能將SOC劃分為若干功能模塊,并決定實現這些功能將要使用的IP核。此階段將接影響了SOC內部的架構及各模塊間互動的訊號,及未來產品的可靠性。

  決定模塊之后,可以用VHDL或Verilog等硬件描述語言實現各模塊的設計。接著,利用VHDL或Verilog的電路仿真器,對設計進行功能驗證(functionsimulation,或行為驗證behavioralsimulation)。

  注意,這種功能仿真沒有考慮電路實際的延遲,但無法獲得精確的結果。

  3、邏輯綜合

  確定設計描述正確后,可以使用邏輯綜合工具(synthesizer)進行綜合。

  綜合過程中,需要選擇適當的邏輯器件庫(logiccelllibrary),作為合成邏輯電路時的參考依據。

  硬件語言設計描述文件的編寫風格是決定綜合工具執行效率的一個重要因素。事實上,綜合工具支持的HDL語法均是有限的,一些過于抽象的語法只適于作為系統評估時的仿真模型,而不能被綜合工具接受。

  邏輯綜合得到門級網表。

  4、門級驗證(Gate-LevelNetlistVerification)

  門級功能驗證是寄存器傳輸級驗證。主要的工作是要確認經綜合后的電路是否符合功能需求,該工作一般利用門電路級驗證工具完成。

  注意,此階段仿真需要考慮門電路的延遲。

  5、布局和布線

  布局指將設計好的功能模塊合理地安排在芯片上,規劃好它們的位置。布線則指完成各模塊之間互連的連線。

  注意,各模塊之間的連線通常比較長,因此,產生的延遲會嚴重影響SOC的性能,尤其在0.25微米制程以上,這種現象更為顯著。

非常好我支持^.^

(30) 8.6%

不好我反對

(317) 91.4%

( 發表人:陳翠 )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      ?
      主站蜘蛛池模板: 天天干天天弄 | 日韩精品系列产品 | 亚洲视频一区 | 国产精品夜色7777青苹果 | 国产精品成人一区二区三区 | 亚洲人成网i8禁止 | 中文字幕在线二区 | 午夜免费理论片在线看 | 欧美中字 | 好爽毛片一区二区三区四 | 国产一级影院 | 天天天综合 | 亚洲乱码中文字幕综合 | 美女视频一区二区 | 午夜精品久久久久久久2023 | 久久久久999 | 欧美另类亚洲一区二区 | 黄色免费网站在线播放 | 小雪被老外黑人撑破了 | 久久成人综合网 | 欧美性猛交xxxx乱大交高清 | 5566成人免费视频观看 | 福利区在线观看 | 天天综合久久 | www.999精品视频观看免费 | 狠狠色噜噜噜噜狠狠狠狠狠狠奇米 | 足控免费视频xxav | 国产主播一区二区 | 国产三级精品播放 | 精品视频免费看 | 黄色视网站 | 4hc44四虎www在线影院男同 | 日韩a无吗一区二区三区 | 午夜性爽快| 激情综合网婷婷 | 91国内视频 | 日日操夜夜爱 | 久久精品夜夜夜夜夜久久 | 人人干狠狠操 | 成zzzwww日本免费 | 欧美性久久 |