在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

Mill老師:FPGA教程,Zynq視頻教程

Mill老師擁有近10年FPGA開發(fā)經(jīng)驗,曾服務(wù)于某醫(yī)療器械廠商,從事核醫(yī)學(xué),CT等底層協(xié)議開發(fā)。后加入某FPGA原廠,負(fù)責(zé)大客戶技術(shù)支持。2015年離職聯(lián)合創(chuàng)辦MYMINIEYE品牌(深圳市我是你的眼科技有限公司)。在技術(shù)層面,曾重點參與和主導(dǎo)多個大型項目開發(fā),熟悉各類高速協(xié)議應(yīng)用開發(fā):TCP/IP ,Serdes,光纖通信等。熟悉各類數(shù)字信號處理及定點技巧,獨立完成純邏輯LDPC編解碼,DVB-T2等無線標(biāo)準(zhǔn)核心模塊開發(fā)。

閱讀數(shù):1000

FPGA器件屬于專用集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門電路數(shù)較少的問題。FPGA 的基本結(jié)構(gòu)包括可編程輸入輸出單元,可配置邏輯塊,數(shù)字時鐘管理模塊,嵌入式塊RAM,布線資源,內(nèi)嵌專用硬核,底層內(nèi)嵌功能單元。由于FPGA具有布線資源豐富,可重復(fù)編程和集成度高,投資較低的特點,在數(shù)字電路設(shè)計領(lǐng)域得到了廣泛的應(yīng)用。FPGA的設(shè)計流程包括算法設(shè)計、代碼仿真以及設(shè)計、板機調(diào)試,設(shè)計者以及實際需求建立算法架構(gòu),利用EDA建立設(shè)計方案或HD編寫設(shè)計代碼,通過代碼仿真保證設(shè)計方案符合實際要求,最后進(jìn)行板級調(diào)試,利用配置電路將相關(guān)文件下載至FPGA芯片中,驗證實際運行效果。

Zynq系列的亮點在于FPGA里包含了完整的ARM處理子系統(tǒng)(PS),每一顆Zynq系列的處理器都包含了Cortex-A9處理器,整個處理器的搭建都以處理器為重心,而且處理器子系統(tǒng)中繼承了內(nèi)存控制器和大量的外設(shè),使Cortex-A9的核在Zynq-7000中完全獨立于可編程邏輯單元,也就是說如果暫時沒有用到可編程邏輯單元(PL),ARM處理器的子系統(tǒng)也可以獨立工作,這與以前的FPGA有本質(zhì)區(qū)別,其是以處理器為核心的。

學(xué)習(xí)FPGA硬件架構(gòu)教程,一定要多去操作幾遍,將理論與實踐結(jié)合起來,才能使自己有所提高。

第一部分 FPGA硬件基礎(chǔ)篇

第1講 FPGA硬件基礎(chǔ)篇:FPGA硬件架構(gòu)及原理
第2講 FPGA硬件基礎(chǔ)篇:FPGA芯片選型
第3講 FPGA硬件基礎(chǔ)篇:FPGA的IOB資源
第4講 FPGA硬件基礎(chǔ)篇:FPGA邏輯資源-CLB1_LUT
第5講 FPGA硬件基礎(chǔ)篇:FPGA邏輯資源-CLB2_存儲和控制線
第6講 FPGA硬件基礎(chǔ)篇:FPGA邏輯資源-CLB3_分布式RAM_MUX_Carry_chan
第7講 FPGA硬件基礎(chǔ)篇:FPGA存儲資源-塊RAM
第8講 FPGA硬件基礎(chǔ)篇:FPGA時鐘資源-PLL

第二部分 入門基礎(chǔ)篇

第1講 入門基礎(chǔ)篇:Vivado工具的使用
第2講 入門基礎(chǔ)篇:仿真_testbench編寫
第3講 入門基礎(chǔ)篇:仿真_工具使用(modelsim與vivadosim)
第4講 入門基礎(chǔ)篇:仿真_do文件制作與使用
第5講 入門基礎(chǔ)篇:高效的查找FPGA資料
第6講 入門基礎(chǔ)篇:Verilog語法基礎(chǔ)
第7講 入門基礎(chǔ)篇:時序邏輯和組合邏輯
第8講 入門基礎(chǔ)篇:寫好狀態(tài)機_Verilog編碼技巧
第9講 入門基礎(chǔ)篇:FPGA時序電路設(shè)計與分析-全加器1
第10講 入門基礎(chǔ)篇:FPGA時序電路設(shè)計與分析-全加器2

第三部分 時序基礎(chǔ)篇

第1講 時序基礎(chǔ)篇:時序約束_數(shù)據(jù)傳輸模型
第2講 時序基礎(chǔ)篇:時序約束_建立時間與保持時間
第3講 時序基礎(chǔ)篇:時序約束_基于Vivado的時序分析

第四部分 應(yīng)用實踐篇

第1講 應(yīng)用實踐篇:IIC接口1_HDMI_IIC協(xié)議
第2講 應(yīng)用實踐篇:IIC接口2_IIC總線實現(xiàn)
第3講 應(yīng)用實踐篇:IIC接口3_IIC總線仿真
第4講 應(yīng)用實踐篇:IIC接口4_IIC總線下板驗證
第5講 應(yīng)用實踐篇:DVI輸出1_TMDS編碼
第6講 應(yīng)用實踐篇:DVI輸出2_OSERDES原理及應(yīng)用
第7講 應(yīng)用實踐篇:DVI輸出3_VESA顯示標(biāo)準(zhǔn)測試信號源
第8講 應(yīng)用實踐篇:DVI輸出4_DVI_OUT工程實現(xiàn)
第9講 應(yīng)用實踐篇:ROM&HDMI_OUT
第10講 應(yīng)用實踐篇:FPGA的Debug調(diào)試

第五部分 時序進(jìn)階篇

第1講 時序進(jìn)階篇:讀懂你的時序分析報告
第2講 時序進(jìn)階篇:約束你的設(shè)計(物料約束時鐘約束)
第3講 時序進(jìn)階篇:輸出延遲約束
第4講 時序進(jìn)階篇:輸入延遲約束
第5講 時序進(jìn)階篇:多周期約束
第6講 時序進(jìn)階篇:約束向?qū)У膭?chuàng)建(上)
第7講 時序進(jìn)階篇:約束向?qū)У膭?chuàng)建(下)

第六部分 PS_SDK篇

第1講 PS_SDK篇:PS運行系統(tǒng)搭建及開發(fā)平臺使用
第2講 PS_SDK篇:PS與PL交互_AXI總線
第3講 PS_SDK篇:PS與PL交互_SDK程序設(shè)計
第4講 PS_SDK篇:基于VDMA驅(qū)動HDMI_IP介紹與DDR接口
第5講 PS_SDK篇:基于VDMA驅(qū)動HDMI_BD設(shè)計
第6講 PS_SDK篇:基于VDMA驅(qū)動HDMI_SDK程序設(shè)計及調(diào)試

第七部分 PS_Linux篇

第1講 PS_Linux篇:安裝虛擬機及ubuntu系統(tǒng)
第2講 PS_Linux篇:系統(tǒng)啟動及啟動文件制作
第3講 PS_Linux篇:Uboot、內(nèi)核、文件系統(tǒng)、設(shè)備樹編譯
第4講 PS_Linux篇:GPIO應(yīng)用
第5講 PS_Linux篇:GPIO驅(qū)動
第6講 PS_Linux篇:USB虛擬網(wǎng)卡

第八部分 PS與PL綜合實驗篇

第1講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-實驗系統(tǒng)解析
第2講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-LWIP的簡單使用
第3講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-Datamover介紹與BD設(shè)計
第4講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-Datamover控制及AXIS適配
第5講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-Datamover仿真系統(tǒng)搭建
第6講 PS與PL綜合實驗篇:PL通過網(wǎng)口與PC進(jìn)行數(shù)據(jù)交互1-Datamover仿真波形分析
主站蜘蛛池模板: 国产一级特黄高清免费大片 | 特级毛片网站 | 国产伦子一区二区三区 | 91成人免费在线视频 | 97午夜理伦片在线影院 | 模特精品视频一区 | 精品国产免费一区二区 | 五月天婷婷激情 | 欲色网站| 第一页综合| 在线观看亚洲免费视频 | 网站色 | 亚洲干综合 | 国产成人亚洲毛片 | 久久久久久久久久久9精品视频 | 天天躁夜夜躁狠狠躁2018a | 日本不卡在线一区二区三区视频 | 韩国一区二区三区视频 | 亚洲精品视频专区 | 亚洲欧美v视色一区二区 | 日本特黄绿像大片免费看 | 丁香婷婷综合五月综合色啪 | 天天操综合网 | 亚洲免费小视频 | 国产精品免费一级在线观看 | 国产在线啪 | 天天干天天操天天透 | 丁香婷婷久久大综合 | 在线a免费 | 久视频在线观看久视频 | 一区二区三区伦理 | 亚洲第一久久 | 午夜剧场刺激性爽免费视频 | 一色屋成人免费精品网站 | 国产看色免费 | 日本三级香港三级人妇99视 | 一区视频 | 日本成片免费高清 | 色视频在线免费看 | 在线视频一区二区 | 天天干天天色综合网 |