FPGA IP核(Intellectual Property core)是指在可編程邏輯器件(Field-Programmable Gate Array,FPGA)中使用的可復(fù)用的設(shè)計(jì)模塊或功能片段。它們是預(yù)先編寫好的硬件設(shè)計(jì)代碼,可以在FPGA芯片上實(shí)現(xiàn)特定的功能。
2023-07-03 17:13:28
2179 在之前已經(jīng)通過(guò)手寫的方式實(shí)現(xiàn)了一個(gè)詞法分析器,現(xiàn)在,我將利用之前手寫的詞法分析器,使用遞歸下降的方式,實(shí)現(xiàn)一個(gè)簡(jiǎn)單的語(yǔ)法分析器。
2023-05-23 11:24:02
1048 
在開始手寫詞法分析器之前呢,我們得先準(zhǔn)備好一些零件,規(guī)劃好將要使用哪些函數(shù),如果函數(shù)沒有現(xiàn)成的,那還得自己寫。
2023-05-23 11:20:58
387 
轉(zhuǎn)換器分析器用戶指南
2023-04-27 18:48:01
0 基于FPGA的數(shù)字脈沖壓縮技術(shù)1.數(shù)字脈沖壓縮實(shí)現(xiàn)原理2.電路設(shè)計(jì)2.1APEX2OKE系列FPGA 簡(jiǎn)介2.2 基于FPGA 的算法研究及實(shí)現(xiàn) 2.3 脈沖壓縮在FPGA 上的實(shí)現(xiàn)
2011-03-02 09:41:50
用Python寫個(gè)可轉(zhuǎn)債分析器
2023-02-16 15:13:00
669 
UM3016 如何使用STM32電機(jī)控制SDSK v6.0分析器
2022-11-22 19:26:19
0 LogAnalyzer(日志分析器)是HostMonitor的一個(gè)輔助應(yīng)用程序,它包含在高級(jí)主機(jī)監(jiān)視器軟件包中。
2022-10-13 15:42:31
880 LogAnalyzer(日志分析器)是HostMonitor的一個(gè)輔助應(yīng)用程序,它包含在高級(jí)主機(jī)監(jiān)視器軟件包中。
2022-09-14 09:56:39
1205 實(shí)時(shí)數(shù)據(jù)分析器用戶手冊(cè) 產(chǎn)品規(guī)格書.實(shí)時(shí)數(shù)據(jù)分析器是,可應(yīng)用生產(chǎn)現(xiàn)場(chǎng)的數(shù)據(jù)執(zhí)行離線分析與實(shí)時(shí)診斷的邊緣應(yīng)用程序。
2022-08-26 11:50:34
0 本手冊(cè)對(duì)用于與實(shí)時(shí)數(shù)據(jù)分析器 (RDA)聯(lián)動(dòng)數(shù)據(jù)的FB庫(kù)進(jìn)行說(shuō)明
2022-08-25 11:34:31
0 電子發(fā)燒友網(wǎng)站提供《圖形音頻分析器開源設(shè)計(jì).zip》資料免費(fèi)下載
2022-08-02 15:18:04
0 在前文中,我們了解到兩種 FPGA 嵌入式處理器核方案:軟核與硬核。本文將展開討論軟核在一個(gè)基于 FPGA 通信系統(tǒng)中的應(yīng)用。軟核,由 FPGA...
2022-02-07 10:07:43
3 開源網(wǎng)絡(luò)協(xié)議分析器WireShark軟件下載
2021-07-23 09:22:08
14 片多通道高速串行ADC用于X射線脈沖信號(hào)的采集,利用數(shù)字電位計(jì)及高壓電源模塊實(shí)現(xiàn)探測(cè)器偏置電壓的精細(xì)調(diào)節(jié),利用數(shù)據(jù)存儲(chǔ)校正電路等完成采集數(shù)據(jù)的校正處理,并可通過(guò)圖像傳輸電路完成圖像數(shù)據(jù)的傳輸與顯示以及系統(tǒng)功能的調(diào)試。與上位
2021-06-01 09:37:44
13 Jourdan等在其2012年發(fā)表的論文“ Validating Lr(1) Parsers”中提出了一種形式化驗(yàn)證語(yǔ)法分析器的方法,并將其成功地應(yīng)用于 Compcert編譯器(2.3以上版本
2021-05-19 10:55:27
5 數(shù)字電路中學(xué)到的邏輯電路功能,使用硬件描述語(yǔ)言(Verilog/VHDL)描述出來(lái),這需要設(shè)計(jì)人員能夠用硬件編程思維來(lái)編寫代碼,以及擁有扎實(shí)的數(shù)字電路功底。
2019-12-05 07:10:00
2774 
基于Nios軟核的SoPC系統(tǒng)設(shè)計(jì)是整個(gè)系統(tǒng)硬件設(shè)計(jì)的核心,包括Nios軟核處理器的設(shè)計(jì)、數(shù)據(jù)采集控制的設(shè)計(jì)、圖像信號(hào)FFT分析的實(shí)現(xiàn)、參數(shù)顯示以及RS232通信模塊的設(shè)計(jì)等。另外,使用Nios進(jìn)行嵌入式設(shè)計(jì)在硬件上必需使用Altera公司的FPGA。
2019-08-21 14:22:37
942 
英特爾?圖形性能分析器的Geometry Viewer快速提示
2018-11-12 06:48:00
2413 了解有關(guān)作為英特爾?圖形性能分析器一部分的資源歷史記錄功能的更多信息
2018-11-12 06:40:00
2090 Seth為DirectX提供了圖形幀分析器。
了解這款功能強(qiáng)大的分析儀的基本特性和功能。
2018-11-12 06:35:00
1724 Seth為OpenGL提供了圖形幀分析器。
了解這款功能強(qiáng)大的分析儀的基本特性和功能。
2018-11-09 06:25:00
2419 在英特爾?視頻專業(yè)分析器中預(yù)覽易于使用的GUI:
2018-11-09 06:07:00
1665 使用英特爾?圖形性能分析器,從游戲開發(fā)中獲得最佳性能。
2018-11-08 06:49:00
2172 Seth提供圖形監(jiān)視器,系統(tǒng)分析器和HUD。
這些組件構(gòu)成了英特爾圖形性能分析器中的實(shí)時(shí)分析工具。
2018-11-07 06:53:00
4567 Seth推出了Platform Analyzer--英特爾圖形性能分析器中CPU離線分析的工具。
2018-11-07 06:30:00
3176 英特爾?跟蹤分析器中新的性能助理圖表概述。
2018-11-07 06:15:00
2127 描述:本演示重點(diǎn)深入介紹用于Android的英特爾?GPA系統(tǒng)分析器和幀分析器工具
2018-11-06 06:57:00
2986 PICkit? 串行分析器開發(fā)系統(tǒng)允許個(gè)人計(jì)算機(jī) (PC)通過(guò)串行協(xié)議 (如 I 2C?、 SPI、異步和同步 USART)與嵌入式開發(fā)系統(tǒng)通信。 PC 程序通過(guò)圖形界面來(lái)輸入數(shù)據(jù)和命令,以與目標(biāo)
2018-06-14 09:27:00
22 針對(duì)當(dāng)前對(duì)多道脈沖幅度分析器的高處理速度、高集成度、友好人機(jī)交互的要求,采用三星公司生產(chǎn)的S3C2410芯片設(shè)計(jì)并實(shí)現(xiàn)了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。對(duì)傳統(tǒng)的多道脈沖幅度分析器進(jìn)行改進(jìn)和簡(jiǎn)化
2018-04-09 11:51:32
6 本文介紹一種采用電池供電的ADC和袖珍計(jì)算機(jī)PC-1500通過(guò)接口電路組成的256道脈沖幅度分析器。
2018-04-09 11:19:24
9 核分析能譜測(cè)量所用的多道脈沖幅度分析器,在進(jìn)行模數(shù)轉(zhuǎn)換時(shí)需要一定的時(shí)間,會(huì)使分析器產(chǎn)生漏計(jì)數(shù),給測(cè)量分析帶來(lái)誤差,需要對(duì)死時(shí)間進(jìn)行修正。針對(duì)這種情況,探討了兩種有效的死時(shí)間修正方法。核分析能譜測(cè)量
2018-04-09 11:11:45
12 核能譜輻射測(cè)量技術(shù)是一種綜合性很強(qiáng)的技術(shù),是核探測(cè)技術(shù)、電子技術(shù)、計(jì)算機(jī)技術(shù)等多學(xué)科相互交叉滲透的產(chǎn)物。具有現(xiàn)場(chǎng)、多元素快速分析等特點(diǎn)。核能譜輻射測(cè)量技術(shù)已經(jīng)不僅用于核研究,也在地質(zhì)學(xué)、醫(yī)學(xué)、環(huán)境學(xué)
2018-01-23 09:45:01
4108 
基于CPLD_ARM的多道脈沖幅度分析器設(shè)計(jì)
2017-09-25 12:55:06
8 基于LPC1764的多道脈沖幅度分析器的電路設(shè)計(jì)
2017-09-25 11:45:51
4 脈沖與數(shù)字電路
2016-11-05 11:42:40
17 Xilinx FPGA工程例子源碼:攝像頭的硬件函數(shù)(IP核)
2016-06-07 15:07:45
13 多道脈沖幅度分析儀和射線能譜儀是核監(jiān)測(cè)與和技術(shù)應(yīng)用中常用的儀器。##FPGA
2014-06-09 10:42:39
1209 
為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字核脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。用QuartusⅡ軟件在FPGA平臺(tái)上完成了數(shù)字核脈沖的幅度提取并生成能譜。
2013-11-21 10:57:26
1742 
為滿足能譜分析中多道脈沖幅度分析器A/D轉(zhuǎn)換的要求,設(shè)計(jì)了一種高速脈沖峰值保持電路。以高速電壓比較器LM311、采樣/保持芯片LF398作為主要器件,具有幅度判別、波形采樣、峰值保
2012-06-28 17:16:15
636 電子發(fā)燒友網(wǎng): 本文主要分析了多道脈沖幅度分析器忙時(shí)間的形成特點(diǎn),設(shè)計(jì)出來(lái)一套能減小系統(tǒng)忙時(shí)間的方案,從而大大地減少由于忙時(shí)間造成的脈沖漏計(jì)數(shù)。同時(shí)分析了改進(jìn)后系統(tǒng)
2012-06-11 08:47:26
37 本文將重點(diǎn)介紹“交換端口分析器(SPAN)”的工作原理及配置方法。
2012-02-03 14:09:03
870 多道脈沖幅度分析器不僅能自動(dòng)獲取能譜數(shù)據(jù),而且一次測(cè)量就能得到整個(gè)能譜,因此可大大減少數(shù)據(jù)采集時(shí)間,與此同時(shí),其測(cè)量精度也顯著提高。
2011-10-13 12:01:13
4105 
本文主要介紹了一種利用FPGA IP核設(shè)計(jì)線性調(diào)頻信號(hào)脈沖壓縮的方法,通過(guò)各種仿真與實(shí)際測(cè)試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計(jì)方法非常靈活,參數(shù)的設(shè)置和修改方便
2011-06-29 10:40:20
7006 
Fortify的靜態(tài)代碼分析器(Static Code Analyzer,SCA)是組成Fortify 360的三個(gè)分析器之一。SCA工作在開發(fā)階段,以用于分析應(yīng)用程序的源代碼是否存在安全漏洞。這種類型的分析與程序跟蹤分析
2011-04-07 20:32:46
22 摘要:介紹一種以數(shù)字信號(hào)處理器(DSP)為核心的多道脈沖幅度分析器,它能夠進(jìn)行核信號(hào)的采集\處理以及傳輸,然后經(jīng)過(guò)上位機(jī)的處理實(shí)現(xiàn)對(duì)射線的能量和強(qiáng)度的分析.DSP的采用保證了信號(hào)處理的實(shí)時(shí)性. 關(guān)鍵詞:DSP MCA A/D轉(zhuǎn)換 D/A轉(zhuǎn)換 探測(cè)器 高壓
2011-02-27 13:33:23
34 虛擬聲譜分析器軟件詳細(xì)介紹 此軟件操作方便快捷
2011-02-11 15:53:54
97 要求改變脈沖周期和輸出脈沖個(gè)數(shù)的脈沖輸出電路模塊在許多工業(yè)領(lǐng)域都有運(yùn)用。采用數(shù)字器件設(shè)計(jì)周期和輸出個(gè)數(shù)可調(diào)節(jié)的脈沖發(fā)生模塊是方便可行的。為了使之具有高速、靈活的優(yōu)點(diǎn),本文采用atelra公司的可編程芯片FPGA設(shè)計(jì)了一款周期和輸出個(gè)數(shù)可變的脈沖發(fā)生器
2011-01-20 13:40:28
4639 
多道脈沖幅度分析器不僅能自動(dòng)獲取能譜數(shù)據(jù),而且一次測(cè)量就能得到整個(gè)能譜,因此可大大減少數(shù)據(jù)采集時(shí)間,與此同時(shí),其測(cè)量精度也顯著提高。自從20世紀(jì)50年代以來(lái),
2010-09-25 09:26:13
1960 
采用ASIP+FPGA模式設(shè)計(jì)了一款嵌入式微處理器軟核,以該軟核為例從體系結(jié)構(gòu)和指令集設(shè)計(jì)兩方面對(duì)ASIP+FPGA模式微處理器軟核的設(shè)計(jì)進(jìn)行了分析和驗(yàn)證,最后通過(guò)與傳統(tǒng)微處理器對(duì)比
2010-07-28 17:41:46
17 摘要:通過(guò)對(duì)高精度脈沖幅度分析器的電路分析,得出了在使用過(guò)程中,采用高精度和低溫系數(shù)的電壓基準(zhǔn)集成塊,可保證該脈沖幅度分析器比傳統(tǒng)脈沖幅度分析器靈敏度高、穩(wěn)定
2010-05-25 08:39:59
29 本文介紹一種采用電池供電的ADc和袖珍計(jì)算機(jī)Pc一1500通過(guò)接口電路組成的256道脈沖幅度分析器。其分析范圍為0.1—5V,微分非線性好于±2.5%,耗電約180mw,連續(xù)工作24小時(shí)道位漂移不
2010-05-19 09:12:18
30 協(xié)議分析器在WLAN中的應(yīng)用
協(xié)議分析器廣泛應(yīng)用于有線網(wǎng)絡(luò),成為一類極有用的測(cè)試和維護(hù)工具。然而,在WLAN領(lǐng)域,這個(gè)問(wèn)題很有可
2010-03-29 17:11:30
465 轉(zhuǎn)換到TimeQuest時(shí)序分析器教程(電子書)
2010-03-23 16:49:43
156 網(wǎng)絡(luò)分析器,網(wǎng)絡(luò)分析器原理是什么?
網(wǎng)絡(luò)分析器
具有發(fā)現(xiàn)并解決各種故障特性的硬件或軟件設(shè)備
2010-03-22 11:25:21
948 HG/T20516-2000自動(dòng)分析器室設(shè)計(jì)規(guī)定
本規(guī)定適用于化工裝置自動(dòng)分析器室的設(shè)計(jì)。執(zhí)行本規(guī)定時(shí),尚應(yīng)符合國(guó)家現(xiàn)行的有關(guān)標(biāo)準(zhǔn)的規(guī)定。
2010-02-24 14:25:51
7 FPGA開發(fā)中按鍵消抖與單脈沖發(fā)生器電路
FPGA開發(fā)中常用到單脈沖發(fā)生器。一些文章介紹過(guò)產(chǎn)生單脈沖的電路,產(chǎn)生的單脈沖脈寬和相位都不能與時(shí)鐘同步,只能用在
2009-12-31 10:36:52
2611 
Rosemount分析器基于Raman的激光技術(shù),在對(duì)二甲苯純化過(guò)程中通過(guò)減少給料的變化,幫助工廠達(dá)到99.7%的產(chǎn)品純度。本文中的案例講述了如何在生產(chǎn)線中應(yīng)用Raman分析器
2009-12-08 16:39:33
11 諧波失真分析器
電路包括一個(gè)1KHZ的低失真
2009-09-23 14:34:24
716 
遙控分析器
2009-09-18 14:14:38
434 
VPGE(Visual Parser Generation Environment)是一個(gè)可視化語(yǔ)法分析器集成開發(fā)環(huán)境,除了具有良好的界面和強(qiáng)大的調(diào)試功能,其LALR(1)分析器的生成速度達(dá)到并超過(guò)公認(rèn)的分析器生成速度最快
2009-08-29 10:04:13
16 提出了采用Verilog HDL 設(shè)計(jì)I2C 總線分析器的方法,該I2C 總線分析器支持三種不同的工作模式:被動(dòng)、主機(jī)和從機(jī)模式,并提供了嵌入式系統(tǒng)設(shè)計(jì)接口。通過(guò)硬件總體框架分析,分
2009-08-10 15:32:18
40 摘 要:介紹了聲納脈沖偵察模塊的測(cè)向測(cè)距原理、硬件設(shè)計(jì)及其實(shí)現(xiàn)。聲納脈沖偵察模塊硬件電路以數(shù)字信號(hào)處理器為核心,通過(guò)可編程門陣列實(shí)現(xiàn)邏輯控制,再配以適當(dāng)
2006-04-07 00:36:43
649 
評(píng)論