數字時鐘設計電路圖(五)
![數字時鐘設計電路圖匯總](http://file.elecfans.com/web1/M00/45/64/o4YBAFpqolKAYVvXAAC1CPzC_o4056.jpg)
作原理:6個數碼管的字型段輸入端(a、b、c、d、e、f,g)全部并接到譯碼器相應的輸出端。電源控制開關管分別接到3~6譯碼器的六個輸出端。時鐘六個計數器輸出端均采用四位,分別為xl、xt£、mx?X2nx2z、x2hx2‘,?,x、xx、x相應的每一位都接到4個6選1的選擇器上,選擇器輸出共4位接到譯碼器的輸入端(y、y、y、Y上。數碼管及與之對應要顯示的計數器,由Q]、、的編碼(BCD碼)進行循環選擇例如,當Q、、均為?0時,則3~6譯碼器的輸出端1為高電平,第一個數碼管加上電源,與此同時,六選一選擇器對應的輸出分別為Yy—yXs—xX—x。這時譯碼器的輸出a,b,??,g雖然接到所有數碼管上,但由于只有第一個數碼管加上電源,故只有該管點亮,顯示第一個計數器的狀態(x、x。、xX)。同理,當Q、QQ為001”時,第二個數碼管點亮,顯示第二個計數器的狀態。依此類推,到第六個數碼管斷后,接著第一個又開始點亮。如此循環顯示,循環周期為6ms,給人的感覺,就相當所有數碼管都一直在同時加電,實際上每次只有一個,消耗的功率只有靜態顯示的六分之一。由于數碼管電流很大,一般小型管各段全亮時,大約要150mA~200mA采用靜電顯示,此例中就要大于1A的電流。這對長期工作的時鐘很不經濟,對于大型數碼管會更加嚴重。此外,采用動態顯示,數碼管的壽命與靜態相比也相應延長Ⅳ倍(本例為6倍)。
數字時鐘設計電路圖(六)
![數字時鐘設計電路圖匯總](http://file.elecfans.com/web1/M00/45/66/pIYBAFpqozyAK8YpAABmpKvcEv0456.jpg)
鬧鐘由可調時、分顯示器,4個74290芯片,3個4077芯片和兩個7421芯片的電路構出時鐘的多功能部分。其中,四個74290和四個顯示器構成定時鬧鐘的顯示部分(調時部分可以由開關3、4直接控制電路與振蕩器的連接來實現);4077芯片的作用是比較實際時鐘部分與鬧鐘部分的輸出數據是否一致,再由兩個7421芯片校驗作最后校驗,當全部輸出對比為真時,則發光二極管亮起來,實現定時鬧鐘功能。具體電路如下圖:
數字時鐘設計電路圖(七)
![數字時鐘設計電路圖匯總](http://file.elecfans.com/web1/M00/45/64/o4YBAFpqo5iAMh3oAAEUWRHEwfE954.jpg)
位到達9時,接著下一個脈沖來時,將進行秒到分的進位,分實行六十進制后,再進位到時。
評論