· 最新版IC Compiler II通過新一代分布式并行、智能場景管理、高效基礎設施擴展和固有核心引擎算法,提供快2倍的吞吐量
· 創新型功耗降低技術,包括預測總功耗優化、電壓降驅動優化和動態電壓驅動的時鐘調度,使總功耗降低10%
· 新一代基于Arc的統一CCD優化、增強的寄存器流水線、拓撲互連規劃和物理感知邏輯再綜合可帶來5%的面積和時序改進
新思科技(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日發布最新旗艦版IC Compiler? II布局布線系統,包括數項新的創新技術,為汽車、云計算、人工智能、網絡和無線應用等廣泛垂直市場的新一波前沿設計帶來卓越的結果質量(QoR)和最短的得出結果時間(TTR)。IC Compiler II可將總功耗降低10%、面積減少5%、時序改進5%、運行速度提高2倍。基于這些顯著的技術優勢,Realtek在新一代通信網絡設計中部署了最新的IC Compiler II技術,以滿足嚴苛的功耗、性能和面積(PPA)預算,同時減少獲得設計結果的用時。
Realtek副總裁兼發言人Yee-Wei Huang表示:“設計復雜的網絡通信器件,并在不影響設計時間表的情況下實現最高的結果質量,對于我們的目標市場至關重要。因此,我們與新思科技密切合作,部署最新的IC Compiler II技術,并實現了高達2倍的運行速度提升。我們對于高效實現積極的結果質量并滿足上市時間目標非常有信心。”
IC Compiler II可實現卓越結果質量的關鍵新技術包括:
· 公共物理優化基礎設施
· 新的基于Arc的統一時鐘數據同步優化技術(CCD)
· 物理感知邏輯再綜合和動態壓降驅動型功耗成形
· IC Compiler II內的RedHawk? Analysis Fusion 電壓降驅動的優化
· 窮舉路徑分析(PBA)和signoff準確度帶來了無可匹敵的設計收斂
包括固有核心引擎算法加速、智能場景管理、高效硬件擴展和流并發的多種新的加速改進,可帶來快2倍的設計吞吐量。
新思科技芯片設計事業部總經理Sassine Ghazi表示:“IC Compiler II布局布線解決方案是新一代復雜設計的首選工具,對推動功耗、性能和面積邊界至關重要。Realtek等用戶處于創新前沿,采用最新版IC Compiler II真實見證了新思科技的布局布線解決方案在設計實現結果質量方面引領業界的地位,并可以幫助他們提供差異化產品。”
-
新思科技
+關注
關注
5文章
811瀏覽量
50440
原文標題:教育部發文,這種學位再也沒有了!
文章出處:【微信號:nbdnews,微信公眾號:每日經濟新聞】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論