在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何將AD或PADS的原理圖導(dǎo)入Allegro做Layout

h1654155971.8456 ? 來(lái)源:EDA365 ? 2019-11-26 14:50 ? 次閱讀

作為allegro專(zhuān)業(yè)layout的我們,由于設(shè)計(jì)軟件的限制,有時(shí)候客戶(hù)提供的原理圖可能是AD或Power Logic繪制的,而AD或Power Logic的原理圖轉(zhuǎn)成orcad原理圖后可能存在丟失網(wǎng)絡(luò)或器件的風(fēng)險(xiǎn),無(wú)法直接用來(lái)輸出網(wǎng)表導(dǎo)入Allegro設(shè)計(jì)。 如果對(duì)轉(zhuǎn)換后的原理圖進(jìn)行修正得整個(gè)原理圖從頭到尾徹底檢查一遍,這個(gè)工作量以及存在的風(fēng)險(xiǎn)對(duì)于我們layout工程師和硬件工程師來(lái)說(shuō)可能都不太現(xiàn)實(shí)。 如果能將AD或Power Logic原理圖產(chǎn)生的網(wǎng)表轉(zhuǎn)成Allegro格式的網(wǎng)表,那就能導(dǎo)入Allegro里面設(shè)計(jì)了,就不需要轉(zhuǎn)換原理圖了,省事又省時(shí),這是最為簡(jiǎn)單方便又靠譜的方法了。
工程師的巨大福利,首款P_C_B分析軟件,點(diǎn)擊免費(fèi)領(lǐng)取

Allegro網(wǎng)表的調(diào)法有兩種:

一種是第一方網(wǎng)表;

另一種是第三方網(wǎng)表。

第一方網(wǎng)表需要通過(guò)Orcad Capture來(lái)產(chǎn)生,也是絕大部分人使用的導(dǎo)入方法。 第三方網(wǎng)表可以通過(guò)各種原理圖設(shè)計(jì)軟件來(lái)產(chǎn)生(如protel、AD、Power Logic、DxDesigner、Eagle等)。 第一方網(wǎng)表的調(diào)入比較嚴(yán)謹(jǐn),要求原理圖與PCB封裝必須完全一一對(duì)應(yīng),其網(wǎng)表格式也相對(duì)復(fù)雜。 但是第三方網(wǎng)表的調(diào)入就相對(duì)沒(méi)那么嚴(yán)謹(jǐn),封裝的器件管腳只要不比原理圖器件管腳少就可以了,器件管腳數(shù)量可以不需要一樣多,其網(wǎng)表格式相對(duì)比較簡(jiǎn)單有規(guī)律性。 因此,我們可以通過(guò)將AD或Power Logic原理圖產(chǎn)生的網(wǎng)表內(nèi)容轉(zhuǎn)換成符合Allegro第三方網(wǎng)表的格式,然后導(dǎo)入Allegro即可!

Allegro第三方網(wǎng)表封裝定義的標(biāo)準(zhǔn)格式 其中,感嘆號(hào)和分號(hào)是分隔符,Value可有可無(wú),給value添加單引號(hào)可屏蔽value值里面的一些非法字符,如下圖所示:

另一種格式的第三方網(wǎng)表 1、輸出網(wǎng)表:A. Protel或AD原理圖輸出的網(wǎng)表可以有兩種選擇:protel或telesis。

B. Power Logic原理圖輸出網(wǎng)表:

2、將AD或Power Logic輸出的網(wǎng)表轉(zhuǎn)換成Allegro格式的第三方網(wǎng)表:使用附件里面的“網(wǎng)表轉(zhuǎn)換.exe”工具將對(duì)應(yīng)格式的網(wǎng)表轉(zhuǎn)成Allegro格式的第三方網(wǎng)表。

注意:“網(wǎng)表轉(zhuǎn)換.exe”工具如果對(duì)應(yīng)網(wǎng)表的格式選擇不對(duì),轉(zhuǎn)換出來(lái)的網(wǎng)表文件里面的內(nèi)容是空的。該程序Protel轉(zhuǎn)Allegro網(wǎng)表會(huì)將器件的Value值帶入,而pads轉(zhuǎn)Allegro網(wǎng)表器件的Value值是不會(huì)帶入的。

如果是Telesis格式的網(wǎng)表,由于該程序里面沒(méi)有Telesis格式的網(wǎng)表轉(zhuǎn)Allegro第三方網(wǎng)表,我們可以到以下載一個(gè)skill加載使用即可。

注意:文末有下載方式,文章“Protel格式網(wǎng)表轉(zhuǎn)換Allegro格式網(wǎng)表的Skill程序”是一個(gè)對(duì)skill程序的講解。

3、Allegro的第三方網(wǎng)表調(diào)入與第一方網(wǎng)表調(diào)入不同,第三方網(wǎng)表調(diào)入還需要器件的device才行。因此我們還需要生成器件的device文件,也就是后綴為txt的封裝文件,加載附件里面的skill文件“auto_create_device.il”,然后隨便打開(kāi)封裝庫(kù)里面的任意一個(gè)dra文件,在命令欄里面輸入命令“create_device_batch”即可將當(dāng)前目錄下的所有dra自動(dòng)生成psm,pad和txt文件;

skill的加載方法:

將附件里面的“auto_create_device.il.il”放到cadenceSPB_16.6sharelocalpcbskill目錄下,用記事本打開(kāi)cadenceSPB_16.6sharelocalpcbskill目錄下的allegro.ilinit文件,(如果沒(méi)有這個(gè)文件就自己新建一個(gè)txt文本文檔,然后將文件名稱(chēng)和后綴修改為allegro.ilinit即可),在里面獨(dú)立一行添加一行代碼:load("auto_create_device.il.il"),然后保存文件,再重啟軟件即可!

4、指定庫(kù)路徑:將下圖的三個(gè)庫(kù)路徑指定到封裝庫(kù)路徑下。

5、導(dǎo)入轉(zhuǎn)換后的第三方網(wǎng)表:按照下圖選擇轉(zhuǎn)換后的網(wǎng)表文件,并按下圖勾選對(duì)應(yīng)的選項(xiàng),然后導(dǎo)入即可。 如有報(bào)錯(cuò)則根據(jù)當(dāng)前目錄下生成的netin.log報(bào)表查找關(guān)鍵詞“error”,并根據(jù)error提示解決問(wèn)題即可。

與第一方網(wǎng)表調(diào)入相比,第三方網(wǎng)表調(diào)入報(bào)錯(cuò)的問(wèn)題都比較清晰易懂,不難解決,以下是第三方網(wǎng)表調(diào)入報(bào)錯(cuò)的一些常見(jiàn)問(wèn)題類(lèi)型和解決方法:A. 原理圖封裝名稱(chēng)中帶有非法字符(如小數(shù)點(diǎn)、空格、@、#、¥、%、&、*、(、)、+等)。

解決方法:根據(jù)提示的位號(hào)和封裝名稱(chēng)將原理圖上對(duì)應(yīng)器件的封裝名稱(chēng)中的非法字符統(tǒng)一修改為下滑杠。B. 所有封裝都有了,但是導(dǎo)入還是報(bào)錯(cuò):沒(méi)有指定庫(kù)路徑。

解決方法:導(dǎo)入前先將devpath、padpath和psmpath三個(gè)庫(kù)路徑設(shè)置到封裝庫(kù)所在的目錄,再導(dǎo)入網(wǎng)表。C. 所有封裝都有了,庫(kù)路徑也指定了,但導(dǎo)入也還報(bào)錯(cuò):器件的封裝沒(méi)有生成device文件。解決方法:先將封裝庫(kù)生成device文件后再導(dǎo)入。D. 庫(kù)路徑里面帶有非法字符,軟件無(wú)法識(shí)別庫(kù)路徑。解決方法:將文件目錄里面的非法字符改掉。E. PCB封裝名稱(chēng)中帶有非法字符,造成PCB封裝名稱(chēng)與原理圖器件封裝名稱(chēng)對(duì)不上。解決方法:將PCB封裝名稱(chēng)修改為原理圖器件封裝的名稱(chēng),與之對(duì)應(yīng)。

注意:C、D、E的報(bào)錯(cuò)類(lèi)型提示跟B是一樣的。

F. PCB封裝的pin number與原理圖器件的pin number不匹配(原理圖三極管使用的pin number是:GSD ,而PCB封裝是:123)。

解決方法:修改原理圖或PCB封裝,使其pin number對(duì)應(yīng)即可。G. PCB封裝的pin管腳比原理圖的少(如下圖原理圖多了13和14兩個(gè)固定腳,而PCB封裝則沒(méi)有)。

解決方法:檢查對(duì)應(yīng)的封裝管腳,如少了則給PCB封裝加上。H. 原理圖網(wǎng)絡(luò)名稱(chēng)帶有空格。

解決方法:將原理圖上帶有空格的網(wǎng)絡(luò)名稱(chēng)中的空格去掉或修改為下滑桿。 以上為常見(jiàn)的第三方網(wǎng)表導(dǎo)入報(bào)錯(cuò)問(wèn)題,可以根據(jù)問(wèn)題報(bào)錯(cuò)提示進(jìn)行排查。 另外,有時(shí)候由于AD或PADS原理圖封裝命名的不規(guī)范性造成網(wǎng)表里面帶有大量非法字符,修改原理圖太麻煩的話(huà)可以轉(zhuǎn)換網(wǎng)表后在第三方網(wǎng)表里面進(jìn)行字符替換。 然后保存后再導(dǎo)入,不過(guò)這樣每次更新網(wǎng)表都得這樣替換一次,比較麻煩,建議有時(shí)間最好修改下原理圖與PCB對(duì)應(yīng)比較好,這樣后續(xù)更新網(wǎng)表就可以轉(zhuǎn)換后直接導(dǎo)入了,而不需要每一次都要替換非法字符。

注意:第三方網(wǎng)表調(diào)入與第一方網(wǎng)表調(diào)入的區(qū)別:

1、第三方網(wǎng)表導(dǎo)入是需要器件的device文件的,如果沒(méi)有device文件是導(dǎo)入不了的,庫(kù)路徑里面的devpath也必須指定。

2、必須先解決所有的報(bào)錯(cuò)問(wèn)題才能成功導(dǎo)入;

3、第三方網(wǎng)表調(diào)入的PCB是不支持與Orcad原理圖直接交互的;

4、文件名稱(chēng)和路徑中不要使用非法字符。Allegro中所說(shuō)的非法字符就是除了數(shù)字、字母、中桿和下滑桿以外的其它所有字符,包括空格。

Allegro有些操作是不支持非法字符的,亂用非法字符有時(shí)候就是這么一個(gè)不起眼的壞習(xí)慣都能折騰你半天時(shí)間還找不到問(wèn)題所在,養(yǎng)成良好的設(shè)計(jì)習(xí)慣能讓你少走彎路。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1316

    文章

    6388

    瀏覽量

    237889
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8354

    瀏覽量

    144389
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    395

    文章

    4750

    瀏覽量

    88351
  • allegro
    +關(guān)注

    關(guān)注

    42

    文章

    683

    瀏覽量

    146560
  • 可制造性設(shè)計(jì)

    關(guān)注

    10

    文章

    2065

    瀏覽量

    15931
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3498

    瀏覽量

    5127
  • 可制造性設(shè)計(jì)分析

    關(guān)注

    4

    文章

    866

    瀏覽量

    5906

原文標(biāo)題:教你如何將 AD 或 PADS 的原理圖導(dǎo)入 Allegro 做 Layout

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    Allegro Skill封裝功能-導(dǎo)出device文件介紹與演示

    焊盤(pán)連接,Device文件會(huì)明確這種映射。Device文件僅適用于導(dǎo)入第三方網(wǎng)表的情況,PCB導(dǎo)入第三方網(wǎng)表不能直接與原理圖進(jìn)行交互式,這時(shí)候需要導(dǎo)出Device 文件,然后PCB才能與原理圖
    發(fā)表于 04-19 09:44 ?185次閱讀
    <b class='flag-5'>Allegro</b> Skill封裝功能-導(dǎo)出device文件介紹與演示

    allegro 負(fù)片改成正品報(bào)錯(cuò),如圖

    allegro 負(fù)片改成正品報(bào)錯(cuò)
    發(fā)表于 03-19 22:01

    開(kāi)關(guān)變換器的仿真時(shí),如何將buck和boost級(jí)聯(lián)起來(lái)?

    開(kāi)關(guān)變換器的仿真時(shí),如何將buck和boost級(jí)聯(lián)起來(lái)?
    發(fā)表于 02-14 08:24

    如何將python文件導(dǎo)入到ROS系統(tǒng)中

    本文通過(guò)使用myCobot機(jī)械臂進(jìn)行QR碼視覺(jué)追蹤的實(shí)踐案例分析,介紹如何將 python 文件導(dǎo)入到 ROS 系統(tǒng)中。
    的頭像 發(fā)表于 02-11 11:08 ?551次閱讀
    <b class='flag-5'>如何將</b>python文件<b class='flag-5'>導(dǎo)入</b>到ROS系統(tǒng)中

    測(cè)量的太陽(yáng)光譜導(dǎo)入VirtualLab Fusion

    ,我們以太陽(yáng)光為例,說(shuō)明了如何將測(cè)量到的光譜導(dǎo)入VirtualLab Fusion中,然后介紹了如何使用所述數(shù)據(jù)用作光學(xué)系統(tǒng)中光源的光譜組成。 建模任務(wù) 如何將測(cè)量到的太陽(yáng)光光譜(見(jiàn)下圖)導(dǎo)
    發(fā)表于 01-23 10:22

    PADS邏輯教程

    PADSlogic9.6電路設(shè)計(jì)資料手冊(cè)(中文教程)為motor Graphics公司軟件提供的原本中文手冊(cè),用于PADSlogic軟件電路設(shè)計(jì)參考使用。PADS Logic用戶(hù)界面旨在提高
    發(fā)表于 12-16 14:33 ?1次下載

    KiCad層次原理圖使用教程

    “ ?在 KiCad 中,多張原理圖可以形成層次結(jié)構(gòu):有一個(gè)根原理圖,其他作為根原理圖另一個(gè)子原理圖
    的頭像 發(fā)表于 11-13 18:06 ?2638次閱讀
    KiCad層次<b class='flag-5'>原理圖</b>使用教程

    如何導(dǎo)入Altium Designer的原理圖和PCB?

    “ ?KiCad可以支持直接導(dǎo)入Altium Designer的原理圖及PCB文件。與其它導(dǎo)入器不同,KiCad導(dǎo)入器可以直接導(dǎo)入源生的二進(jìn)
    的頭像 發(fā)表于 11-12 12:21 ?4390次閱讀
    如何<b class='flag-5'>導(dǎo)入</b>Altium Designer的<b class='flag-5'>原理圖</b>和PCB?

    PADS Layout版本,10度高速線(xiàn)怎么走

    請(qǐng)教一下,PADS Layout VX版本,10度高速線(xiàn)怎么走? Allegro就有:Route>Unsuppored Prototypes>Fiber Weave Effect>Add ZigZag Patt
    發(fā)表于 10-23 18:03

    立創(chuàng)商城導(dǎo)出來(lái)的CAE和PCB封裝用PADS導(dǎo)入遇到的問(wèn)題

    導(dǎo)出來(lái)的封裝Pads只能導(dǎo)入CAE邏輯符號(hào).c文件,或者原理圖封裝.d文件,為啥沒(méi)有.p文件(元件庫(kù)) 2.封裝直接導(dǎo)出來(lái)用PADS導(dǎo)入,但
    發(fā)表于 09-21 17:17

    AD畫(huà)完原理圖后如何導(dǎo)入PCB

    在Altium Designer(簡(jiǎn)稱(chēng)AD)中,畫(huà)完的原理圖導(dǎo)入到PCB(Printed Circuit Board,印制電路板)是一個(gè)關(guān)鍵的設(shè)計(jì)步驟。以下是導(dǎo)入過(guò)程: 一、準(zhǔn)備階段
    的頭像 發(fā)表于 09-02 16:32 ?1.3w次閱讀

    altium怎么把原理圖導(dǎo)入pcb

    在Altium Designer中,原理圖導(dǎo)入到PCB設(shè)計(jì)是一個(gè)關(guān)鍵的步驟,它確保了電路設(shè)計(jì)的準(zhǔn)確性和可制造性。這個(gè)過(guò)程涉及到多個(gè)階段,包括原理圖的創(chuàng)建、編譯、檢查以及最終的
    的頭像 發(fā)表于 09-02 16:27 ?3378次閱讀

    如何將Cadence capture原理圖轉(zhuǎn)換?#原理圖設(shè)計(jì)#Cadence轉(zhuǎn)換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發(fā)布于 :2024年08月15日 11:56:20

    PADS Layout 技術(shù)問(wèn)題

    請(qǐng)教大神: PADS layout ,這種圖形導(dǎo)入是怎么導(dǎo)入的,這個(gè)無(wú)法選中,常規(guī)導(dǎo)入DXF是顯示不了文本,而且
    發(fā)表于 08-02 17:19

    PADS2.7,如何將3D封裝與PCB封裝綁定,然后再PCB設(shè)計(jì)時(shí)可直接調(diào)用?

    PADS2.7,如何將3D封裝與PCB封裝綁定,然后再PCB設(shè)計(jì)時(shí)可直接調(diào)用?
    發(fā)表于 05-06 17:07
    主站蜘蛛池模板: 亚洲精品视频区 | 高清色| 成人午夜啪啪免费网站 | 99久久综合给久久精品 | 亚洲免费视频网 | 久久亚洲aⅴ精品网站婷婷 久久亚洲成人 | 日韩毛片在线影视 | 又粗又硬又大久久久 | 欧美日剧在线免费 | 日本黄色网址大全 | 757一本到午夜宫 | 特黄日韩免费一区二区三区 | 2019偷偷狠狠的日日 | 国模视频在线 | 三级黄网站 | 五月天婷婷免费观看视频在线 | 亚洲欧美一区二区三区在线播放 | 丝袜美腿视频一区二区三区 | 黄色毛片网 | 男女视频在线观看免费 | 亚洲日本在线观看视频 | 国产裸露片段精华合集链接 | 女人张开腿等男人桶免费视频 | 全免费a级毛片免费看不卡 全日本爽视频在线 | 久久这里只精品热在线8 | 免费观看黄a一级视频 | 五月婷色 | 国产tube| 亚洲国产精品自在现线让你爽 | 成人午夜视频免费看欧美 | 一级特黄毛片 | 欧美激情91| 日日操狠狠操 | 色中文网| 色老头成人免费视频天天综合 | 国模小丫大尺度啪啪人体 | 男人操女人的网站 | 亚洲无色| 亚洲视频在线视频 | 久久婷婷人人澡人人爱91 | 色噜噜在线视频 |