在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出全新ARC處理器,采用超標(biāo)量ARCv3指令集架構(gòu)

牽手一起夢(mèng) ? 來(lái)源:中電網(wǎng) ? 作者:佚名 ? 2020-06-01 15:21 ? 次閱讀

5月26日,新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)今天宣布推出面向高性能嵌入式應(yīng)用的全新DesignWare? ARC? HS5x和HS6x處理器IP系列。32位ARC HS5x和64位HS6x處理器有單核和多核版本,采用一種新的超標(biāo)量ARCv3指令集架構(gòu)(ISA),在典型條件下,可在16納米工藝技術(shù)中實(shí)現(xiàn)高達(dá)8750 DMIPS的單核性能,是目前性能最高的ARC處理器。

新款A(yù)RC HS處理器的多核版本包括一個(gè)創(chuàng)新的互連結(jié)構(gòu),可連接多達(dá)12個(gè)核心,支持多達(dá)16個(gè)硬件加速器的接口,同時(shí)保持核心之間的一致性。這些處理器可配置用于實(shí)時(shí)運(yùn)行,或配置支持對(duì)稱多處理(SMP) Linux和其他高端操作系統(tǒng)的高級(jí)內(nèi)存管理單元(MMU)。為了加速軟件開發(fā),ARC HS5x和HS6x處理器由ARC MetaWare開發(fā)工具套件提供支持,可生成高效代碼。新款A(yù)RC HS處理器可滿足各種高端嵌入式應(yīng)用的功耗、性能和面積要求,包括固態(tài)硬盤(SSD)、汽車控制和信息娛樂、無(wú)線基帶、無(wú)線控制和家庭網(wǎng)絡(luò)。

憶芯科技首席科學(xué)家Bruce Cheng表示:“高端嵌入式應(yīng)用的設(shè)計(jì)人員在持續(xù)的壓力下,需要在有限的功耗和面積預(yù)算內(nèi)增加內(nèi)存空間,同時(shí)實(shí)現(xiàn)更高的性能。新思科技新推出的32位ARC HS5x和64位HS6x處理器的多核功能,使我們能夠?qū)⒐呐c性能效率提升至全新水平,這是目前市場(chǎng)上的其他處理器無(wú)法提供的。”

The Linley Group高級(jí)分析師Mike Demler表示:“網(wǎng)絡(luò)、存儲(chǔ)和無(wú)線設(shè)備等高端嵌入式系統(tǒng)變得越來(lái)越復(fù)雜,需要在不影響能效的前提下增強(qiáng)處理器功能和性能。新思科技新推出的ARC HS5x和HS6x CPU不僅可以滿足這些需求,也提供了支持未來(lái)嵌入式系統(tǒng)所需的可配置性和可擴(kuò)展性。”

ARC HS5x和ARC HS6x處理器基于新的ARCv3 ISA,支持各種32位和64位指令。這些處理器具有高速10級(jí)、雙發(fā)射流水線,在功耗和面積有限的情況下提高了功能單元的利用率。HS5x處理器的32位流水線可以執(zhí)行所有ARCv3 32位指令,而HS6x處理器的64位流水線和寄存器文件可以執(zhí)行32位和64位指令。此外,ARC HS6x支持64位虛擬地址空間和52位物理地址空間,可以直接尋址當(dāng)前和未來(lái)的大內(nèi)存,并支持128位加載和存儲(chǔ),以實(shí)現(xiàn)高效的數(shù)據(jù)移動(dòng)。ARC HS5x和HS6x處理器的多核版本都包括先進(jìn)的高帶寬處理器內(nèi)部互連,通過(guò)異步時(shí)鐘和高達(dá)800 GB/s的內(nèi)部聚合帶寬來(lái)簡(jiǎn)化開發(fā)和時(shí)序收斂。為了進(jìn)一步簡(jiǎn)化多核配置中的物理設(shè)計(jì)和時(shí)序收斂,每個(gè)核位于自己的功率域中,并且與其他核具有異步時(shí)鐘關(guān)系。新的128位矢量浮點(diǎn)單元支持F16、F32和F64操作,具有2個(gè)周期的累積延遲。跟所有ARC處理器一樣,HS5x和HS6x處理器都高度可配置,并采用ARC Processor EXtension (APEX)技術(shù),支持自定義指令,可滿足每個(gè)目標(biāo)應(yīng)用的獨(dú)特性能、功耗和面積要求。

HS5x和HS6x處理器由新思科技的ARC MetaWare開發(fā)工具套件提供支持,其中包括一個(gè)針對(duì)處理器超標(biāo)量架構(gòu)進(jìn)行優(yōu)化的高級(jí)C/C++編譯器,一個(gè)用于調(diào)試和分析代碼的多核調(diào)試器,以及一個(gè)用于硬件前軟件開發(fā)的快速指令集模擬器(ISS)。周期精確的模擬器可用于設(shè)計(jì)優(yōu)化和驗(yàn)證。處理器的開源軟件支持包括Zephyr實(shí)時(shí)操作系統(tǒng)、優(yōu)化的Linux內(nèi)核、GNU編譯器集合(GCC)、GNU調(diào)試器(GDB)和相關(guān)的GNU編程實(shí)用程序(二進(jìn)制工具)。第三方合作伙伴提供了其他硬件和軟件工具,使開發(fā)人員能夠靈活地為其設(shè)計(jì)項(xiàng)目選擇最好和最熟悉的工具。

新思科技IP營(yíng)銷與戰(zhàn)略高級(jí)副總裁John Koeter表示:“固態(tài)硬盤、無(wú)線控制和家庭網(wǎng)絡(luò)等嵌入式應(yīng)用正變得越來(lái)越復(fù)雜,需要在有限的功耗和面積預(yù)算內(nèi)顯著提高性能。隨著全新ARCv3 ISA的發(fā)布以及ARC HS5x和HS6x處理器的推出,設(shè)計(jì)人員可以滿足當(dāng)今和未來(lái)嵌入式設(shè)計(jì)日益增長(zhǎng)的性能需求。”

上市和資源

DesignWare ARC HS5x和HS6x處理器定于2020年第三季度上市。新款處理器將包括ARC HS56、HS57D、HS58、HS66、HS68和各自的多核版本(HS56MP、HS57DMP、HS58MP、HS66MP、HS68MP)。

DesignWare IP核簡(jiǎn)介

新思科技是面向芯片設(shè)計(jì)提供高質(zhì)量的經(jīng)芯片驗(yàn)證的IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試、模擬IP、有線和無(wú)線接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開發(fā)以及將IP整合進(jìn)芯片,新思科技IP Accelerated計(jì)劃提供IP原型設(shè)計(jì)套件、IP軟件開發(fā)套件和IP子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP開發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19740

    瀏覽量

    232895
  • 嵌入式
    +關(guān)注

    關(guān)注

    5125

    文章

    19438

    瀏覽量

    313127
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    2934

    瀏覽量

    118945
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    RISC-V指令集概述

    基礎(chǔ)指令集,加上若干個(gè)擴(kuò)展指令集進(jìn)行搭配使用,就可以得到我們想要的指令集架構(gòu),進(jìn)而根據(jù)這樣的指令架構(gòu)
    發(fā)表于 11-30 23:30

    RISC-V的指令集位寬的幾點(diǎn)學(xué)習(xí)心得

    的嵌入式系統(tǒng)和物聯(lián)網(wǎng)設(shè)備。* 指令長(zhǎng)度為32位,能夠覆蓋大多數(shù)基本的整數(shù)運(yùn)算和邏輯操作。* 寄存寬度也為32位,提供了足夠的存儲(chǔ)空間來(lái)保存操作數(shù)和結(jié)果。 64位指令集(RV64I) 適用于需要
    發(fā)表于 10-31 22:05

    學(xué)習(xí)RV32GC對(duì)比X86-32指令集的優(yōu)勢(shì)思考

    處理器中并不常用且可能增加代碼的復(fù)雜性。 綜合來(lái)看,RV32GC指令集指令格式與解碼、寄存數(shù)量與操作、整數(shù)運(yùn)算與數(shù)據(jù)訪問(wèn)、分支與跳轉(zhuǎn)以及其他特性等方面均表現(xiàn)出相對(duì)于X86-32
    發(fā)表于 10-31 21:47

    指令集架構(gòu)與微架構(gòu)的區(qū)別

    指令集架構(gòu)(Instruction Set Architecture,ISA)與微架構(gòu)(Microarchitecture)是計(jì)算機(jī)體系結(jié)構(gòu)中的兩個(gè)重要概念,它們?cè)?b class='flag-5'>處理器的設(shè)計(jì)和實(shí)現(xiàn)中
    的頭像 發(fā)表于 10-05 15:10 ?930次閱讀

    簡(jiǎn)述微處理器指令集架構(gòu)

    處理器指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中的核心組成部分,它定義了計(jì)算機(jī)能夠執(zhí)行的指令集合、數(shù)據(jù)類型、寄存
    的頭像 發(fā)表于 10-05 14:59 ?911次閱讀

    處理器指令集有哪些

    處理器指令集是微處理器設(shè)計(jì)和功能實(shí)現(xiàn)的基礎(chǔ),它決定了微處理器能夠執(zhí)行哪些操作以及這些操作如何被組織和執(zhí)行。隨著計(jì)算機(jī)技術(shù)的不斷發(fā)展,微處理器
    的頭像 發(fā)表于 10-05 14:58 ?627次閱讀

    處理器指令集指令系統(tǒng)有什么不同

    處理器指令集指令系統(tǒng)是兩個(gè)緊密相關(guān)但又有所區(qū)別的概念,它們?cè)谖?b class='flag-5'>處理器的設(shè)計(jì)和運(yùn)行中扮演著不同的角色。以下是對(duì)這兩個(gè)概念的詳細(xì)解析,旨在深入探討它們之間的不同點(diǎn)。
    的頭像 發(fā)表于 10-05 14:57 ?897次閱讀

    RISC-V和arm指令集的對(duì)比分析

    、開放性 RISC-V :RISC-V指令集架構(gòu)規(guī)范公開,可以免費(fèi)使用。任何人都可以基于RISC-V架構(gòu)設(shè)計(jì)、制造和銷售處理器,這種開放性使得RISC-V
    發(fā)表于 09-28 11:05

    國(guó)產(chǎn)主流8位單片機(jī)-RISC架構(gòu)精簡(jiǎn)指令集單片機(jī)

    高效。 高頻率: 由于指令較少且簡(jiǎn)單,RISC處理器可以實(shí)現(xiàn)更高的時(shí)鐘頻率,進(jìn)而提高整體計(jì)算速度。 使用寄存: RISC架構(gòu)通常強(qiáng)調(diào)大量使用寄存
    發(fā)表于 09-27 10:15

    ARM處理器指令集包括哪些

    ARM處理器指令集是一個(gè)龐大而復(fù)雜的系統(tǒng),它涵蓋了多種類型的指令,用于實(shí)現(xiàn)數(shù)據(jù)處理、程序控制、內(nèi)存訪問(wèn)等多種功能。
    的頭像 發(fā)表于 09-10 11:15 ?1146次閱讀

    RISC-V指令集的特點(diǎn)總結(jié)

    實(shí)現(xiàn)的復(fù)雜性,提高處理器的執(zhí)行效率和易于優(yōu)化。 模塊化 定義:RISC-V 指令集支持模塊化擴(kuò)展,允許開發(fā)者根據(jù)具體應(yīng)用需求添加或定制特定的指令模塊。 優(yōu)勢(shì):模塊化設(shè)計(jì)使得 RISC-V 可以靈活適應(yīng)
    發(fā)表于 08-30 22:05

    復(fù)雜指令集和精簡(jiǎn)指令集有什么區(qū)別

    復(fù)雜指令集(CISC,Complex Instruction Set Computer)和精簡(jiǎn)指令集(RISC,Reduced Instruction Set Computer)是微處理器設(shè)計(jì)中
    的頭像 發(fā)表于 08-22 11:00 ?5057次閱讀

    處理器指令集架構(gòu)介紹

    處理器指令集架構(gòu)(Instruction Set Architecture,ISA)是計(jì)算機(jī)體系結(jié)構(gòu)中至關(guān)重要的部分,它定義了微處理器能夠執(zhí)行的操作和
    的頭像 發(fā)表于 08-22 10:53 ?2078次閱讀

    CISC(復(fù)雜指令集)與RISC(精簡(jiǎn)指令集)的區(qū)別  

    調(diào)用四條單CPU周期指令完成兩數(shù)相乘:內(nèi)存 a加載到寄存,內(nèi)存b加載到寄存,兩個(gè)寄存中數(shù)相乘,寄存結(jié)果存入內(nèi)存a。按照此思路,早期的
    發(fā)表于 07-30 17:21

    微軟推進(jìn)CPU指令集更新,舊版CPU或無(wú)法運(yùn)行Edge瀏覽

    按照微軟的計(jì)劃,Microsoft Edge 126.0正式版將于2024年6月13日發(fā)布。屆時(shí),未支持SSE3指令集的舊CPU用戶可能需繼續(xù)使用現(xiàn)有的版本。
    的頭像 發(fā)表于 05-18 10:33 ?1309次閱讀
    主站蜘蛛池模板: 婷婷中文网 | 国产吧在线视频 | 色视频在线观看完整免费版 | 高h乱肉辣文辣书阁 | 国产午夜视频在线观看第四页 | 天天躁夜夜躁狠狠躁2021a | 国产高清美女一级a毛片 | 国产香蕉一区二区精品视频 | 免费三级毛片 | 国产在线99 | 久久久久性 | 久久精品国产亚洲片 | 亚洲一区在线播放 | 丁香婷婷色 | 久操操操| 特级全黄一级毛片免费 | 卡一卡二卡三国色天香永不失联 | 日本免费福利视频 | 理论片免费午夜 | 色偷偷成人 | 成人99 | 国模私拍一区二区三区 | 91精品啪国产在线观看免费牛牛 | 又黄又粗暴的120秒免费gif视频 | 国产又色又爽又黄的网站在线一级 | 四虎最新永久在线精品免费 | 久久久久久亚洲精品 | 91午夜剧场 | 天天天天做夜夜夜夜做 | 国产女人又爽又大 | tdg58在线观看 | 亚洲视频免费一区 | 天天色影综合网 | 国产精品久久久久久久免费大片 | 男人视频网 | 性感美女福利视频 | 天堂tv亚洲tv日本tv欧美人tv | 激情在线网站 | 日日草天天干 | 一个综合色 | 国产精品大全 |