很多工程師在使用Xilinx開發(fā)板時(shí)都注意到了一個(gè)問題,就是開發(fā)板中將LVDS的時(shí)鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank上,于是產(chǎn)生了關(guān)于FPGA引腳與LVDS(以及LVDS-33,LVDS-25)信號(hào)相連時(shí)兼容性的問題,該專題就解決一下這類問題。總的來說,只要按照下面圖 1和圖 2流程進(jìn)行判斷即可。
這里補(bǔ)充一點(diǎn)知識(shí),Xilinx的FPGA從7系開始分HR IO Bank和HP IO Bank,其中HR(High Range)Bank支持1.2V,1.5V,1.8V,2.5V以及3.3V供電;而HP(High Performance)Bank只支持1.2V,1.5V,1.8V供電,不再支持2.5V和3.3V供電。
針對(duì)LVDS的兼容性,圖 1和圖 2已經(jīng)可以解決絕大多數(shù)問題了,這里做一些補(bǔ)充和解釋。
很明確的結(jié)論:作為輸入引腳時(shí),VCCO不等于1.8V的Bank有可能可以連接LVDS電平標(biāo)準(zhǔn)輸入;VCCO不等于2.5V的Bank有可能可以連接LVDS_25電平標(biāo)準(zhǔn)輸入。但是作為L(zhǎng)VDS輸出引腳時(shí), 相應(yīng)Bank的VCCO必須與電平標(biāo)準(zhǔn)的電壓相匹配。
VCCO是IO Bank的Output Driver的驅(qū)動(dòng)電源,Input Receiver中部分功能是由VCCAUX供電的。這就解釋了為什么作為輸入引腳時(shí),電平標(biāo)準(zhǔn)可以與VCCO不匹配。當(dāng)然Input Receiver也受到VCCO的影響,見第3條。
當(dāng)LVDS作為輸入引腳時(shí),判斷是否可以使用的第一條原則是,作為輸入信號(hào)的絕對(duì)電平不能超過VCCO+0.2V這個(gè)絕對(duì)電壓門限,否則有可能損壞引腳的Input Receiver。這是圖 1和圖 2中都做了
判斷的根本原因。
當(dāng)LVDS作為輸入引腳時(shí),判斷是否可以使用的第二條原則就是對(duì)比信號(hào)輸入與Xilinx相關(guān)器件的LVDS的共模電壓以及峰峰值的指標(biāo)是否滿足。例如Kintex系列的器件需要查閱DS182中的相關(guān)參數(shù),如下圖所示。
當(dāng)LVDS作為輸入引腳時(shí),如果相應(yīng)Bank的VCCO與對(duì)應(yīng)的電平標(biāo)準(zhǔn)不匹配,即使可以使用,但DIFF_TERM功能一定不可使用。
當(dāng)LVDS作為輸入引腳時(shí),如果確實(shí)沒有辦法滿足圖 1和圖 2的條件時(shí),可以使用AC耦合的解決方案。其原理在于所謂的電平不匹配都是共模電壓不匹配,如果使用如圖 5所示的電路,其中AC耦合電容將DC電壓阻斷,也就是TX端的共模電壓不會(huì)傳到RX端,RX端只能接收到差分的輸入信號(hào),而RX端的共模電壓通過RBIAS進(jìn)行調(diào)節(jié),以滿足RX端接收到的絕對(duì)電壓不會(huì)超過VCCO+0.2的要求。
Xilinx FPGA中的LVDS current-mode driver是真正的電流驅(qū)動(dòng)器,不是電壓模擬型的驅(qū)動(dòng)器。
責(zé)任編輯:YYX
-
FPGA
+關(guān)注
關(guān)注
1643文章
21974瀏覽量
614348 -
Xilinx
+關(guān)注
關(guān)注
73文章
2182瀏覽量
124394 -
lvds
+關(guān)注
關(guān)注
2文章
1114瀏覽量
67106
原文標(biāo)題:FPGA與LVDS信號(hào)兼容性分析方法
文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
FPGA的封裝兼容性意味著什么
請(qǐng)問xm105兼容性有多大?
【HarmonyOS】HarmonyOS PCS兼容性文檔
如何解決印制板設(shè)計(jì)上的電磁兼容性問題?
OpenHarmony兼容性平臺(tái)更新上線
什么是掃描兼容性
如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問題

GW1N系列FPGA產(chǎn)品封裝兼容性對(duì)比

LVDS 與 RS422 和 RS485 接口標(biāo)準(zhǔn)的兼容性

FPGA與LVDS信號(hào)兼容性分析方法
多路輸出的電源適配器電磁兼容性如何解決?
高速PCB的信號(hào)完整性、電源完整性和電磁兼容性研究
LVDS將改善電機(jī)驅(qū)動(dòng)的電磁兼容性

評(píng)論