正如之前的報道所說,歐盟之前曾經提出一個歐洲處理器計劃(European Processor Initiative :簡稱EPI)。根據該計劃,歐洲將獨立開發創新型超級計算機和數據生態系統戰略計劃的重要一環,這確保歐洲擁有高端芯片設計的核心競爭力,這也是許多應用領域的關鍵點。
EPI有來自10個歐洲國家的27個合作伙伴。受益于來自歐洲的新技術,歐洲科學家和工業屆人士將能使用世界一流的高效能計算機,這將促進歐洲的科技領導力、工業競爭力、工程技術和專利技術,以及整個社會的大發展。
根據他們的最初規劃,這些處理器的第一代芯片預計在2020年推出,以便及時地為歐盟將在2020-2021年間部署的E級先導系統提供支撐,而第二代芯片將于2023-2024年助力歐盟的第一套E級系統。這項系統工程由EuroHPC(歐洲超算聯盟)主導,該組織成立的初衷就是使歐洲在高性能計算技術方面與美國、中國和日本并駕齊驅。這項任務的部分工作涉及開發自研組件,以增強歐盟成員國對超級計算機的自主可控能力。
但從最新的報道可以看到,EPI最新的的目標是到2022年將把ARM和RISC-V的組合芯片用于高性能計算(HPC),這比原計劃晚一年。
項目項目合作伙伴已經完成了其RISC-V加速器體系結構的第一個版本,名為EPAC,并預計在明年的三年項目結束之前測試芯片。代號為Titan的EPAC測試芯片芯片將與PCIe EPAC測試平臺相輔相成,可以測試和增強體系結構,以備將來修訂和構建原型系統。
該項目旨在到2022年,在臺積電的6nm工藝上生產使用ARM Zues和RISC-V內核生產代號為Rhea的多核設備。按原定時間表計劃,這將在2021年完成。代號為Cronos的第二代設備將結合包括EPAC加速器與ARM Neoverse V1高性能數據中心核心。這將是2023年建造歐洲百億億次超級計算機的主要引擎。
RISC-V的先驅SiPearl一直是這個項目的關鍵人物,SiPearl與Arm簽署了許可協議并在德國開設了一家分支機構。競爭對手SiFive還與巴塞羅那超級計算機中心以及EPI合作伙伴合作,為百億億超級計算機使用RSIC-V技術。
“SiFive在百億億次計算非常感興趣,我們與BCS Barcelon合作,使用的是一個完整的系統模型的模擬框架,并增加了RISC-V標準的向量處理器,使exascle處理更加強大,”SiFive性能架構的高級總監Nasr Ullah說。
EPI項目已經具有支持RISC-V向量內在函數和C / C ++代碼自動并行化的編譯器,并且正在仿真中評估生成的代碼平臺可為應用程序,編譯器和體系結構的整體協同設計提供詳細的見解。其他軟件開發工具(SDV)正在為異構ARM + RISC-V體系結構調整操作系統。
該芯片不僅涉及百億億次超級計算機。該項目還正在為汽車工業開發概念驗證,以展示歐洲處理器倡議IP如何實現未來的ADAS功能,從而為通過RISC-V平臺,Kalray的MPPA和EPAC加速EPAC加速器鋪平道路。Menta eFPGA IP作為加速器。
責任編輯:tzh
-
處理器
+關注
關注
68文章
19492瀏覽量
231570 -
芯片
+關注
關注
458文章
51441瀏覽量
428924 -
ARM
+關注
關注
134文章
9194瀏覽量
370256 -
RISC-V
+關注
關注
46文章
2347瀏覽量
46863
發布評論請先 登錄
相關推薦
Arm與RISC-V架構的優劣勢比較
risc-v芯片在電機領域的應用展望
RISC-V架構及MRS開發環境回顧
直播預約 |開源芯片系列講座第25期:RISC-V架構在高性能領域的進展與挑戰

評論