在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Testbench基本組成與示例

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2020-11-20 11:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Testbench編寫指南(1)基本組成與示例

生成時鐘信號

生成測試激勵

顯示結果

簡單示例

設計規則

對于小型設計來說,最好的測試方式便是使用TestBench和HDL仿真器來驗證其正確性。一般TestBench需要包含這些部分:實例化待測試設計、使用測試向量激勵設計、將結果輸出到終端或波形窗口便于可視化觀察、比較實際結果和預期結果。下面是一個標準的HDL驗證流程:

TestBench可以用VHDL或Verilog、SystemVerilog編寫,本文以Verilog HDL為例。FPGA設計必須采用Verilog中可綜合的部分子集,但TestBench沒有限制,任何行為級語法都可以使用。本文將先介紹TestBench中基本的組成部分。

生成時鐘信號

使用系統時鐘的設計在TestBench中必須要生成時鐘信號,該功能實現起來也非常簡單,示例代碼如下:
parameter ClockPeriod = 10;

//方法1 initial begin forever clock = #(ClockPeriod/2) ~ Clock; end //方法2 initial begin always #(ClockPeriod/2) Clock = ~Clock; end

生成測試激勵

只有給設計激勵數據,才能得到驗證結果。提供激勵的方法有兩種,絕對時間激勵以仿真時刻0為基準,給信號賦值,示例如下:

initial begin reset = 1; load = 0; count = 0; #100 reset = 0; #20 load = 1; #20 count = 1; end ‘#’用于指定等待的延遲時間,之后才會執行下一個激勵。相對時間激勵給信號一個初始值,直到某一事件發生后才觸發激勵賦值,示例如下: always @ (posedge clk) tb_cnt <= tb_cnt + 1; initial begin ? ?if (tb_cnt <= 5) begin ? ? ? ?reset = 1; ? ? ? ?load = 0; ? ? ? ?count = 0; ? ?end ? ?else begin ? ? ? ?reset = 0; ? ? ? ?load = 1; ? ? ? ?count = 1; ? ?end end

根據需要,可以同時使用兩種方法。每一個initial塊、always塊之間都是并行工作的關系,但在initial塊內部是順序地處理事件。因此復雜的激勵序列應該分散到多個initial或always塊中,以提高代碼可讀性和可維護性。

顯示結果

Verilog中可以使用display和display和display和monitor系統任務來顯示仿真結果,示例代碼如下:

initial begin $timeformat(-9, 1, "ns", 12); $display(" Time clk rst ld sftRg data sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end

$display會將雙引號之間的文本輸出到終端窗口。$monitor的輸出為事件驅動型,如上例中$realtime變量用于觸發信號列表的顯示,%t表示$realtime以時間格式輸出,%b表示其余值以二進制格式輸出。其余還有%d、%h、%o等與慣例相同。

簡單示例

下面是一個簡單的移位寄存器Verilog設計示例:

module shift_reg (clock, reset, load, sel, data, shiftreg); input clock; input reset; input load; input [1:0] sel; input [4:0] data; output [4:0] shiftreg; reg [4:0] shiftreg; always @ (posedge clock) begin if (reset) shiftreg = 0; else if (load) shiftreg = data; else case (sel) 2'b00 : shiftreg = shiftreg; 2'b01 : shiftreg = shiftreg << 1; ? ? ? ? ? ?2'b10 : shiftreg = shiftreg >> 1; default : shiftreg = shiftreg; endcase end endmodule

下面給出上述設計的TestBench示例:

module testbench; // 申明TestBench名稱 reg clock; reg load; reg reset; // 申明信號 wire [4:0] shiftreg; reg [4:0] data; reg [1:0] sel; // 申明移位寄存器設計單元 shift_reg dut(.clock (clock), .load (load), .reset (reset), .shiftreg (shiftreg), .data (data), .sel (sel)); initial begin // 建立時鐘 clock = 0; forever #50 clock = ~clock; end initial begin // 提供激勵 reset = 1; data = 5'b00000; load = 0; sel = 2'b00; #200 reset = 0; load = 1; #200 data = 5'b00001; #100 sel = 2'b01; load = 0; #200 sel = 2'b10; #1000 $stop; end initial begin // 打印結果到終端 $timeformat(-9,1,"ns",12); $display(" Time Clk Rst Ld SftRg Data Sel"); $monitor("%t %b %b %b %b %b %b", $realtime, clock, reset, load, shiftreg, data, sel); end endmodule

TestBench中包括實例化設計、建立時鐘、提供激勵、終端顯示幾個部分。每個initial塊之間都從0時刻開始并行執行。$stop用來指示仿真器停止TestBench仿真(建議每個TestBench中都有至少一個$stop)。$monitor會在終端以ASCII格式打印監測結果。

設計規則

下面給出一些編寫TestBench的基本設計規則:

了解仿真器特性:不同的仿真器由不同的特性、能力和性能差異,可能會產生不同的仿真結果。仿真器可分為兩類:(1).基于事件,當輸入、信號或門的值改變時調度仿真器事件,有最佳的時序仿真表現;(2).基于周期,在每個時鐘周期優化組合邏輯和分析結果,比前者更快且內存利用效率高,但時序仿真結果不準確。即使是基于事件的仿真器,在調度事件時采用不同的算法也會影響到仿真性能(比如同一仿真時刻發生了多個事件,仿真器需要按一定的序列依次調度每個事件)。了解仿真器特性有一定必要,但目前最常用的ModelSim、Vivado Simulator等仿真器也已經非常強大。

避免使用無限循環:仿真器調度事件時,會增加CPU和內存的使用率,仿真進程也會變慢。因此除非迫不得已(比如利用forever生成時鐘信號),盡量不要使用無限循環。

將激勵分散到多個邏輯塊中:Verilog中的每個initial塊都是并行的,相對于仿真時刻0開始運行。將不相關的激勵分散到獨立的塊中,在編寫、維護和更新testbench代碼時會更有效率。

避免顯示不重要的數據:對于大型設計來說,會有超過10萬個事件和大量的信號,顯示大量數據會極度拖慢仿真速度。因此最好的做法是每隔N個時鐘周期顯示重要信號的數據,以保證足夠的仿真速度。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 仿真器
    +關注

    關注

    14

    文章

    1035

    瀏覽量

    85205
  • HDL
    HDL
    +關注

    關注

    8

    文章

    330

    瀏覽量

    47931
  • 時鐘信號
    +關注

    關注

    4

    文章

    468

    瀏覽量

    29172

原文標題:Testbench編寫指南(1)基本組成與示例

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    數字信號處理的基本組成及其特點?

    的以數字信號處理器為核心部件的數字信號處理系統框圖,此系統既可處理數字信號,也可處理模擬信號。 圖1數字信號處理系統框圖 一 數字信號處理的基本組成? 當用此系統處理數字信號時,如圖1所示,可直接將輸入數字信號x(n)送入數字信
    的頭像 發表于 06-18 09:02 ?251次閱讀
    數字信號處理的基<b class='flag-5'>本組成</b>及其特點?

    testbench中如何使用阻塞賦值和非阻塞賦值

    本文詳細闡述了在一個testbench中,應該如何使用阻塞賦值與非阻塞賦值。首先說結論,建議在testbench中,對時鐘信號(包括分頻時鐘)使用阻塞賦值,對其他同步信號使用非阻塞賦值。
    的頭像 發表于 04-15 09:34 ?615次閱讀
    在<b class='flag-5'>testbench</b>中如何使用阻塞賦值和非阻塞賦值

    PCB的應用和基本組成

    劇增。現代PCB已從單面板演變為雙面板、多層板和撓性板,并具有超高密度、微型化和高可靠性。本期選購指南將深入介紹PCB的組成、功能,并探討在實際應用中的重要性。讓我們一同探索PCB的奧秘,了解其在電子產業中的不可或缺地位吧。
    的頭像 發表于 02-19 11:14 ?939次閱讀

    傳感器的基本組成要素

    在當今科技日新月異的時代,傳感器作為連接物理世界與數字世界的橋梁,扮演著舉足輕重的角色。從智能家居到工業自動化,從醫療健康到環境監測,傳感器的身影無處不在,它們默默地收集著各種數據,為我們的生活帶來了前所未有的便利與智慧。那么,這些神奇的傳感器究竟由哪些基本組成要素構成呢?讓我們一起揭開它們的神秘面紗。
    的頭像 發表于 11-28 08:45 ?1878次閱讀

    編寫高效Testbench的指南和示例

    Testbench是驗證HDL設計的主要手段,本文提供了布局和構建高效Testbench的指南以及示例。另外,本文還提供了一種示例,可以為任何設計開發自檢
    的頭像 發表于 10-29 16:14 ?1713次閱讀
    編寫高效<b class='flag-5'>Testbench</b>的指南和<b class='flag-5'>示例</b>

    醫療機器人有哪些基本組成_醫療機器人有哪些功能

     醫療機器人是由多個關鍵部分組成的復雜系統,這些部分共同協作以實現其在醫療領域中的各種功能。以下是醫療機器人的基本組成
    的頭像 發表于 10-21 15:31 ?2011次閱讀

    自激振蕩器由什么組成 自激振蕩器的基本組成有什么和什么

    自激振蕩器(自激震蕩器)是一種能夠產生連續振蕩信號的電子設備,其基本組成主要包括 放大器 和 正反饋網絡 。以下是對自激振蕩器組成部分的介紹。 一、放大器 放大器是自激振蕩器的核心部分,它的作用是將
    的頭像 發表于 10-06 15:58 ?922次閱讀

    安泰功率放大器的基本組成和選購技巧有哪些

    功率放大器 是電子設備中的重要組件,用于增加輸入信號的功率。它在各種應用中廣泛使用,包括音頻放大、射頻放大、通信、廣播、工業控制等領域。下面安泰電子將介紹功率放大器的基本組成和選購技巧,從而幫助
    的頭像 發表于 09-09 11:30 ?418次閱讀
    安泰功率放大器的基<b class='flag-5'>本組成</b>和選購技巧有哪些

    沉板bnc基本組件是哪些

    德索工程師說道沉板BNC連接器作為BNC連接器的一種形式,其基本組件主要包括外殼、端子(或稱為接觸體)、壓力彈簧片以及可能的接觸點鍍層等部分。下面將詳細闡述這些基本組件:   材料:沉板BNC
    的頭像 發表于 08-28 09:01 ?629次閱讀
    沉板bnc基<b class='flag-5'>本組</b>件是哪些

    簡述鋸齒波同步觸發電路的基本組成

    電力電子器件。 基本概念 鋸齒波 :一種電壓波形,其上升和下降階段都是線性的,形狀類似于鋸子的牙齒。 同步觸發 :指的是觸發信號與輸入信號同步,以確保觸發時刻的準確性。 基本組成 鋸齒波發生器 :產生鋸齒波電壓的核心
    的頭像 發表于 08-14 15:58 ?2158次閱讀

    簡述光纖傳輸線路的基本組成

    光纖傳輸線路作為現代通信網絡的基石,其基本組成涵蓋了多個關鍵部分,共同協作以實現高效、穩定的光信號傳輸。以下是對光纖傳輸線路基本組成的詳細描述,旨在全面解析其技術架構與工作原理。
    的頭像 發表于 08-09 15:15 ?1461次閱讀

    數字光纖通信系統的基本組成和關鍵技術

    數字光纖通信系統作為現代通信技術的重要組成部分,以其高速率、大容量、長距離傳輸等顯著優勢,在通信領域發揮著至關重要的作用。該系統主要由光發射機、光纖傳輸線路、光接收機以及一系列輔助設備組成。以下是對數字光纖通信系統基本組成的詳細
    的頭像 發表于 08-09 10:48 ?3033次閱讀

    試簡述彈簧管壓力表的基本組成和測壓原理

    彈簧管壓力表是一種常用的壓力測量儀器,廣泛應用于工業、科研、醫療等領域。它具有結構簡單、測量范圍廣、精度高、穩定性好等優點。本文將介紹彈簧管壓力表的基本組成和測壓原理。 一、彈簧管壓力表的基本組成
    的頭像 發表于 08-07 11:01 ?2535次閱讀

    Verilog testbench問題求助

    這是我在HDLbits網站上做到的一道題,是testbench,請問這個代碼為什么input都是低電平0?我設置的時鐘就是周期10ns,占空比50%的時鐘信號啊?怎么會出現這種情況......
    發表于 07-21 11:14

    LSTM模型的基本組成

    的梯度消失或梯度爆炸問題。LSTM通過引入三個“門”控制結構——遺忘門、輸入門和輸出門,以及一個記憶細胞(memory cell),實現了對信息的有效存儲和更新。本文將對LSTM模型的架構進行詳細分析,包括其基本組成、前向傳播過程、反向傳播算法以及實際應用場景。
    的頭像 發表于 07-10 17:01 ?3087次閱讀
    主站蜘蛛池模板: 日本高清午夜色wwwσ | 久久国产精品免费专区 | 噜噜色噜噜 | 色婷婷精品 | 日本一区二区在线不卡 | 二级特黄绝大片免费视频大片 | 亚洲精品理论 | 青青草国产三级精品三级 | 日韩三级免费观看 | 国产白白白在线永久播放 | 黄色福利网 | 久精品视频村上里沙 | 天天干天天射天天 | 偷自在线 | 草综合| 三级毛片免费观看 | 午夜寂寞视频在线观看 | 美女视频很黄很a免费国产 美女视频很黄很暴黄是免费的 | 一级片观看 | 狠狠色丁香九九婷婷综合五月 | 国产好深好硬好爽我还要视频 | 午夜视频在线免费 | 色妞干网| 五月婷婷网站 | 爱爱免费 | h网站在线免费观看 | 在线成人看片 | 欧美成人免费网站 | 亚洲国产成+人+综合 | 国产女主播在线 | 欧美三四级片 | 亚洲天堂导航 | 四虎永久在线观看视频精品 | 中文字幕区 | 中文字幕佐山爱一区二区免费 | 四虎影在永久地址在线观看 | jlzzjlzz亚洲日本 | 国产女人伦码一区二区三区不卡 | 四虎综合九九色九九综合色 | 国产美女一级片 | 黄视频网站在线看 |