在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速信號處理時片間信號傳輸?shù)撵o態(tài)時許分析

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 16:22 ? 次閱讀

之前做的一個超寬帶非均勻采樣系統(tǒng)中遇到的一些問題,雖然本文所述方法并未實際用到并解決遇到的問題,但也是給了很大的啟發(fā)和參考,所以今天專門整理出來作為備忘。

在高速信號處理時的時許約束不僅僅包括片內(nèi)時序約束,要想實現(xiàn)高速信號的有效傳輸就必須進行片外靜態(tài)時序分析。本文作為在高速信號處理時信號輸入輸出的理論參考,之所以說作為理論參考是因為由于高速信號處理,具體的一些參數(shù)無法實際計算出來,只能在理論參考的方向進行不斷嘗試。

對于建立時間和保持時間本文就不再過多敘述,可參考【FPGA】幾種時序問題的常見解決方法-------3,可以說在數(shù)字高速信號處理中最基本的概念就是建立時間和保持時間,而我們要做的就是解決亞穩(wěn)態(tài)問題和傳輸穩(wěn)定問題。

下面就IO口時序約束分析進行原理性的討論,首先在分析時要考慮的時序范圍是信號的兩端(FPGA和另一端器件)、信號傳輸路徑,三部分,這三部分中信號傳輸路徑可以包括邏輯器件或者單純外部信號線路。先將FPGA的建立時間和保持時間按照觸發(fā)器的定義方式進行一下定義:

(1) Tdin為從FPGA的IO口到FPGA內(nèi)部寄存器輸入端的延時;

(2) Tclk為從FPGA的IO口到FPGA內(nèi)部寄存器時鐘端的延時;

(3) Tus/Th為FPGA內(nèi)部寄存器的建立時間和保持時間;

(4) Tco為FPGA內(nèi)部寄存器傳輸時間;

(5) Tout為從FPGA寄存器輸出到IO口輸出的延時;

FPGA的建立時間和保持時間可定義為:

(1) FPGA建立時間:FTsu = Tdin + Tsu – Tclk;

(2) FPGA保持時間:FTh = Th + Tclk - Tdin;

(3) FPGA數(shù)據(jù)傳輸時間:FTco = Tclk + Tco + Tout;

-----------------------------------------------進行輸入的最大延遲和最小延遲-----------------------------------------------

有了上述的重新定義的參數(shù),就可以將FPGA和器件之間的時序分析按照內(nèi)部分析的模式來進行分析了,對FPGA的IO口進行輸入最大最小延時約束是為了讓FPGA設(shè)計工具能夠盡可能的優(yōu)化從輸入端口到第一級寄存器之間的路徑延遲,使其能夠保證系統(tǒng)時鐘可靠的采到從外部芯片到FPGA的信號。

輸入延時即為從外部器件發(fā)出數(shù)據(jù)到FPGA輸入端口的延時時間。其中包括時鐘源到FPGA延時和到外部器件延時之差、經(jīng)過外部器件的數(shù)據(jù)發(fā)送Tco,再加上PCB板上的走線延時。如圖1.4所示,為外部器件和FPGA接口時序。

750e15f6-cf77-11eb-9e57-12bb97331649.png

1,最大輸入延時

最大輸入延時(input delay max)為當(dāng)從數(shù)據(jù)發(fā)送時鐘沿(lanuch edge)經(jīng)過最大外部器件時鐘偏斜(Tclk1),最大的器件數(shù)據(jù)輸出延時(Tco),再加上最大的PCB走線延時(Tpcb),減去最小的FPGA時鐘偏移(FTsu)的情況下還能保證時序滿足的延時。這樣才能保證FPGA的建立時間,準(zhǔn)確采集到本次數(shù)據(jù)值,即為setup slack必須為正,計算公式如下式所示:

Setup slack =(Tclk + Tclk2(min))–(Tclk1(max) +Tco(max) +Tpcb(max) +FTsu)≥0

推出如下公式:

Tclk1(max) + Tco(max) + Tpcb(max) –Tclk2(min) ≤ Tclk - FTsu

PS:上式中max和min是為了保證傳輸質(zhì)量所必需的條件,如果不加max和min就會有可能導(dǎo)致系統(tǒng)有些情況不滿足上式,從而導(dǎo)致信號傳輸產(chǎn)生錯誤。Tclk為同步時鐘的周期。

可以得出最大輸入時延表達式為上述不等式的左半部分而其最大值為上述不等式的右半部份,即:

最大輸入延時(input delay max) =Tclk - FTsu

歸根結(jié)底就是輸入信號的各部分時延必須滿足Tclk1(max) + Tco(max) + Tpcb(max) –Tclk2(min) ≤ Tclk - FTsu這個公式。但是式中Tco(max)可以通過對片外器件延時實現(xiàn)手動調(diào)節(jié),Tclk2(min)也可以通過時許約束(offset)或者FPGA內(nèi)部DCM實現(xiàn)相移等操作。最大最小輸入延時指的是數(shù)據(jù)的最大輸入延時,可通過始終約束其最大輸入延時來保證時序正確。

2,最小輸入延時

最小輸入延時(input delay min)為當(dāng)從數(shù)據(jù)發(fā)送時鐘沿(lanuch edge)經(jīng)過最小外部器件時鐘偏斜(Tclk1),最小器件數(shù)據(jù)輸出延時(Tco),再加上最小PCB走線延時(Tpcb),此時的時間總延時值一定要大于FPGA的最大時鐘延時和建立時間之和,這樣才能不破壞FPGA上一次數(shù)據(jù)的保持時間,即為hold slack必須為正,計算公式如下式所示:

Hold slack = (Tclk1(min) + Tco(min) + Tpcb(min))–(FTh + Tclk2(max))≥ 0

推出如下公式:

Tclk1(min) + Tco(min) + Tpcb(min) – Tclk2(max) ≥ FTh

可以得出最大輸入時延表達式為上述不等式的左半部分而其最大值為上述不等式的右半部份,即:

最小輸入延時(input delay min) = FTh

歸根結(jié)底就是輸入信號的各部分時延必須滿足Tclk1(min) + Tco(min) + Tpcb(min) – Tclk2(max) ≥ FTh這個公式。但是式中Tco(max)可以通過對片外器件延時實現(xiàn)手動調(diào)節(jié),Tclk2(min)也可以通過時許約束(offset)或者FPGA內(nèi)部DCM實現(xiàn)相移等操作。外部器件輸出數(shù)據(jù)通過PCB板到達FPGA端口的最大值和最小值Tpcb,PCB延時經(jīng)驗值為600mil/ns,1mm = 39.37mil。

-----------------------------------------------------------------------------------------------------

本文所述為高速信號處理時,片間信號傳輸?shù)撵o態(tài)時許分析,中間的很多參數(shù)需要查看數(shù)據(jù)手冊,另外對于FPGA輸出的靜態(tài)時許分析大家可以參考FPGA輸入的靜態(tài)時序分析進行對照分析,在此就不再贅述。

原文標(biāo)題:【FPGA】高速信號處理中的片外信號輸入輸出靜態(tài)時序分析

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21923

    瀏覽量

    612377
  • 信號
    +關(guān)注

    關(guān)注

    11

    文章

    2834

    瀏覽量

    77758

原文標(biāo)題:【FPGA】高速信號處理中的片外信號輸入輸出靜態(tài)時序分析

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    高速信號如何判定?常見的高速信號有哪些?

    隨著信息技術(shù)的飛速發(fā)展,高速信號在互聯(lián)網(wǎng)傳輸、計算機內(nèi)部通信、移動通信及衛(wèi)星通信等領(lǐng)域中廣泛應(yīng)用。那么,如何判定一個信號是否為高速
    的頭像 發(fā)表于 02-11 15:14 ?338次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>如何判定?常見的<b class='flag-5'>高速</b><b class='flag-5'>信號</b>有哪些?

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計中什么是高速信號?PCB設(shè)計中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,高速信號
    的頭像 發(fā)表于 12-30 09:41 ?491次閱讀

    高速PCB信號完整性設(shè)計與分析

    高速PCB信號完整性設(shè)計與分析
    發(fā)表于 09-21 11:51 ?0次下載

    高速信號的定義和仿真驗證分析

    在數(shù)字電路中, 高速信號通常指的是指在超過信號傳輸線上限頻率時會發(fā)生失真、波形變形或者數(shù)據(jù)丟失的信號。 這種
    的頭像 發(fā)表于 07-23 11:37 ?2385次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的定義和仿真驗證<b class='flag-5'>分析</b>

    信號的時域波形和頻譜的關(guān)系是什么

    信號的時域波形和頻譜的關(guān)系是一個復(fù)雜而深入的話題,涉及到信號處理、系統(tǒng)分析、通信原理等多個領(lǐng)域。 引言 在
    的頭像 發(fā)表于 07-15 14:27 ?1471次閱讀

    高速信號傳輸中的抖動和眼圖挑戰(zhàn)

    在《做信號鏈,你需要了解的高速信號知識(一)》中,我們探討了LVDS和JESD204B標(biāo)準(zhǔn)的優(yōu)勢,這些標(biāo)準(zhǔn)在高速信號
    的頭像 發(fā)表于 07-03 10:29 ?1523次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>傳輸</b>中的抖動和眼圖挑戰(zhàn)

    高速信號傳輸鏈路的損耗和均衡

    高速總線升級迭代的矛盾在于,消費者對性能的需求驅(qū)動著信號速率成倍的增長,消費者對便捷性的需求使得傳輸線無法縮短,消費者對低成本的追求要求PCB板材和傳輸線不能太貴,這就導(dǎo)致ISI抖動變
    的頭像 發(fā)表于 07-03 10:00 ?1161次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>傳輸</b>鏈路的損耗和均衡

    信號分析處理信號與系統(tǒng)的區(qū)別

    信號分析處理信號與系統(tǒng)是電子工程和信息科學(xué)領(lǐng)域中的兩個重要概念。盡管它們在某些方面有相似之處,但它們之間存在明顯的區(qū)別。本文將詳細探討這兩個概念的定義、特點、應(yīng)用以及它們之間的聯(lián)系
    的頭像 發(fā)表于 06-03 10:15 ?3932次閱讀

    基于MATLAB的信號處理系統(tǒng)與分析

    在信息技術(shù)日新月異的今天,信號處理分析技術(shù)在通信、控制、生物醫(yī)學(xué)、圖像處理等領(lǐng)域的應(yīng)用日益廣泛。MATLAB作為一款功能強大的數(shù)學(xué)軟件,為信號
    的頭像 發(fā)表于 05-17 14:24 ?1596次閱讀

    信號分析信號處理必須遵循的原則

    在信息技術(shù)的快速發(fā)展中,信號分析信號處理作為信息科學(xué)的重要組成部分,扮演著至關(guān)重要的角色。無論是通信、控制、圖像處理還是生物醫(yī)學(xué)等領(lǐng)域,
    的頭像 發(fā)表于 05-17 14:19 ?1534次閱讀

    信號分析信號處理的基本方法有哪些

    、綜合等處理,以便抽取出有用信息或?qū)⑵滢D(zhuǎn)換成便于傳輸、存儲、分析和識別的形式。本文將詳細探討信號分析
    的頭像 發(fā)表于 05-16 17:25 ?4069次閱讀

    信號分析信號處理的區(qū)別

    在通信、電子工程、生物醫(yī)學(xué)工程、地球物理學(xué)等眾多領(lǐng)域中,信號分析信號處理是兩個至關(guān)重要的概念。它們都是對信號進行
    的頭像 發(fā)表于 05-16 17:16 ?1343次閱讀

    高速差分信號有哪些

    高速數(shù)據(jù)傳輸領(lǐng)域,差分信號因其卓越的抗干擾能力和長距離傳輸能力而備受青睞。差分信號,簡而言之,即兩根線
    的頭像 發(fā)表于 05-16 16:39 ?1474次閱讀

    高速差分信號走線要點分析

    隨著信息技術(shù)的迅猛發(fā)展,高速信號傳輸已成為現(xiàn)代通信和數(shù)據(jù)處理領(lǐng)域的關(guān)鍵技術(shù)之一。在高速信號
    的頭像 發(fā)表于 05-16 16:33 ?1458次閱讀

    高速信號差分線的技術(shù)優(yōu)勢

    隨著信息技術(shù)的飛速發(fā)展,高速信號傳輸已成為現(xiàn)代通信和數(shù)據(jù)處理中不可或缺的一環(huán)。在高速信號
    的頭像 發(fā)表于 05-16 16:31 ?1202次閱讀
    主站蜘蛛池模板: 国产一二三区在线观看 | 免费人成网址在线观看国内 | 在线亚洲精品中文字幕美乳 | 夜夜操天天 | 一区二区亚洲视频 | 国模私拍视频 | 天天夜干 | 久久精品国产亚洲aa | 亚洲午夜视频在线 | 美女拍拍拍黄色 | 国产热re99久久6国产精品 | 插插好爽爽爽 | 影音先锋午夜资源网站 | 美女视频久久 | 久久丁香视频 | 丝袜美女被| aaaaaa精品视频在线观看 | 久久青草视频 | 亚洲成人资源 | 午夜影院0606免费 | 在线免费视频一区二区 | 日夜夜操 | 国产色爽女 | 天堂电影免费在线观看 | 天天天天天干 | 国产高清视频在线播放www色 | 男同小黄文 | 四虎网址在线观看 | 天天干天天色天天 | 国产午夜精品一区二区理论影院 | 噜噜色综合 | 成人国产精品一级毛片视频 | aaa在线观看视频高清视频 | 18女人毛片水真多免费 | 五月婷婷视频在线观看 | 亚洲视频一区 | 亚洲国产欧美在线人成aaa | 精品欧美 | 日干夜干天天干 | 亚洲 欧美 自拍 另类 | 成人aaa|