在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

工程師在新設計中必須考慮的電源問題

analog_devices ? 來源:亞德諾半導體 ? 作者:亞德諾半導體 ? 2021-11-18 10:52 ? 次閱讀

我們常常想當然地為印刷電路板上的電路上電,殊不知這可能造成破壞以及有損或無損閂鎖狀況。隨著片上系統(SoC) IC越來越多,對電源進行時序控制和管理的需求也越來越多……

雖然ADI的數據手冊通常會提供足夠的信息,指導您針對各IC設計正確的上電序列。然而,某些IC明確要求定義恰當的上電序列。在使用多個電源的IC中,如轉換器(包括ADCDAC)、DSP、音頻/視頻、射頻及許多其它混合信號IC中,這一要求相當常見。

今天我們就通過2個栗子討論下設計工程師在新設計中必須考慮的某些更微妙的電源問題,特別是當IC需要多個不同的電源時。目前,一些較常用的電源電壓是:+1.8 V、+2.0 V、+2.5 V、 +3.3 V、+5 V、?5 V、+12 V和?12 V。

栗子

01

PULSAR ADC示例——絕對最大額定值

ADI的所有數據手冊都含有“絕對最大額定值”(AMR) 部分,它說明為避免造成破壞,對引腳或器件可以施加的最大電壓、電流或溫度。AD7654 PulSAR 16位ADC是采用三個(或更多)獨立電源的混合信號ADC的范例。這些ADC需要數字電源(DVDD)、模擬電源(AVDD)和數字輸入/輸出電源(OVDD)。它們是ADC,用于將模擬信號轉換成數字代碼,因此需要一個模擬內核來處理傳入的模擬輸入。數字內核負責處理位判斷過程和控制邏輯。I/O內核用于設置數字輸出的電平,以便與主機邏輯接口(電平轉換)。ADC的電源規格可以在相應數據手冊的“絕對最大額定值”部分找到。表1摘自AD7654數據手冊的“絕對最大額定值”部分。

71324e92-47d7-11ec-b939-dac502259ad0.png

表1. AD7654的絕對最大額定值

注意,表1中所有三個電源的范圍都是?0.3 V至+7 V。相對于 DVDD和OVDD,AVDD的范圍是+7 V至?7 V,這就確認 了AVDD和DVDD無論哪一個先上電都是可行的。此外, AVDD和OVDD無論哪一個先上電也是可行的。然而,DVDD與OVDD之間存在限制。技術規格規定,OVDD最多只能比DVDD高0.3 V,因此DVDD必須在OVDD之前或與之同時上電。如果OVDD先上電(假設5 V),則DVDD在上電時比OVDD低5 V,這不符合“絕對最大額定值”要求,可能會損壞器件。

模擬輸入INAx、INBx、REFx、INxN和REFGND的限制是:這些輸入不得超過AVDD + 0.3 V或AGND ? 0.3 V。這說明,如果模擬信號或基準電壓源先于AVDD存在,則模擬內核很可能會上電到閂鎖狀態。這通常是一種無損狀況,但流經AVDD的電流很容易逐步升至標稱電流的10 倍,導致ADC變得相當熱。這種情況下,內部靜電放電 (ESD二極管變為正偏,進而使模擬電源上電。為解決這個問題,輸入和/或基準電壓源在ADC上電時應處于未上電或未連接狀態。

同樣,數字輸入電壓范圍為?0.3 V至DVDD + 0.3 V。這說明,數字輸入必須小于DVDD + 0.3 V。因此,在上電時, DVDD必須先于微處理器/邏輯接口電路或與之同時上電。與上述模擬內核情況相似,這些引腳上的ESD二極管也可能變為正偏,使數字內核上電到未知狀態。

AD7621、AD7622、AD7623、AD7641和AD7643等PulSAR ADC速度更快,是該系列的新型器件,采用更低的2.5 V電 源(AD7654則采用5 V電源)。AD7621和AD7623具有明確規定的上電序列。表2摘自AD7621數據手冊的“絕對最大額定值”部分。

71702d98-47d7-11ec-b939-dac502259ad0.jpg

表2. AD7621的絕對最大額定值

同樣,OVDD與DVDD之間存在限制?!敖^對最大額定值”規定:OVDD必須小于或等于DVDD + 0.3 V,而DVDD則必須小于2.3 V。一旦DVDD在上電期間達到2.3 V,該限制便不再適用。如果不遵守該限制,AD7621(和AD7623)可能會受損(見圖1)。

71a3c996-47d7-11ec-b939-dac502259ad0.png

圖1. 可能的上電/關斷序列—AD7621

因此,一般上電序列可能是這樣的:AVDD、DVDD、 OVDD、VREF。但是,每個應用都不一樣,需要具體分析。注意,器件關斷與器件上電同樣重要,切記遵守同樣的規格要求。圖1所示為AD7621的典型上電/關斷序列。

對于這些ADC,模擬輸入和基準電壓源的情況與上文所述相同。對任何模擬輸入引腳施加電壓都可能導致ESD二極管變為正偏,從而使模擬內核上電到未知狀態。

這些ADC的數字輸入和輸出略有不同,因為這些器件應支持5 V數字輸入。這些ADC是AD7654的速度升級版本,數字輸入和輸出均與OVDD電源相關,因為它能支持更高的3.3 V電壓。注意:數字輸入限制為5.5 V,而AD7654則為DVDD + 0.3 V。

栗子

02

Σ-Δ型ADC示例

AD7794 Σ-Δ型24位ADC是另一個很好的例子。表3摘自 AD7794數據手冊的“絕對最大額定值”部分。

71d56d0c-47d7-11ec-b939-dac502259ad0.png

表3. AD7794的絕對最大額定值

該ADC的問題與基準電壓有關,它必須小于AVDD + 0.3 V。因此,AVDD必須先于基準電壓或與之同時上電。

AD7794產品詳情:

最高23位有效分辨率

均方根(RMS)噪聲:40 nV(4.17 Hz時),85 nV(16.7 Hz時)

功耗:400 μA(典型值)

省電模式:最大1 μA

低噪聲可編程增益儀表放大器

帶隙基準電壓源,典型漂移值為4 ppm/°C

更新速率:4.17 Hz~470 Hz

6個差分模擬輸入

內部時鐘振蕩器

50 Hz/60 Hz同時抑制

基準電壓檢測

可編程電流源

電源時序控制器

ADI提供許多電源時序控制器件。一般而言,其工作原理是:當第一個調節器的輸出電壓達到預設閾值時,就會開始一段時間延遲,延遲結束后才會使能后續調節器上電。關斷期間的程序與此相似。時序控制器也可以用于控制電源良好信號等邏輯信號的時序,例如:對器件或微處理器施加一個復位信號,或者簡單地指示所有電源均有效。

最后的建議

如今大部分要求高速和低功耗的電路PCB上都需要多個電源,例如:+1.8 V、+2.0 V、+2.5 V、+3.3 V、+5 V、?5 V、 +12 V和?12 V。為PCB上的這些電源供電并不是一件輕而易舉的事情。必須仔細分析,設計一個正確可靠的上電和關斷序列。采用分立設計變得越來越困難,解決之道就是采用電源時序控制IC,只要改變一下代碼就能改變上電順序,而不用變更PCB布局布線。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 放大器
    +關注

    關注

    143

    文章

    13659

    瀏覽量

    214474
  • 電源管理
    +關注

    關注

    115

    文章

    6200

    瀏覽量

    145058
  • 數據
    +關注

    關注

    8

    文章

    7217

    瀏覽量

    89916

原文標題:電源時序控制的正確方法,你掌握了嗎?

文章出處:【微信號:analog_devices,微信公眾號:analog_devices】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    電子工程師電源設計經驗分享

    作為一名電子工程師電源設計一直是我在工作重點關注的領域。電源設計不僅需要扎實的理論基礎,還需要豐富的實踐經驗。以下是我多年工作總結的一
    的頭像 發表于 01-21 15:53 ?154次閱讀

    電子工程師電源設計經驗

    本文分享了電子工程師電源設計方面的經驗,包括電源電路的設計要點、電源管理芯片的選擇、電源完整性
    的頭像 發表于 01-21 15:14 ?143次閱讀

    電子工程師的經驗分享

    電子工程師實際工作積累了豐富的經驗,這些經驗對于新手工程師和電子專業的學生具有重要的參考價值。 一、電路設計經驗 電路設計核心思想 電路設計的核心在于理解電路的基本原理和功能需求。
    的頭像 發表于 01-14 10:14 ?167次閱讀

    考慮深圳國企崗位的基帶硬件工程師嗎?

    基帶工程師(崗位進去主要做信創類和5G手持終端模塊類等) 考慮可微信聯系:Bonnie2017060132 職位介紹 1、從事MTK/高通等平臺的手機硬件設計。能夠獨立完成器件選型,原理圖
    發表于 12-12 14:49

    FPGA算法工程師、邏輯工程師、原型驗證工程師有什么區別?

    ,共同進步。 歡迎加入FPGA技術微信交流群14群! 交流問題(一) Q:FPGA的FPGA算法工程師、FPGA邏輯工程師、FPGA原型驗證工程師三者有什么區別? A:FPGA 算法
    發表于 09-23 18:26

    正是拼的年紀|65歲電子工程師上班VLOG #65歲退休 #電子工程師 #搞笑 #上班vlog

    電子工程師
    安泰小課堂
    發布于 :2024年07月25日 11:31:02

    嵌入式軟件工程師和硬件工程師的區別?

    要求。 總的來說,嵌入式軟件工程師和嵌入式硬件工程師在工作各有側重,相互依賴。嵌入式軟件工程師需要了解和適應硬件限制,而嵌入式硬件工程師
    發表于 05-16 11:00

    大廠電子工程師常見面試題#電子工程師 #硬件工程師 #電路知識 #面試題

    電子工程師電路
    安泰小課堂
    發布于 :2024年04月30日 17:33:15

    一個電源工程師的成長路徑

    即將走馬上任電源工程師這個崗位,請問各位大佬,這個崗位的職業路徑一般是怎樣的?
    發表于 04-08 14:19
    主站蜘蛛池模板: 新天堂 | 真实女人寂寞偷人视频 | 亚洲第一页在线 | 久久久福利 | 在线视免费频观看韩国aaa | 影音先锋色偷偷米奇四色 | 亚洲已满18点击进入在线观看 | 欧美三级视频在线 | 欧美性色黄| 免费看美女午夜大片 | 欧美精品首页 | 精品一区二区在线观看 | 欧美高清一区二区三 | 欧美成人高清性色生活 | 久久vs国产综合色大全 | 日韩特黄特色大片免费视频 | 日本不卡免费高清视频 | 性欧美黑人 | 成人欧美一区二区三区的电影 | 中文字幕一区二区三区精彩视频 | 精品国产免费一区二区 | 在线看黄网 | 激情五月社区 | 日本高清色视频www 日本高清色视频在线观看免费 | 关晓彤被调教出奶水的视频 | 你懂得国产| 97av在线播放 | 成人黄色免费观看 | 国产乱淫a∨片免费视频 | 国产精品资源手机在线播放 | 亚洲bt欧美bt高清bt777 | 亚洲日本一区二区三区 | sihu国产午夜精品一区二区三区 | 成年视频xxxxx免费播放软件 | 色综合成人丁香 | 苍井优一级毛片免费观看 | 亚洲综合春色另类久久 | 欧美专区在线播放 | 九九精品免费观看在线 | 午夜精品久久久久久99热7777 | 三级黄色片免费观看 |