在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡述Verilog HDL中阻塞語句和非阻塞語句的區別

FPGA設計論壇 ? 來源:博客園 ? 作者: elegang ? 2021-12-02 18:24 ? 次閱讀

Verilog中有兩種類型的賦值語句:阻塞賦值語句(“=”)和非阻塞賦值語句(“<=”)。正確地使用這兩種賦值語句對于Verilog的設計和仿真非常重要。

Verilog語言中講的阻塞賦值與非阻塞賦值,但從字面意思來看,阻塞就是執行的時候在某個地方卡住了,等這個操作執行完在繼續執行下面的語句,而非阻塞就是不管執行完沒有,我不管執行的結果是什么,反正我繼續下面的事情。而Verilog中的阻塞賦值與非阻塞賦值正好也是這個意思,通過執行一個例子,就可以簡單地明白了:
1、阻塞賦值可以理解為語句的順序執行,因此語句的執行順序很重要
2、非阻塞賦值可以理解為語句的并行執行,所以語句的執行不考慮順序
3、在assign的結構中,必須使用的是阻塞賦值

也就是說:

阻塞:在本語句中“右式計算”和“左式更新”完全完成之后,才開始執行下一條語句;
非阻塞:當前語句的執行不會阻塞下一語句的執行。

下面給出實例來說明:

給出相應的案例來幫助理解:

module prj1(in,b,c,d,clk,rst_n);

input in;
input clk;
input rst_n;
output b,c,d;
reg b,c,d;

always @(posedge clk or negedge rst_n) begin
    if(!rst_n) begin
        b <=0;
        c <=0;
        d <=0;
    end
    else begin
        b <=in;
        c <=b;
        d <=c;
        end
    end
endmodule

這個目的是為了展示非阻塞賦值過程中的時序變化,對應的RTL電路圖和仿真波形如下圖:

65318f7e-417c-11ec-b939-dac502259ad0.jpg

從仿真圖可以看書,b,c,d是在每個時鐘后依次傳遞的,如果采用阻塞賦值,如果in改變,那么b,c,d立刻改變,這個就在這里不給出仿真。

阻塞賦值和非阻塞賦值的另外一個區別在于綜合的時候,如果輸出只有d,bc作為中間變量,阻塞賦值在綜合的過程中會自動省略掉中間過程。給出如下仿真,理解更為清楚

module prj1(in,b,c,clk,rst_n);

input in;
input clk;
input rst_n;
output b,c;
reg b,c, e,f, m,n;
/* <= */
always @(posedge clk or negedge rst_n) begin
    if(!rst_n) b <=0;
    else begin
        e <=in;
        f <=e;
        b <=f;
        end
    end
/* = */
always @(posedge clk or negedge rst_n) begin
    if(!rst_n) c=0;
    else begin
        m = in;
        n = m;
        c = n;
        end
    end    
endmodule

綜合后結果如圖,可以看出,采用阻塞賦值,綜合后的邏輯單元只有一個,中間變量m,n直接省去了。

65b31b3e-417c-11ec-b939-dac502259ad0.jpg

下面我們來看看兩者代碼之間到底是怎么運行的。

(1)對于阻塞賦值的情況:

always @(posedge clk or negedge rst_n) begin
    if(!rst_n) c=0;
    else begin
        m = in;
        n = m;
        c = n;
        end
    end

always語句塊對Clk的上升沿敏感,當發生Clk 0~1的跳變時,執行該always語句。

在begin...end語句塊中所有語句是順序執行的,而且最關鍵的是,阻塞賦值是在本語句中“右式計算”和“左式更新”完全完成之后,才開始執行下一條語句的。

在本例中,in的值賦給m以后,再執行n = m;同樣在n的值更新以后,才執行c = n。這樣,最終的計算結果就是in = c。也就是說時鐘上升沿到來的時候,整個語句塊執行完后,in,m,n,c的值都是一樣的,這也就是我們前面說的,in變化之后,m,n,c都跟著變化。所有的語句執行完以后,該always語句等待Clk的上升沿,從而再一次觸發begin...end語句。

總結

完成阻塞賦值的過程為:首先計算等號右邊表達式的結果;接著這個結果存入仿真系統的內部臨時寄存器中,這個寄存器也稱為賦值事件隊列和調度的臨時寄存器。如果賦值時沒有延遲信息,則這個事件立即被調度執行。

(2)對于非阻塞賦值的情況

always @(posedge clk or negedge rst_n) begin
    if(!rst_n) b <=0;
    else begin
        e <=in;
        f <=e;
        b <=f;
        end
    end

首先執行e <= in,產生一個更新事件,將in的當前值賦給e,但是這個賦值過程并沒有立刻執行,而是在事件隊列中處于等待狀態。

然后執行f <= e,同樣產生一個更新事件,將e的當前值(注意上一語句中將in值賦給e的過程并沒有完成,e還是舊值)賦給f,這個賦值事件也將在事件隊列中處于等待狀態。

再執行b <= f,產生一個更新事件,將f的當前值賦給b,這個賦值事件也將在事件隊列中等待執行。

這時always語句塊執行完成,開始對下一個Clk上升沿敏感。也就是說,使用非阻塞賦值方式進行賦值時,各個賦值語句同步執行;因此,通常在一個時鐘沿對臨時變量進行賦值,而在另一個時鐘沿對其進行采樣。

那么什么時候才執行那3個在事件隊列中等待的事件呢?只有當當前仿真時間內的所有活躍事件和非活躍事件都執行完成后,才開始執行這些非阻塞賦值的更新事件。這樣就相當于將in、e和f的值同時賦給了e、f和b。

注:

*仿真器首先按照仿真時間對事件進行排序,然后再在當前仿真時間里按照事件的優先級順序進行排序。

*活躍事件是優先級最高的事件。在活躍事件之間,它們的執行順序是隨機的。阻塞賦值(=)、連續賦值(assign)以及非阻塞賦值的右式計算等都屬于活躍事件。

總結 :

非阻塞語句的執行過程為:首先,它會把非阻塞賦值放入調度隊列中;接著,仿真工具開始執行下一條語句而不等待當前這條語句執行完畢。也就是說,先計算出等號右邊表達式的結果,再把這個結果的賦值操作保存在事件隊列中,等輪到事件被調度的時候,把這個結果賦值給等號左邊。如果沒有指定等號右邊的延遲,賦值的操作會發生在當前時間單位的最后時刻。

知道了阻塞賦值和非阻塞賦值的區別之后,大家肯定就會關心什么時候該用阻塞賦值什么時候該用非阻塞賦值,下面我簡單的說幾句:

賦值的類型的選擇取決于建模的邏輯類型。一般情況是這樣的(也有特殊情況):
(1)在時序邏輯電路中一般使用非阻塞賦值。
非阻塞賦值在塊結束后才完成賦值操作,此賦值方式可以避免在仿真出現冒險和競爭現象。
(2)在組合邏輯電路中一般使用阻塞賦值。
使用阻塞方式對一個變量進行賦值時,此變量的值在在賦值語句執行完后就立即改變。
(3)在assign語句中必須使用阻塞賦值語句


希望大家在懂得了阻塞和非阻塞語句的區別之后,能夠很好的在自己的項目中靈活地運用,這也是大家面試的時候,必須會面對的一個問題,希望大家能夠掌握

編輯:jq


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Verilog
    +關注

    關注

    29

    文章

    1366

    瀏覽量

    111918
  • HDL
    HDL
    +關注

    關注

    8

    文章

    330

    瀏覽量

    47852
  • 阻塞
    +關注

    關注

    0

    文章

    24

    瀏覽量

    8253

原文標題:Verilog HDL中阻塞語句和非阻塞語句的區別

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    詳解TIA Portal SCL編程語言中的IF語句

    IF 語句是編程中最基本和最重要的控制結構之一,它的主要作用是根據條件決定程序的執行路徑,IF 語句是編程實現邏輯判斷和決策的基礎。
    的頭像 發表于 05-24 15:01 ?407次閱讀
    詳解TIA Portal SCL編程語言中的IF<b class='flag-5'>語句</b>

    在testbench如何使用阻塞賦值和阻塞賦值

    本文詳細闡述了在一個testbench,應該如何使用阻塞賦值與阻塞賦值。首先說結論,建議在testbench,對時鐘信號(包括分頻時鐘
    的頭像 發表于 04-15 09:34 ?561次閱讀
    在testbench<b class='flag-5'>中</b>如何使用<b class='flag-5'>阻塞</b>賦值和<b class='flag-5'>非</b><b class='flag-5'>阻塞</b>賦值

    FPGA Verilog HDL語法之編譯預處理

    語句)。Verilog HDL編譯系統通常先對這些特殊的命令進行“預處理”,然后將預處理的結果和源程序一起在進行通常的編譯處理。
    的頭像 發表于 03-27 13:30 ?492次閱讀
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法之編譯預處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數字系統建?!,F實生活多用于專用集成電路
    的頭像 發表于 03-17 15:17 ?2050次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    “串口阻塞”你真的會用嗎?

    導讀在串口通信開發,數據錯亂是常見問題。本文將快速介紹串口標志位的作用及配置方法,幫助解決數據傳輸錯誤。這是一個真實案例,用戶反饋“串口向另外的設備發送數據,發現運行一段時間后,發送的消息會阻塞
    的頭像 發表于 02-13 11:42 ?694次閱讀
    “串口<b class='flag-5'>阻塞</b>”你真的會用嗎?

    TPA3004功放,開機保護,聲音阻塞,為什么?

    TPA3004功放,開機保護,聲音阻塞。過一段時間,芯片發熱后正常。詢求問題解決方法
    發表于 11-08 08:30

    socket編程阻塞阻塞

    在網絡編程, socket 是一個非常重要的概念,它提供了一個抽象層,使得開發者可以不必關心底層的網絡通信細節。 socket 編程阻塞
    的頭像 發表于 11-01 16:13 ?669次閱讀

    Verilog HDL的基礎知識

    本文繼續介紹Verilog HDL基礎知識,重點介紹賦值語句阻塞阻塞、循環
    的頭像 發表于 10-24 15:00 ?1096次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>的基礎知識

    FPGA Verilog HDL有什么奇技巧?

    今天給大俠帶來在FPAG技術交流群里平時討論的問題答疑合集(九),以后還會多推出本系列,話不多說,上貨。 交流問題(一) Q:Verilog 有什么奇技淫巧? A:在 Verilog ,以下這些
    發表于 09-12 19:10

    socket阻塞阻塞區別是什么

    在計算機編程,socket 是一種通信端點,用于在網絡中進行數據傳輸。Socket 可以是阻塞的或阻塞的,這兩種模式在處理數據傳輸時有不同的行為。
    的頭像 發表于 08-16 11:13 ?1160次閱讀

    求助,關于CyU3PUsbHostEpWaitForCompletion函數阻塞問題求解

    主線程)調用該函數時,CyU3PUsbHostEpWaitForCompletion 函數經常阻塞,雖然指定了超時值,但從未返回。 我想應該在主程序線程調用該函數,以避免出現阻塞
    發表于 07-23 07:57

    如何在espconn_gethostbyname上創建阻塞線程?

    在 espconn_gethostbyname 上創建阻塞線程
    發表于 07-10 07:45

    是否可以使用Aurix的CCU6模塊,以阻塞方式在檢測到GPIO下降沿時觸發中斷?

    我想知道,是否可以使用 Aurix 的 CCU6 模塊,以阻塞方式在檢測到 GPIO 下降沿時觸發中斷? TC397 的示例代碼僅將其用于 PWM 生成和時鐘定時,但我很好奇如何將其用于 GPIO 邊沿檢測。
    發表于 07-04 07:00

    FPGA學習筆記---基本語法

    :task...endtask 11、循環語句:for 12、賦值符號:=和<=(阻塞阻塞賦值) 硬件設計的精髓,力求用最簡單的語言描述最復雜的硬件,這也是硬件描述語言的本質
    發表于 06-23 14:58

    請問使用lwip創建socket,該如何做到阻塞的接收發送數據?

    請問使用lwip創建socket,該如何做到阻塞的接收發送數據?
    發表于 06-19 06:02
    主站蜘蛛池模板: 2021国产成人精品久久 | 伊人久久精品成人网 | 美女自熨出白浆视频在线播放 | 久久综合97色综合网 | 国产精品你懂的在线播放 | 神马影院午夜在线 | 久久香蕉国产视频 | 亚洲狠狠婷婷综合久久久久图片 | 一区二区三区影院 | 久久中文字幕综合婷婷 | 日本xxxxx69hd日本| 五月婷婷社区 | 午夜影院免费在线观看 | 免费在线成人网 | 国产精品大全 | 毛色毛片免费观看 | 久久天堂网 | 亚洲高清国产拍精品影院 | 国产福利乳摇在线播放 | 亚洲操 | 日本亚洲免费 | 四虎成人影院网址 | 成人三级在线播放线观看 | 免费午夜不卡毛片 | 久久999| 91极品女神私人尤物在线播放 | 免费又黄又硬又大爽日本 | 免费大秀视频在线播放 | 亚洲精品九色在线网站 | 操操操操网 | 男人女人的免费视频网站 | 俺去啦五月 | 天堂成人网 | 午夜影院免费在线观看 | 成 人 免费 网站 | 午夜在线播放视频在线观看视频 | 国产精品免费久久久免费 | 一区二区三区视频在线 | 黄网站色成年片大免费软件 | free chinese 国产精品 | 99久久999久久久综合精品涩 |