在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

使用Hi-Z緩沖器簡化模擬前端

eeDesigner ? 來源:物聯(lián)網(wǎng)評論 ? 作者:物聯(lián)網(wǎng)評論 ? 2022-02-08 10:16 ? 次閱讀

為了可靠地捕獲高頻信號和快速瞬態(tài)脈沖,示波器和有源探頭等寬帶數(shù)據(jù)采集系統(tǒng)需要高性能模擬前端 (AFE) 信號鏈,該信號鏈必須能夠:

  • (至少)支持 1 V PP信號,以確保高信噪比。
  • 支持 DC 至 500 MHz 的高輸入阻抗 (Hi-Z),以防止被測設備負載。
  • 提供低噪聲和失真以保持高信號保真度。
  • 提供高直流精度。

克服這些設計挑戰(zhàn)的一種方法是創(chuàng)建一種基于復合環(huán)路的方法,該方法將低頻和高頻信號鏈交錯,以獲得直流精度和寬大的信號帶寬。


使用 BUF802 實現(xiàn) ASIC 級性能

視頻“ BUF802:寬帶、高輸入阻抗 JFET 緩沖器”中了解如何更可靠地捕獲寬帶采集系統(tǒng)中的高頻信號和快速瞬態(tài)脈沖。

鑒于實現(xiàn)滿足系統(tǒng)要求的基于復合環(huán)路的電路的復雜性,工程師通常必須設計定制的專用集成電路 (ASIC) 或使用多個分立元件,如圖 1 所示。這兩種選擇都有缺點,包括需要 ASIC 的專業(yè)知識和額外的設計復雜性。這兩種方法在性能和成本方面也有權衡:離散實現(xiàn)比 ASIC 便宜,但無法與它們的性能水平相匹配。

圖 1:帶有精密放大器 AFE 的分立緩沖器復合環(huán)路

在本文中,我將探討離散緩沖器復合環(huán)路實現(xiàn)與使用BUF802 Hi-Z 緩沖器的單芯片實現(xiàn)的設計挑戰(zhàn)。

離散緩沖器復合循環(huán)架構

圖 1 中 Hi-Z AFE 的分立式實現(xiàn)使用精密放大器和基于分立結場效應晶體管 (JFET) 的源極跟隨器電路,配置在復合環(huán)路中。環(huán)路將輸入信號分成低頻和高頻分量,通過兩個不同的電路(傳遞函數(shù))將這兩個分量帶到輸出端,并將它們重新組合以再現(xiàn)凈輸出信號,如圖 2 所示。

圖 2:離散復合環(huán)路低頻和高頻路徑

低頻路徑為凈傳遞函數(shù)提供了良好的直流精度,而基于 JFET 源極跟隨器的高頻路徑使凈傳遞函數(shù)具有寬大的信號帶寬,以及低噪聲和低失真。圖 2 所示電路的主要挑戰(zhàn)之一是實現(xiàn)兩條路徑的平滑交錯,以確保平坦的頻率響應。兩條路徑的傳遞函數(shù)的任何不匹配都會導致凈傳遞函數(shù)頻率響應的不連續(xù)性,從而導致信號保真度的損失。

復合循環(huán)架構的目標

在直流或低頻時,C HF(高頻電容器)開路,電壓輸出(V OUT)由低頻路徑中的精密放大器控制。阿爾法和貝塔電阻網(wǎng)絡的比率控制直流或低頻增益。

在高頻下,C HF短路,精密放大器在有限的增益帶寬積下耗盡帶寬。分立緩沖器用作 JFET 源極,負正負射極跟隨器決定 V OUT。圖 3 中稱為增益 (G) 的離散緩沖級決定了高頻路徑增益。

圖 3:離散緩沖器復合循環(huán)架構

在中頻,由于低頻和高頻路徑都決定了輸出,因此仔細調整各個增益以及極點和零點的相互作用對于確保平坦的頻率響應非常重要。實現(xiàn)中頻增益均衡具有挑戰(zhàn)性,因為相同的組件 C HF和 R HF(高頻電阻)決定了低頻和高頻路徑的極點,如圖 4 所示。

圖 4:離散緩沖器頻率響應

復合環(huán)路應具有平坦的頻率響應和高交叉頻率區(qū)域,以實現(xiàn)低 1/f 噪聲和快速過驅動恢復。

離散實現(xiàn)的復雜性

鑒于低頻和高頻路徑的相互依賴性,如圖 5 所示,C HF和 C F(補償電容器)的值以數(shù)十納法為單位,以實現(xiàn)平坦的頻率響應。但這些值會導致數(shù)十至數(shù)百赫茲的交叉頻率范圍,這會限制信號鏈的直流噪聲性能。

圖 5:低頻和高頻路徑的相互依賴性

離散實現(xiàn)復合環(huán)路的另一個挑戰(zhàn)是精密放大器開環(huán)增益的極點和 R HF和 C HF的電阻電容網(wǎng)絡的極點對低頻路徑中的雙極點網(wǎng)絡有貢獻,從而導致在不穩(wěn)定。在精密放大器上實施一個額外的網(wǎng)絡(在圖 3 中標記為伽馬網(wǎng)絡)將補償這種不穩(wěn)定性,但需要調整以實現(xiàn)更平坦的頻率響應,進一步增加了創(chuàng)建平滑頻率響應的復雜性。操作范圍。

使用 BUF802 實現(xiàn)復合循環(huán)

由于實現(xiàn)分立復合環(huán)路的主要限制之一是低頻和高頻路徑之間的相互依賴性以及需要額外的伽馬網(wǎng)絡進行補償,因此 BUF802 在器件內部具有輔助路徑。將精密放大器的輸出連接到輔助路徑會創(chuàng)建一個復合環(huán)路,同時確保低頻和高頻路徑之間的隔離。隔離不同的頻率路徑會創(chuàng)建更高的交叉頻率區(qū)域并消除伽馬網(wǎng)絡和補償電路。低頻和高頻信號分量在 BUF802 內部重新組合,并在 OUT 引腳處再現(xiàn),如圖 6 所示。

圖 6:具有內部 BUF802 的復合環(huán)路精密放大器

結論

諸如 BUF802 之類的集成 Hi-Z 緩沖器有助于解決基于復合循環(huán)實現(xiàn)的復雜挑戰(zhàn)。BUF802 的輸入/輸出鉗位等集成保護功能有助于保護信號鏈中的后續(xù)階段,減少過驅動恢復時間和輸入電容,并提高系統(tǒng)可靠性。

在為當今的應用考慮 AFE 時,您還必須牢記未來的測量需求,這通常需要額外的帶寬。這種帶寬可以大大提高測量精度,并確保系統(tǒng)設計投資與未來的測試要求保持相關。

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關注

    關注

    5420

    文章

    11971

    瀏覽量

    367371
  • 緩沖器
    +關注

    關注

    6

    文章

    2037

    瀏覽量

    46689
  • 模擬前端
    +關注

    關注

    3

    文章

    216

    瀏覽量

    30341
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    如何使用 Hi-Z 緩沖器簡化AFE設計

    BUF802等集成式Hi-Z緩沖器有助于解決基于復合環(huán)路實施的復雜難題。BUF802的集成保護功能(如輸入/輸出鉗位)有助于保護信號鏈中的后續(xù)級,減少過驅恢復時間和輸入電容,并提高系統(tǒng)可靠性。
    發(fā)表于 01-25 14:11 ?2202次閱讀
    如何使用 <b class='flag-5'>Hi-Z</b> <b class='flag-5'>緩沖器</b><b class='flag-5'>簡化</b>AFE設計

    引導時的兩用配置引腳保持在hi-z嗎?

    hi-z狀態(tài),除了配置中涉及的所有引腳;在第三階段它采樣“M [1:0]位的”加載模式類型“然后繼續(xù)。我的問題是,如果我選擇一個特定的固定啟動模式,我打算不改變它永遠,我可以安全地連接不涉及此類配置
    發(fā)表于 01-25 09:29

    單輸入邏輯門(數(shù)字緩沖器)這些特性你知道嗎?

    用,并且高阻抗狀態(tài)Hi-Z存在于輸出上。高電平有效的三態(tài)緩沖器還可以具有反相輸出以及其高阻抗狀態(tài),從而產(chǎn)生如圖所示的高電平有效的三態(tài)反相緩沖器。有源“ HIGH”反相三態(tài)緩沖器符號真相
    發(fā)表于 01-26 09:16

    使用Hi-Z緩沖器簡化AFE設計的教程

    增加設計復雜性。這兩種方案還需要在性能和成本方面進行權衡:分立式實施比ASIC成本低,但不符合性能等級的要求。圖1:具有精密放大器模擬前端的分立式緩沖器復合環(huán)路本文將探討與全新BUF802 H
    發(fā)表于 11-03 07:56

    有什么辦法可以在reset的時候把DP&DN的狀態(tài)改成Hi-Z嗎?

    當復位信號RST_N有效時,PTN3222CUK的DP&DN引腳狀態(tài)如何?(Hi-Z?下拉?上拉?無變化?)如果不是Hi-Z狀態(tài),有什么辦法可以在reset的時候把DP&DN的狀態(tài)改成Hi-Z嗎?(例如,在復位時切斷 3.3 V
    發(fā)表于 03-30 09:04

    緩沖器,緩沖器是什么?

    緩沖器,緩沖器是什么? buffer   中文譯名: 緩沖緩沖器緩沖液  解釋:1、 電信設備。在數(shù)據(jù)傳輸中,用來彌補不同數(shù)據(jù)處
    發(fā)表于 03-08 13:30 ?2617次閱讀

    現(xiàn)代DAC和DAC緩沖器有助于提升系統(tǒng)性能、簡化設計

    現(xiàn)代DAC和DAC緩沖器有助于提升系統(tǒng)性能、簡化設計
    發(fā)表于 01-04 17:50 ?0次下載

    低功耗CMOS模擬緩沖器設計_張佳佳

    低功耗CMOS模擬緩沖器設計_張佳佳
    發(fā)表于 03-19 11:29 ?2次下載

    利用Hi-Z緩沖器緩沖簡化高性能模擬前端信號鏈設計

    由于部署滿足系統(tǒng)要求的基于復合環(huán)路的電路非常復雜,工程師通常需要設計定制的應用特定集成電路 (ASIC) 或使用多個分立式元件,如圖 1 所示。這兩種方案都存在弊端,包括需要專門的 ASIC 專業(yè)知識,同時還會增加設計復雜性。這兩種方案還需要在性能和成本方面進行權衡:分立式實施比 ASIC 成本低,但不符合性能等級的要求。
    的頭像 發(fā)表于 01-25 16:15 ?1777次閱讀
    利用<b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b><b class='flag-5'>緩沖</b><b class='flag-5'>簡化</b>高性能<b class='flag-5'>模擬</b><b class='flag-5'>前端</b>信號鏈設計

    探討與全新BUF802 Hi-Z緩沖器單芯片設計

    本文將探討與全新BUF802 Hi-Z緩沖器單芯片實施相比,分立式緩沖器復合環(huán)路實施存在的設計難題。
    的頭像 發(fā)表于 02-11 11:58 ?4240次閱讀
    探討與全新BUF802 <b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b>單芯片設計

    使用Hi-Z緩沖器簡化高性能模擬前端設計

    為了可靠地捕獲高頻信號和快速瞬態(tài)脈沖,示波器和有源探頭等寬帶寬數(shù)據(jù)采集系統(tǒng)需要滿足以下要求的高性能模擬前端(AFE)信號鏈。
    的頭像 發(fā)表于 02-15 10:46 ?1997次閱讀
    使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b><b class='flag-5'>簡化</b>高性能<b class='flag-5'>模擬</b><b class='flag-5'>前端</b>設計

    什么是時鐘緩沖器(Buffer)?時鐘緩沖器(Buffer)參數(shù)解析

    的扇出型緩沖器,是一種將一路時鐘源信號通過頻率復制生成多路時鐘信號的器件,通常時鐘緩沖器還兼具有時鐘分配,格式轉換和電平轉換的功能。 對于需要多路時鐘信號的電子系統(tǒng)來說,時鐘源加時鐘緩沖器的方案可以有效降低系統(tǒng)成本,
    發(fā)表于 10-18 18:36 ?2.9w次閱讀
    什么是時鐘<b class='flag-5'>緩沖器</b>(Buffer)?時鐘<b class='flag-5'>緩沖器</b>(Buffer)參數(shù)解析

    如何使用Hi-Z緩沖器簡化AFE設計

    如何使用Hi-Z緩沖器簡化AFE設計
    發(fā)表于 10-28 11:59 ?0次下載
    如何使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b><b class='flag-5'>簡化</b>AFE設計

    集成式Hi-Z緩沖器助力于解決復合環(huán)路實施的復雜難題

    集成式Hi-Z緩沖器助力于解決復合環(huán)路實施的復雜難題
    的頭像 發(fā)表于 12-22 17:48 ?929次閱讀
    集成式<b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b>助力于解決復合環(huán)路實施的復雜難題

    如何使用Hi-Z緩沖器簡化AFE設計

    由于部署滿足系統(tǒng)要求的基于復合環(huán)路的電路非常復雜,工程師通常需要設計定制的應用特定集成電路(ASIC)或使用多個分立式元件,如圖1所示。這兩種方案都存在弊端,包括需要專門的ASIC專業(yè)知識,同時還會增加設計復雜性。這兩種方案還需要在性能和成本方面進行權衡:分立式實施比ASIC成本低,但不符合性能等級的要求。
    的頭像 發(fā)表于 03-16 10:16 ?765次閱讀
    如何使用<b class='flag-5'>Hi-Z</b><b class='flag-5'>緩沖器</b><b class='flag-5'>簡化</b>AFE設計
    主站蜘蛛池模板: 午夜国产精品视频 | 亚洲va国产日韩欧美精品色婷婷 | 最新激情网站 | 成熟女性毛茸茸xx免费视频 | 全日本爽视频在线 | 狠狠色丁香久久婷婷综合丁香 | 亚洲 成人 欧美 自拍 | 天堂中文在线资源 | 婷婷久久久五月综合色 | 久久青 | 欧美亚洲综合另类成人 | 国产成人精品午夜二三区 | 午夜大片在线观看 | 性欧美精品久久久久久久 | 国产精品毛片天天看片 | 91啪免费网站在线观看 | 国产在线视频你懂的 | 黄色在线播放网站 | 手机在线观看你懂得 | 国产精品99r8免费视频2022 | 午夜影院日韩 | 国产亚洲一区二区精品 | 久久久久女人精品毛片九一 | 女的扒开尿口让男人桶 | 色97色| 天天看天天碰 | 99涩涩| 色av.com| 美女视频网站免费播放视 | 亚州 色 图 综合 | 亚洲伊人色一综合网 | 福利视频亚洲 | h国产| 欧美色图亚洲激情 | 自拍偷自拍亚洲精品被多人伦好爽 | 午夜视频在线免费看 | 国产欧美一区二区日本加勒比 | 全部免费特黄特色大片农村 | 亚洲男人天堂网址 | 97视频hd| 亚洲激情四射 |