在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

怎樣測量加法器的速度?器件延遲的時間長度!

范哲 ? 來源:80度 ? 作者:80度 ? 2022-10-30 17:53 ? 次閱讀

S分段C覆蓋并行加法器

第一章:設計

經過學習,行波進位加法器RCA和超前進位加法器CLA后。

自己動手設計一個八位二進制加法器。

經過分析,二進制加法,可以分成三種情況。

poYBAGNc-R2AMEM0AAClrJC_E40819.png

A:最特殊情況,兩個八位二進制數的相同位,不同時為1,這樣就不會產生進位。

B:特殊情況,兩個數相加,產生進位C,但是更高一位的S是0。

Ω:普通情況,產生進位后,需要繼續進位的情況。

對于A:8個半加器就可以輸出正確答案。

對于B:8個半加器輸出S和C,用Cn和Sn+1異或,就可以輸出正確答案。

對于Ω:就需要發現規律。

當低位C向高位S進位時,有兩種情況。

S=0,則直接進位。

S=1,則本位異或為0,進位C向更高位,繼續進位,直到遇見S=0。

所以需要一種靈活的電路,當S=1時,能夠把低位C搬運到高位去。

把S組成的0111結構稱為段,C=0時,異或出結果0111。C=1時,異或出結果1000。進位將是向段進位的。

下圖就是最終電路設計。使用八個串聯的傳輸門,由各位的S控制通斷,靈活分配進位C。

pYYBAGNc-R2AI9BpAAK5UcPCmys724.png

由于低位C為1,向高位進位,S為0時,N邏輯傳輸門截止,P邏輯傳輸門導通,本位C可以通過P邏輯傳輸門進入到下級異或門參與運算得到運算結果;當S為1時,N邏輯傳輸門導通,P邏輯傳輸門截止,此時本位C無法參與下級異或門運算,低位C則可以通過N邏輯傳輸門進入下級異或門參與運算,直到遇到S=0時停止。低位C和段內S異或運算,得到計算結果。依次從低位到高位看S的值,從S為1開始到S為0,稱之為一段,此段內的所有C都會被低位C(本級S為1的上一級C)“覆蓋”,結果為新C。當S出現極端情況0111...0結構的段時,最低位的C覆蓋所有高位C參與運算。

計算機是如何計算的(視頻有利于理解設計)

1探索篇

2設計篇

3優化篇

第二章:proteus驗證。示波器測延遲

經過Proteus 7.8的驗證,設計的加法器,能夠計算出正確結果。

使用虛擬示波器測出RCA和SCA(本設計)的延遲時間:

加法器延遲 4位 8位 16位 32位
RCA 1.3微秒 1.64微秒 2.4微秒 3.8微秒
SCA 1.4微秒 1.4微秒 1.4微秒 1.4微秒

RCA:

poYBAGNc-R2AdpO_AAUuOXTeboY462.png

pYYBAGNc-R2AHE6nAAV73QlYrCU357.pngpYYBAGNc-R2AGg1fAARRgiaI6YI290.pngpoYBAGNc-R2AFYT6AANv5oFKEUQ451.png

SCA:

poYBAGNc-R6AKMwGAAUMCGafuAM291.pngpoYBAGNc-R6AZGFeAAV_bW3BAQo403.pngpoYBAGNc-R6AdnCFAASVFbyamtA128.pngpYYBAGNc-R6Adbh1AAQA84kROlU017.png

以上是,Proteus7.8的測試結果

第三章:multisim驗證。示波器測延遲

使用multisim 14的虛擬示波器測出RCA和SCA(本設計)的延遲時間:

加法器延遲 4位 8位 16位
RCA 723納秒 1439納秒 2879納秒
SCA 454納秒 454納秒 454納秒

RCA:

poYBAGNc-R6ASSBnAAVACJSCncc500.pngpYYBAGNc-R6AZV5gAAVACJSCncc074.pngpYYBAGNc-R6ALSVJAAVfvOSo4cw994.png

SCA:

pYYBAGNc-R6AIcSfAAT_3ATTduc421.pngpoYBAGNc-R-AZM-EAAUNWDjUKbE160.pngpoYBAGNc-R6ARS8UAAWldrptKqk057.png

以上是,multisim 14的測試結果

第四章:PCB實物驗證延遲

由于模擬軟件的延遲測試,僅僅只能參考。

計劃利用74HC系列芯片,制作出RCA和SCA(本設計)的PCB電路板。使用示波器對兩種加法器進行對比。

SCA-4示波器測延遲:

pYYBAGNc-R-AaveZAAQHDrz9LlM322.png

RCA-4示波器測延遲:

pYYBAGNc-R-AeaXVAAOGPDPoPHY247.png

實物圖:

pYYBAGNc-ayAZR5BAC4ukU2Jj_c933.png

中間兩行是輸入開關,為A1-4,B1-4D的輸入,SW9為Cin。

上半部分的5顆芯片,組成RCA-4,

下半部分的6顆芯片,組成SCA-4。LED輸出結果。

開關向右波動為3V,開關向左波動為0V。

圖中A為1111,B為0000。輸出LED顯示1111。

結果正確。

已經試過所有的4位加法,全部正確。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路設計
    +關注

    關注

    6678

    文章

    2466

    瀏覽量

    205475
  • Proteus
    +關注

    關注

    79

    文章

    1692

    瀏覽量

    106894
  • 加法器
    +關注

    關注

    6

    文章

    183

    瀏覽量

    30246
收藏 人收藏

    評論

    相關推薦

    運算放大器的同相加法器和反相加法器

      運算放大器構成加法器 可以分為同相加法器和反相加法器
    發表于 08-05 17:17 ?3.2w次閱讀
    運算放大器的同相<b class='flag-5'>加法器</b>和反相<b class='flag-5'>加法器</b>

    什么是加法器加法器的原理是什么 ?

    什么是加法器加法器的原理是什么 反相加法器等效原理圖解析
    發表于 03-11 06:30

    加法器,加法器是什么意思

    加法器,加法器是什么意思 加法器 :  加法器是為了實現加法的。  即是產生數的和的裝置。加數和被加數為輸入,和數與
    發表于 03-08 16:48 ?5595次閱讀

    十進制加法器,十進制加法器工作原理是什么?

    十進制加法器,十進制加法器工作原理是什么?   十進制加法器可由BCD碼(二-十進制碼)來設計,它可以在二進制加法器的基礎上加上適當的“校正”邏輯來實現,該校正邏
    發表于 04-13 10:58 ?1.4w次閱讀

    FPU加法器的設計與實現

    浮點運算器的核心運算部件是浮點加法器,它是實現浮點指令各種運算的基礎,其設計優化對于提高浮點運算的速度和精度相當關鍵。文章從浮點加法器算法和電路實現的角度給出設計
    發表于 07-06 15:05 ?47次下載
    FPU<b class='flag-5'>加法器</b>的設計與實現

    8位加法器和減法器設計實習報告

    8位加法器和減法器設計實習報告
    發表于 09-04 14:53 ?134次下載

    同相加法器電路原理與同相加法器計算

    同相加法器輸入阻抗高,輸出阻抗低 反相加法器輸入阻抗低,輸出阻抗高.加法器是一種數位電路,其可進行數字的加法計算。當選用同相加法器時,如A輸
    發表于 09-13 17:23 ?5.8w次閱讀
    同相<b class='flag-5'>加法器</b>電路原理與同相<b class='flag-5'>加法器</b>計算

    怎么設計一個32位超前進位加法器

    最近在做基于MIPS指令集的單周期CPU設計,其中的ALU模塊需要用到加法器,但我們知道普通的加法器是串行執行的,也就是高位的運算要依賴低位的進位,所以當輸入數據的位數較多時,會造成很大的延遲
    發表于 07-09 10:42 ?2.1w次閱讀
    怎么設計一個32位超前進位<b class='flag-5'>加法器</b>?

    12位加法器的實驗原理和設計及腳本及結果資料說明

    加法器是數字系統中的基本邏輯器件。例如:為了節省資源,減法器和硬件乘法器都可由加法器來構成。但寬位加法器
    發表于 04-15 08:00 ?4次下載
    12位<b class='flag-5'>加法器</b>的實驗原理和設計及腳本及結果資料說明

    加法器設計代碼參考

    介紹各種加法器的Verilog代碼和testbench。
    發表于 05-31 09:23 ?19次下載

    加法器的原理及采用加法器的原因

    有關加法器的知識,加法器是用來做什么的,故名思義,加法器是為了實現加法的,它是一種產生數的和的裝置,那么加法器的工作原理是什么,為什么要采用
    的頭像 發表于 06-09 18:04 ?5271次閱讀

    鏡像加法器的電路結構及仿真設計

    鏡像加法器是一個經過改進的加法器電路,首先,它取消了進位反相門;
    的頭像 發表于 07-07 14:20 ?3034次閱讀
    鏡像<b class='flag-5'>加法器</b>的電路結構及仿真設計

    同相加法器和反相加法器的區別是什么

    同相加法器和反相加法器是運算放大器在模擬電路設計中常用的兩種基本電路結構,它們在信號處理方面有著不同的特性和應用場景。
    的頭像 發表于 05-23 14:35 ?2900次閱讀

    加法器的原理是什么 加法器有什么作用

    加法器是數字電路中的基本組件之一,用于執行數值的加法運算。加法器的基本原理和作用可以從以下幾個方面進行詳細闡述。
    的頭像 發表于 05-23 15:01 ?3496次閱讀
    <b class='flag-5'>加法器</b>的原理是什么 <b class='flag-5'>加法器</b>有什么作用

    串行加法器和并行加法器的區別?

    串行加法器和并行加法器是兩種基本的數字電路設計,用于執行二進制數的加法運算。它們在設計哲學、性能特點以及應用場景上有著明顯的區別。
    的頭像 發表于 05-23 15:06 ?2898次閱讀
    主站蜘蛛池模板: 国产精品欧美激情第一页 | 亚洲精品福利视频 | 国产中日韩一区二区三区 | 欧美另类videos | 美女黄网站人色视频免费国产 | 韩国电影天堂网 | 国产盗摄女厕美女嘘嘘 | 女性一级全黄生活片在线播放 | 91婷婷色涩涩 | 曰本毛片 | 国产人免费人成免费视频 | 二级片在线 | 女人张开腿 让男人桶视频 女人张开腿等男人桶免费视频 | 国产免费一级高清淫日本片 | 91网站免费在线观看 | 四虎a456tncom | 91免费网站在线看入口黄 | 男女免费在线视频 | 亚洲黄色三级视频 | 亚洲欧美在线一区二区 | 国产午夜视频在线观看第四页 | 日本理论在线 | 国产亚洲综合精品一区二区三区 | 欧洲国产精品精华液 | av72成人 | 国产午夜视频在线观看第四页 | 美女视频黄a视频免费全过程 | 天堂bt资源在线官网 | 77788色淫网站免费观看 | 亚洲区一二三四区2021 | 天天射夜夜骑 | 亚洲日本色图 | 亚洲午夜久久久久影院 | 色多多视频在线观看 | 一区视频在线 | 怡红院黄色 | 午夜两性色视频免费网站 | 毛片在线不卡 | 天天摸天天添人人澡 | 手机看片自拍 | 精品国产污污免费网站入口 |