在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

fpga項目開發感言

潘文明 ? 來源:明德揚吳老師 ? 作者:明德揚吳老師 ? 2022-11-08 17:59 ? 次閱讀

fpga項目開發除了技術過硬之外,還需要一些合作的心態去看待項目,下面是我操刀過這么多的fpga項目外包服務的體會:

1.要和人配合。

以我們做硬件的工程師為例,測試的時候一般都需要軟件的配合,一個對硬件來說無比復雜的工作,可能在軟件工程師看來就是幾行簡單的代碼。所以要和人配合,多聽聽別人的意見,這樣必然可以產生新的know-how從而加快測試和開發的速度,退一步講,至少沒有壞處。

2.測試還是要別人來做。

開發者看待自己的產品有如看待自己,大多是沒有勇氣去發現缺點的。一是源自自尊心,二是為了避免額外的工作。所以就算有問題,如果不嚴重就藏著掖著。但是這對項目來說是不行的,所以測試,verification,一定要旁人來做。

3.多點時間思考。

出現問題后,不要急著修改。要思考推測可能的原因,想清楚后把這些可能的原因都用debug pin或者chipscope引出來。


4.注意復用已有的debug pin。

很多時候,在測試過程中產生了一大堆測試信號,但是時間一長就忘了復用。實際上,當一個問題產生的時候,通過反復觀察已有的debug-pin或許足以發現問題根源,而無需再引出新的pin,并浪費時間去綜合和PAR。


5.仿真加時序足矣。

數字電路時鐘同步的設計原則下,其功能通過simulation就可以驗證。simulation的結果和PAR后產生的FPGA-image完全等價。當然FPGA也要遵循同樣的設計原則:即時鐘同步。所以對于PAR的結果首先就要確保其時鐘同步的特性。體現為寄存器之間的path必須在一個時鐘周期內完成。(當然有其他約束的例外。)同時要滿足FPGA器件的setup和hold要求。一旦出現timing-error必須通過各種途徑消除error,因為error的存在,意味著時鐘同步的大前提已經被破壞,這時,simulation取得的結果和FPGA是不等價的,繼續測試也毫無意義了。

6.注意不可控的接口部分。

FPGA內部的寄存器之間的timing完全可以通過PAR報告來確認是否有問題。但是和外界的接口部分卻充滿了疑問。我們一般通過假定的input-delay和output-delay來對接口部分進行約束。由于從一開始就施加的是假定的delay,所以即使沒有timing-error,其結果也存在諸多疑問。以我正在進行的測試為例,模塊內部loopback測試完全正常,但是一過cable,傳到對方FPGA,則馬上產生很多誤碼。由于simulation沒有問題,所以必然是我們的某個假定出現了問題,尤其是時鐘同步的假定會得不到滿足。這時候,就要想盡一切辦法,使接口也滿足假定的條件,或者調整設計,將不理想的接口adapting成理想的接口。


7.向直接上司匯報情況,尋求各種可能的許可。

懶得向直接上司匯報情況時,萬一出現進度或者結果不符,所有責任都需要本人承擔。如果提前向上司匯報情況并取得許可,則一切后果都在可控范圍內。比如,工作繁忙時又被派給新的任務,則不能一味逆來順受。應該向上司說明困難,并提前想好一個可行的解決方案供上司參考。


8.外部接口是最大障礙。

如前所述,FPGA內部如果timing沒有問題的話,一般和仿真結果是一致的,問題是外部的接口,包括cable連線等,不在我們確切控制的范圍內,比如其延時特性在40Mhz下仍然正常,但是在80Mhz時可能出現不可預料的情況。所以應該盡量使用經過驗證的"cable--frequency"組合。或者通過設備測量并確認外部接口的延時特性。這樣可以進行有針對性的調整。我最近的教訓就是花了整整一個月調整并測試內部的結構,但是仍然失敗。結果發現由于cable的問題,80Mhz的信號(數據+使能+others)無法正常并行傳輸。如果換成40Mhz的信號就通過了。

9.綜合PR后的結果要和代碼等價。

前面提到仿真加時序足矣,這里面的前提是PR的結果和原始代碼要等價。為了確認這一點,就要把握syn和pr過程中的所有warning以及error,warning的內容不是完全可以忽略的。要特別關注綜合報表中的以下內容:unused ports, removal of redundant logic, latch inference,simulation mismatch等等。在報表中輸入關鍵字查找即可。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21798

    瀏覽量

    606057
收藏 人收藏

    評論

    相關推薦

    用MATLAB或者C語言開發FPGA有什么問題嗎

    最近有個項目領導要求用MATLAB開發FPGA,有大佬用MATLAB或者C語言開發FPGA的嗎,有沒有什么問題,需要注意什么問題嗎
    發表于 01-26 09:57

    使用IP核和開源庫減少FPGA設計周期

    FPGA 開發的目標是按時、按質交付項目。 然而,這一目標說起來簡單,實現起來老費勁了。根據業內最廣泛的調查之一,西門子威爾遜集團 2022 年的調查(https
    的頭像 發表于 01-15 10:47 ?140次閱讀
    使用IP核和開源庫減少<b class='flag-5'>FPGA</b>設計周期

    正點原子fpga開發指南

    定制硬件加速的應用。 1. 開發環境搭建 1.1 安裝Xilinx Vivado Vivado是Xilinx提供的綜合設計環境,用于設計、仿真和調試FPGA項目。從Xilinx官網下載并安裝最新版
    的頭像 發表于 11-13 09:35 ?715次閱讀

    正點原子fpga開發板不同型號

    正點原子作為國內領先的FPGA開發板供應商,其產品線覆蓋了從入門級到高端應用的各個領域。這些開發板不僅適用于學術研究,還廣泛應用于工業控制、通信、圖像處理等多個領域。 1. 入門級開發
    的頭像 發表于 11-13 09:30 ?1256次閱讀

    ARM開發板與FPGA的結合應用

    一、引言 ARM開發板是一種基于ARM架構的嵌入式開發平臺,具有高性能、低功耗的特點。FPGA是一種可編程的數字電路,可以根據需要配置不同的邏輯功能。將ARM開發板與
    的頭像 發表于 11-05 11:42 ?717次閱讀

    3568F-FPGA案例開發手冊

    3568F-FPGA案例開發手冊
    的頭像 發表于 04-16 11:30 ?1335次閱讀
    3568F-<b class='flag-5'>FPGA</b>案例<b class='flag-5'>開發</b>手冊

    fpga開發需要掌握哪些編程語言

    FPGA(現場可編程門陣列)開發涉及多種編程語言和技術.
    的頭像 發表于 03-27 14:34 ?1628次閱讀

    fpga開發一般用什么軟件

    FPGA(現場可編程門陣列)開發通常使用一系列專門的軟件工具,這些工具涵蓋了從設計、仿真到編譯和調試的整個流程。
    的頭像 發表于 03-15 14:43 ?3573次閱讀

    fpga開發是什么意思

    FPGA開發是指利用現場可編程邏輯門陣列(Field Programmable Gate Array,簡稱FPGA)進行硬件設計和實現的過程。FPGA是一種可編程的邏輯器件,它允許用戶
    的頭像 發表于 03-15 14:28 ?1297次閱讀

    fpga仿真軟件有哪些

    此外,還有一些其他的FPGA仿真軟件,如Gvim和ISE等,可以根據具體需求和開發環境進行選擇。需要注意的是,不同的FPGA仿真軟件可能具有不同的特點和優勢,開發者需要根據自己的需求和
    的頭像 發表于 03-15 14:00 ?4295次閱讀

    fpga開發板是什么?fpga開發板有哪些?

    FPGA開發板是一種基于FPGA(現場可編程門陣列)技術的開發平臺,它允許工程師通過編程來定義和配置FPGA芯片上的邏輯電路,以實現各種數字
    的頭像 發表于 03-14 18:20 ?2228次閱讀

    fpga用的是什么編程語言 fpga用什么語言開發

    和VHDL都是用于邏輯設計的硬件描述語言,并且都已成為IEEE標準。它們能形式化地抽象表示電路的結構和行為,支持邏輯設計中層次與領域的描述,具有電路仿真與驗證機制以保證設計的正確性,并便于文檔管理和設計重用。 fpga用什么語言開發 F
    的頭像 發表于 03-14 17:09 ?3635次閱讀

    fpga與嵌入式的區別 嵌入式和fpga開發有什么關系

    的,無法進行大規模的硬件級別的修改。這意味著FPGA能更靈活地適應不同的應用場景和變化的需求。 開發周期:FPGA開發周期相對較短,因為它可以通過重新編程來實現新功能。相比之下,嵌入
    的頭像 發表于 03-14 17:04 ?7072次閱讀

    fpga開發板使用教程

    FPGA開發板的使用教程主要包括以下幾個關鍵步驟。
    的頭像 發表于 03-14 15:50 ?1257次閱讀

    Lattice Insights 簡化FPGA設計和開發

    通過萊迪思Insights簡化FPGA設計和開發 人工智能和機器學習的持續發展正在重塑生活方式和工作場所,現在隨著基礎模型和生成式人工智能(AI)的出現,這種重塑更為明顯。數字化轉型的深入會帶來
    的頭像 發表于 02-20 17:22 ?2103次閱讀
    Lattice Insights 簡化<b class='flag-5'>FPGA</b>設計和<b class='flag-5'>開發</b>
    主站蜘蛛池模板: 性中国videosex国产孕妇 | 边摸边吃奶边做视频叫床韩剧 | 久久xxx | 97人人揉人人捏人人添 | 中文字幕一二三区 | 成人欧美一区二区三区黑人免费 | 手机在线看a | 日日拍夜夜嗷嗷叫狠狠 | 韩国理论三级在线观看视频 | 性色aⅴ闺蜜一区二区三区 性色成人网 | 天堂网在线最新版官网 | 久久夜色精品国产噜噜小说 | 国内视频一区二区 | h视频免费在线 | 人人爽人人干 | 亚洲你懂的 | 一级做a爰片久久毛片免费 一级做a爰片久久毛片免费看 | 色多多18免费观看 | 色射啪| 全部免费特黄特色大片农村 | 日本高清视频色www在线观看 | 人人干夜夜操 | 大量真实偷拍情侣视频野战 | 综合六月| 成人特黄午夜性a一级毛片 成人网18免费下 | 又色又爽又黄视频 | h视频在线观看网站 | 午夜香港三级在线观看网 | 欧美一区二区三区在线观看 | 天天摸天天做天天爽 | 久久精品免费观看视频 | 亚洲最大成人综合网 | 色网站免费看 | 欧美行爱| 狠狠操狠狠 | 日韩欧美一卡二区 | 男女刺激性视频大片 | 免费人成在线观看网站 | 免费一级特黄特色黄大任片 | 爱爱小视频免费 | 韩国三级视频在线 |