91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Problem 80-89(觸發器和鎖存器(1))

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-11-10 10:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

HDLBits: 在線學習 SystemVerilog(十四)-Problem 80-89(觸發器和鎖存器(1))

HDLBits 是一組小型電路設計習題集,使用 Verilog/SystemVerilog 硬件描述語言 (HDL) 練習數字硬件設計~

網址如下:

https://hdlbits.01xz.net/

關于HDLBits的Verilog實現可以查看下面專欄:

https://www.zhihu.com/column/c_1131528588117385216

縮略詞索引

  • SV:SystemVerilog

從今天開始新的一章-時序電路,包括觸發器、計數器、移位寄存器、狀態機等。

今天更新觸發器和鎖存器,這也是FPGA部分需要了解的基礎部分。

觸發器和鎖存器

觸發器全知道

FPGA的設計中為什么避免使用鎖存器

Problem 80-Dff

SystemVerilog中程序塊的使用

SystemVerilog-程序塊 (procedural blocks)

題目說明

D 觸發器是一個電路,存儲 1bit 數據,并定期地根據觸發器的輸入(d)更新這 1 bit 數據,更新通常發生在時鐘上升沿(clk)。存儲的數據會通過輸出管腳(q)輸出。

1d06180c-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits

本題要求利用always程序塊創建一個D觸發器。

模塊端口聲明

moduletop_module(
inputclk,//Clocksareusedinsequentialcircuits
inputd,
outputregq);

題目解析

moduletop_module(
inputlogicclk,//Clocksareusedinsequentialcircuits
inputlogicd,
outputlogicq);//

//Useaclockedalways_ffblock
//copydtoqateverypositiveedgeofclk
//Clockedalways_ffblocksshouldusenon-blockingassignments

always_ff@(posedgeclk)begin
q<=?d?;
????end
endmodule

1d182c04-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

1d27194e-6091-11ed-8abf-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

這一題就結束了。

Problem 81-Dff8

題目說明

實現 8 個 D 觸發器。

模塊端口聲明

moduletop_module(
inputclk,
input[7:0]d,
output[7:0]q
);

題目解析

不需要將上面的電路復制八遍,只需將輸入輸出的位寬提高到八位即可,綜合器會幫我們實現我們需要的8個觸發器。

moduletop_module(
inputlogicclk,
inputlogic[7:0]d,
outputlogic[7:0]q
);

always_ff@(posedgeclk)begin
q<=?d?;
????end
endmodule

1d47aa6a-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

1d551506-6091-11ed-8abf-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

這一題就結束了。

Problem 82-Dff8r

題目說明

在上一題基礎上加上同步復位電路。

模塊端口聲明

moduletop_module(
inputclk,
inputreset,//Synchronousreset
input[7:0]d,
output[7:0]q
);

題目解析

這題難度不大,需要我們舉一反三:明白同步復位和異步復位。

對于電路中的時序元件,把復位信號受到時鐘的控制和復位信號不受時鐘的控制兩種電路分別稱為同步復位電路和異步復位電路。

moduletop_module(
inputlogicclk,
inputlogicreset,//Synchronousreset
inputlogic[7:0]d,
outputlogic[7:0]q
);

always_ff@(posedgeclk)begin
if(reset)q<=?'0;
else
q<=??d?;
????end
endmodule


1d7e6032-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

1d98bdf6-6091-11ed-8abf-dac502259ad0.png

在vivado中綜合的結果如下:

1fe4eaf8-6091-11ed-8abf-dac502259ad0.png

其中,FDRE:D Flip-Flop with Clock Enable and Synchronous Reset 帶使能功能的同步復位D觸發器。

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

這一題就結束了。

Problem 83-Dff8p

題目說明

在上一題同步復位基礎上,觸發器必須復位時候為 0x34 而不是零。所有 DFF 都應由clk的下降沿觸發。

模塊端口聲明

moduletop_module(
inputclk,
inputreset,
input[7:0]d,
output[7:0]q
);

題目解析

moduletop_module(
inputlogicclk,
inputlogicreset,//Synchronousreset
inputlogic[7:0]d,
outputlogic[7:0]q
);

always_ff@(negedgeclk)begin
if(reset)q<=?8'h34;
else
q<=??d?;
????end
endmodule

200544ce-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

2015ece8-6091-11ed-8abf-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

這一題就結束了。

Problem 84-Dff8ar

題目說明

本題中的觸發器引入了異步復位。當異步復位端有效時,觸發器的輸出復位為 0 。

模塊端口聲明

moduletop_module(
inputclk,
inputareset,//activehighasynchronousreset
input[7:0]d,
output[7:0]q
);

題目解析

moduletop_module(
inputlogicclk,
inputlogicareset,//activehighasynchronousreset
inputlogic[7:0]d,
outputlogic[7:0]q
);
always_ff@(posedgeclkorposedgeareset)begin
if(areset)q<=?'0;
else
q<=??d?;
????end

endmodule
20556396-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

207464b2-6091-11ed-8abf-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

下圖是Vivado中綜合的結果:

209a1784-6091-11ed-8abf-dac502259ad0.png

FDC :: D Flip-Flop with Asynchronous Clear 帶異步清除D觸發器;FDCE:D Flip-Flop with Clock Enable and AsynchronousReset 帶使能功能的異步清除D觸發器,相比與FDRE將同步復位變化成異步復位,當同步復位接口為高電平時,直接觸發寄存器復位(置0)。

這一題就結束了。

Problem 85-Dff16e

題目說明

創建一個 16 路 D觸發器。部分情況下,只需要多路觸發器中的一部分觸發器工作,此時可以通過 ena 使能端進行控制。使能端 ena 信號有效時,觸發器在時鐘上升沿工作。

byteena 使能信號以 byte 為單位管理 8 路觸發器在時鐘邊沿觸發與否。byteena [1] 作為 d[15:8] 高位字節的使能端,byteena [0] 則控制 d 的低位字節。

resetn 為同步,低電平有效復位信號。

模塊端口聲明

moduletop_module(
inputclk,
inputresetn,
input[1:0]byteena,
input[15:0]d,
output[15:0]q
);

題目解析

moduletop_module(
inputlogicclk,
inputlogicresetn,
inputlogic[1:0]byteena,
inputlogic[15:0]d,
outputlogic[15:0]q
);

always_ff@(posedgeclk)begin
if(!resetn)q<=?'0;
elsebegin
case(byteena)
2'b01:
q<=?{q[15:8],?d[7:0]};
????????????????2'b10:
q<=?{d[15:8],?q[7:0]};
????????????????2'b11:
q<=?d;
????????????????2'b00:
q<=?q;
????????????endcase
????????end
????end
endmodule


20b73e86-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

20d72660-6091-11ed-8abf-dac502259ad0.png

注意圖中的Ref是參考波形,Yours是你的代碼生成的波形,網站會對比這兩個波形,一旦這兩者不匹配,仿真結果會變紅。

這一題就結束了。

Problem 86-m2014 q4a

題目說明

實現一個如下的電路:

214d5a74-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits

從看到圖片上的電路就應該認出這個基本元器件-鎖存器,同D觸發器對比這個元件沒有 clk 端口,取而代之的是 ena 端口。

1d06180c-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits-D觸發器

鎖存器的特征在于,相較于 D觸發器的觸發事件發生于 clk 時鐘的邊沿,鎖存器鎖存的觸發事件發生于使能端 ena 的電平。

模塊端口聲明

moduletop_module(
inputd,
inputena,
outputq);

題目解析

moduletop_module(
inputlogicd,
inputlogicena,
outputlogicq);

always_latchbegin
if(ena)q<=?d?;
????????else
q<=?q?;
????end
endmodule



從上面的代碼可以看出,SV在硬件描述過程中比Verilog代碼可讀性高很多,一眼就能看出這個電路的功能,而Verilog需要根據描述的功能推測電路功能。

2166bd66-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

2180ae60-6091-11ed-8abf-dac502259ad0.png

注意圖中無波形。但是注意圖中的警告,這個在實際使用中非常重要,鎖存器相比觸發器會消耗更多的資源,所以綜合器會在推斷出鎖存器時產生提醒,防止開發者在不想使用鎖存器時,因為代碼風格等原因誤產生了鎖存器。

這一題就結束了。

Problem 87-m2014_q4b

題目說明

實現一個如下的電路:

21af6aca-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits

模塊端口聲明

moduletop_module(
inputclk,
inputd,
inputar,//asynchronousreset
outputq);

題目解析

AR 代表 asynchronous reset,所以這是一個帶有異步復位的 D 觸發器。

圖中的三角形代表時鐘,不再用 CLK 標出。

moduletop_module(
inputlogicclk,
inputlogicd,
inputlogicar,//asynchronousreset
outputlogicq);

always_ff@(posedgeclkorposedgear)begin
if(ar)q<=?'0;
else
q<=??d?;
????end
endmodule

21c3003a-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

21e58c86-6091-11ed-8abf-dac502259ad0.png

注意圖中無波形。

這一題就結束了。

Problem 88-m2014_q4c

題目說明

實現一個如下的電路:

22059558-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits

模塊端口聲明

moduletop_module(
inputclk,
inputd,
inputr,//synchronousreset
outputq);

題目解析

R 代表 synchronous reset。所以這是一個同步復位的D觸發器。

moduletop_module(
inputlogicclk,
inputlogicd,
inputlogicr,//synchronousreset
outputlogicq);

always_ff@(posedgeclk)begin
if(r)q<=?'0;
else
q<=??d?;
????end
endmodule

221b78d2-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

222fecf4-6091-11ed-8abf-dac502259ad0.png

注意圖中無波形。

這一題就結束了。

Problem 89-m2014_q4d

題目說明

實現一個如下的電路:

230193e4-6091-11ed-8abf-dac502259ad0.png
圖片來自HDLBits

模塊端口聲明

moduletop_module(
inputclk,
inputin,
outputout);

題目解析

觸發器的輸出 q 和輸入信號 in 一起作為異或門的輸入。

moduletop_module(
inputlogicclk,
inputlogicin,
outputlogicout);

varlogicd;

always_combbegin
d=out^in;
end

always_ff@(posedgeclk)begin
out<=?d?;
????end

endmodule

230fd6b6-6091-11ed-8abf-dac502259ad0.png

點擊Submit,等待一會就能看到下圖結果:

23348628-6091-11ed-8abf-dac502259ad0.png

注意圖中無波形。

這一題就結束了。

總結

今天的幾道題就結束了,對于理解觸發器的非常有幫助,尤其同步復位、異步復位及鎖存器的理解非常有幫助,對于這些簡單的代碼,建議放到實際的EDA工具中跑下綜合,查看一下FPGA具體的實現元器件是什么樣,這樣在后期自己設計代碼時候的理解很有幫助。

最后我這邊做題的代碼也是個人理解使用,有錯誤歡迎大家批評指正,祝大家學習愉快~

代碼鏈接:

https://github.com/suisuisi/SystemVerilog/tree/main/SystemVerilogHDLBits


審核編輯 :李倩


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 鎖存器
    +關注

    關注

    8

    文章

    926

    瀏覽量

    42386
  • 觸發器
    +關注

    關注

    14

    文章

    2039

    瀏覽量

    62143
  • 代碼
    +關注

    關注

    30

    文章

    4900

    瀏覽量

    70733

原文標題:總結

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    rs觸發器的工作原理 rs觸發器和sr觸發器的區別

    RS觸發器是一種雙穩態觸發器,它有兩個輸入端:R(Reset)和S(Set),以及兩個輸出端:Q和Q'(Q的反相)。RS觸發器的工作原理如下: 輸入條件 :R和S不能同時為高電平(1
    的頭像 發表于 10-21 10:06 ?7178次閱讀

    D的基本實現

    在Verilog HDL中實現(Latch)通常涉及對硬件描述語言的基本理解,特別是關于信號如何根據控制信號的變化而保持或更新其值。
    的頭像 發表于 08-30 10:45 ?1804次閱讀

    門控rs觸發器的區別是什么

    門控RS觸發器是數字電路中常見的兩種存儲元件,它們在功能和結構上存在一些區別。 定義和功能 門控RS
    的頭像 發表于 08-28 10:22 ?1256次閱讀

    觸發器的狀態圖是一樣的嗎?為什么?

    觸發器的狀態圖并不完全相同 ,這主要是由于它們的工作原理和觸發機制存在差異。
    的頭像 發表于 08-28 10:20 ?653次閱讀

    怎么用jk觸發器變成t觸發器

    JK觸發器 :具有四種基本的邏輯功能,分別是保持、復位、設置和反轉。這些功能由J和K兩個輸入端口的信號共同決定。 T觸發器 :具有單一的輸入端口T,用于控制觸發器的狀態翻轉。當T=1
    的頭像 發表于 08-28 09:41 ?4968次閱讀

    d觸發器和d的區別是什么

    D觸發器和D是數字電路中常用的兩種存儲元件,它們在功能和應用上有一定的區別。 定義和功能 D觸發器(Data Flip-Flop)是一
    的頭像 發表于 08-28 09:34 ?2901次閱讀

    sr和rs觸發器一樣嗎

    SR和RS觸發器在數字電路領域都扮演著重要的角色,但它們在操作方式、功能特性以及應用場景上存在著顯著的差異。 一、定義與基本結構 SR
    的頭像 發表于 08-28 09:31 ?2551次閱讀

    的結構組成及工作原理

    的結構組成 通常由以下幾個基本部分組成: 觸發器(Flip-Flop) :觸發器
    的頭像 發表于 08-28 09:09 ?1739次閱讀

    t觸發器與d觸發器的區別和聯系

    )。 1. 觸發器的基本概念 觸發器是一種具有記憶功能的電路,它可以存儲一位二進制信息。在數字電路中,觸發器通常由兩個穩定的工作狀態組成,即0狀態和
    的頭像 發表于 08-11 09:37 ?5577次閱讀

    主從觸發器是一種能防止什么現象的觸發器

    主從觸發器,也被稱為主從同步觸發器或主從觸發器,是一種在數字電路設計中廣泛使用的
    的頭像 發表于 08-11 09:18 ?1179次閱讀

    電路通過什么觸發

    的電路,它可以在沒有時鐘信號的情況下保持輸出狀態不變。通常由一個或多個觸發器(Flip-Flop)組成,觸發器
    的頭像 發表于 07-23 11:31 ?937次閱讀

    觸發器的主要區別是什么

    觸發器是數字電路中的基本組件,它們在實現數字邏輯功能中起著至關重要的作用。雖然它們在功能上有很多相似之處,但它們之間還是存在一些主要區別的。本文將探討
    的頭像 發表于 07-23 10:24 ?2336次閱讀

    原態和新態的定義

    (Latch)是一種存儲單元,用于存儲一位二進制信息。在數字電路中,是一種基本的存儲
    的頭像 發表于 07-23 10:21 ?1209次閱讀

    sr觸發器的邏輯功能區別

    在數字電路中,觸發器是兩種非常重要的存儲元件,它們在邏輯功能上有著明顯的區別。
    的頭像 發表于 07-23 10:19 ?1324次閱讀

    工作時是什么觸發方式

    (Latch)是一種存儲電路,用于存儲一位二進制信息。在數字電路設計中非常常見,它可
    的頭像 發表于 07-23 10:17 ?954次閱讀
    主站蜘蛛池模板: www.亚洲欧美| 年下系列高h文 | 思思久久好好热精品国产 | 综合久久婷婷 | 天天干天天干天天色 | 亚洲视频精选 | 国产伦精品一区二区三区高清 | 欧美精品久久天天躁 | 在线观看视频一区二区 | 日韩一区二区在线观看 | 欧美成人精品福利网站 | 国产高清免费在线 | 狠狠色丁香婷婷综合最新地址 | 日本卡一卡2卡3卡4精品卡无人区 | 18黄无遮挡免费视频 | 美女黄18以下禁止观看的网站 | 成人免费观看一区二区 | 色四月婷婷| 天堂网色| 特级生活片 | 自拍偷拍福利视频 | 超h 高h 污肉男男 | 日日夜夜天天久久 | 欧洲精品不卡1卡2卡三卡 | 中国高清色视频www 中国高清性色生活片 | 四虎永久影院永久影库 | 视频二区在线观看 | 91正在播放 | 激情狠狠干 | 欧美一级高清免费a | 国产一级特黄高清在线大片 | 中文字幕亚洲一区 | 亚洲一区在线播放 | 搞黄视频网站 | 四大名著成人高h肉版 | 狼人久草| 亚洲综人网 | 天天综合天天做 | 欧美黑粗硬 | 97夜夜操 | 成人在线免费电影 |