Everspin在磁存儲(chǔ)器設(shè)計(jì),制造和交付給相關(guān)應(yīng)用方面的知識(shí)和經(jīng)驗(yàn)在半導(dǎo)體行業(yè)中是獨(dú)一無(wú)二的。在平面內(nèi)和垂直磁隧道結(jié)(MTJ)STT-MRAM位單元的開(kāi)發(fā)方面處于市場(chǎng)領(lǐng)先地位。
包括40nm,28nm及更高工藝在內(nèi)的先進(jìn)技術(shù)節(jié)點(diǎn)上進(jìn)行了全包交鑰匙的300mm大批量平面內(nèi)和垂直MTJ ST-MRAM生產(chǎn)。生產(chǎn)基于180nm,130nm和90nm工藝技術(shù)節(jié)點(diǎn)的MRAM產(chǎn)品。下面要介紹關(guān)于everspin公司MRAM演示軟件分析
everspin公司MRAM演示軟件分析
MRAM低級(jí)驅(qū)動(dòng)程序通過(guò)操作系統(tǒng)和調(diào)度程序集成到動(dòng)力總成應(yīng)用程序中。讀寫(xiě)周期由系統(tǒng)時(shí)鐘(300MHz)測(cè)量。圖1&2顯示了針對(duì)動(dòng)力總成應(yīng)用的具有不同非易失性存儲(chǔ)器接口的每個(gè)分區(qū)的讀/寫(xiě)時(shí)間。
這些表顯示大多數(shù)讀/寫(xiě)周期小于2ms。毫不奇怪,該表確認(rèn)35ns并行接口以比40MHz串口串行mram更快的速率傳輸數(shù)據(jù)。
Figure 1 SPI MRAM; CLK 40MHz
使用SPI MRAM時(shí),由于微控制器的硬件延遲(緩沖區(qū)接收/發(fā)送,設(shè)置/清除標(biāo)志,讀/寫(xiě)存儲(chǔ)器)以及MRAM和微控制器總線之間的同步,因此讀周期要比寫(xiě)周期花費(fèi)更長(zhǎng)的時(shí)間,與并行MRAM類似,寫(xiě)入周期比讀取周期要花費(fèi)更長(zhǎng)的時(shí)間。
1&2中顯示的值包括硬件收發(fā)器,硬件延遲(收發(fā)器緩沖區(qū),讀/寫(xiě)存儲(chǔ)器),LLD軟件延遲以及MRAM與動(dòng)力總成微控制器之間的同步。
Figure 2 EBI MRAM; CLK 66.666MHz
我們用EBI和SPI接口設(shè)備驗(yàn)證了不同的動(dòng)力總成工作模式。 在整個(gè)地址空間范圍內(nèi)讀寫(xiě)各種類型的數(shù)據(jù)。通常,MRAM的操作和時(shí)序類似于32位微控制器的規(guī)范和時(shí)序。
而且,與DLFASH相比,當(dāng)今的非易失性存儲(chǔ)器可以接受MRAM設(shè)備的性能和吞吐量。
審核編輯:劉清
-
微控制器
+關(guān)注
關(guān)注
48文章
7552瀏覽量
151426 -
MRAM
+關(guān)注
關(guān)注
1文章
236瀏覽量
31725 -
非易失性存儲(chǔ)器
+關(guān)注
關(guān)注
0文章
107瀏覽量
23442
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
選擇MRAM的理由
Everspin MRAM內(nèi)存技術(shù)如何工作
非易失性MRAM及其單元結(jié)構(gòu)
MRAM高速緩存的組成
MRAM與現(xiàn)行各類存儲(chǔ)器對(duì)比分析
MRAM關(guān)鍵工藝步驟介紹
MRAM技術(shù)與FRAM技術(shù)的比較分析
基于STT-MRAM的NVMe存儲(chǔ)加速器的性能演示
什么是STT-MRAM,關(guān)于STT-MRAM的作用以及應(yīng)用
關(guān)于MRAM的存儲(chǔ)原理以及MRAM的應(yīng)用優(yōu)勢(shì)
![<b class='flag-5'>關(guān)于</b><b class='flag-5'>MRAM</b>的存儲(chǔ)原理以及<b class='flag-5'>MRAM</b>的應(yīng)用優(yōu)勢(shì)](https://file.elecfans.com//web1/M00/D2/E3/o4YBAF_N5pKAbJkhAABD5FE_Fbw357.jpg)
評(píng)論