在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)仿真之探討源端串聯(lián)端接

海馬硬件 ? 來(lái)源:海馬硬件 ? 作者:海馬硬件 ? 2022-12-07 11:49 ? 次閱讀

作者:一博科技高速先生成員 孫宜文

上期高速線(xiàn)生簡(jiǎn)單介紹了反射原理也提到了源端串聯(lián)端接,筆者借此篇文章再深入探討下,本文使用Sigrity Topology Explorer 17.4仿真軟件。

0e151b83f12845f396ce0c238859f60e~tplv-tt-shrink:640:0.image
938da7cf57c148ed82b0a0cf81f25689~tplv-tt-shrink:640:0.image

搭建一個(gè)簡(jiǎn)單的電路模型,給一個(gè)上升沿和下降沿均為0.5ns的脈沖波形,電壓跳變?yōu)?V-2V-0V,高電平持續(xù)時(shí)間為10ns,假定芯片內(nèi)部驅(qū)動(dòng)17ohm,路徑中傳輸線(xiàn)的時(shí)延為1ns,一起看下這個(gè)鏈路的接收端和發(fā)送端波形:

f3ebb98e05dd4947bf22d4f53c2b8923~tplv-tt-shrink:640:0.image
cd9909c0e7ed46078c4b30c8b834d533~tplv-tt-shrink:640:0.image

仿真結(jié)果:

db893201a2074f65a3194de93e833e49~tplv-tt-shrink:640:0.image

傳輸線(xiàn)阻抗50ohm,通道末端開(kāi)路。實(shí)際電路在工作的時(shí)候,末端通常是高阻狀態(tài),也就是和開(kāi)路差不多。信號(hào)到達(dá)末端全反射,每個(gè)時(shí)間階段觀(guān)測(cè)點(diǎn)的電壓值這里就不做解釋了,感興趣的讀者可以結(jié)合反射系數(shù)計(jì)算。

負(fù)載端接收到信號(hào)過(guò)沖很大,當(dāng)在靠近源端的地方加上33ohm的電阻后仿真結(jié)果如下:

cbd072ca2a6246b88d10af93bc96b7da~tplv-tt-shrink:640:0.image
057ba3ef65594285a7f46f826782e14f~tplv-tt-shrink:640:0.image

源端阻抗得到匹配

接下來(lái)我們用實(shí)際情況做例子,模擬一個(gè)33Mbps的local bus信號(hào),發(fā)現(xiàn)無(wú)端接時(shí)候的信號(hào)波形,只有一點(diǎn)小小的過(guò)沖,是一個(gè)還不錯(cuò)的信號(hào)波形。

c2f23c8769c1465f92b0bea2044e6cc1~tplv-tt-shrink:640:0.image

但我們把速率調(diào)到200Mbps,大概是DDR1的速率,發(fā)現(xiàn)不端接會(huì)有很大的過(guò)沖。

14bce0d0845d4a04b56934535311c457~tplv-tt-shrink:640:0.image

看來(lái)隨著速率的提高,阻抗不匹配的鏈路中,源端串聯(lián)還是有必要的。那么我們?cè)撊绾闻袛嗪螘r(shí)需要端接?

這里和信號(hào)的上升時(shí)間Tr及傳輸線(xiàn)延時(shí)TD有關(guān),下面有個(gè)經(jīng)驗(yàn)公式可提供參考:

TD=20%Tr

我們來(lái)驗(yàn)證下公式,拿剛才的示例繼續(xù)仿真,調(diào)整參數(shù),上升時(shí)間是0.5ns,傳輸線(xiàn)延時(shí)是1ns,遞減傳輸線(xiàn)延時(shí),從1ns逐漸減小至0.1ns(20%Tr),觀(guān)察負(fù)載端的信號(hào)質(zhì)量。

8f7171be2702427fb78faa56ddbcb4bf~tplv-tt-shrink:640:0.image

看起來(lái),Tr減小到0.1ns的時(shí)候,反射噪聲約為12%,不同的結(jié)構(gòu),不同的信號(hào)要求不同,具體看信號(hào)能容忍多大的噪聲,僅作為快速定位的經(jīng)驗(yàn)參考。另外需要注意串阻需要盡量靠近源端,不然會(huì)引起多次反射,降低端接效果,甚至導(dǎo)致信號(hào)更差,來(lái)看下不同位置的串阻帶來(lái)的影響。

fe1bbc0644ad4577a22ce92461158ab9~tplv-tt-shrink:640:0.image
c517fcd9f97c4b2a869adf4a52e5dd72~tplv-tt-shrink:640:0.image

文末總結(jié)下源端串聯(lián)端接的優(yōu)點(diǎn):

源端串聯(lián)通過(guò)靠近芯片發(fā)送端串聯(lián)電阻,使得該串聯(lián)電阻與芯片的內(nèi)阻之和盡量與傳輸線(xiàn)阻抗一致。該端接簡(jiǎn)單功耗小,不會(huì)給驅(qū)動(dòng)器帶來(lái)額外的直流負(fù)載,只需要一個(gè)電阻就可以抑制驅(qū)動(dòng)端到負(fù)載端的二次反射,常適用于點(diǎn)對(duì)點(diǎn)的拓?fù)渖稀?/p>

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 串聯(lián)
    +關(guān)注

    關(guān)注

    6

    文章

    427

    瀏覽量

    38048
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4342

    文章

    23340

    瀏覽量

    405260
  • 仿真軟件
    +關(guān)注

    關(guān)注

    21

    文章

    254

    瀏覽量

    30834
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    開(kāi)關(guān)電源的輸入電容的PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開(kāi)關(guān)電源電路的PCB時(shí),輸入電容的布局和布線(xiàn)至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開(kāi)關(guān)和輸入 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    【功能上線(xiàn)】華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無(wú)處遁形

    華秋PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無(wú)處遁形
    的頭像 發(fā)表于 03-28 14:54 ?725次閱讀
    【功能上線(xiàn)】華秋<b class='flag-5'>PCB</b>下單新增“3D<b class='flag-5'>仿真</b>預(yù)覽”,讓<b class='flag-5'>PCB設(shè)計(jì)</b>缺陷無(wú)處遁形

    使用高速ADC的CMOS輸出模式,在ADC的數(shù)據(jù)輸出引腳需要串聯(lián)33歐的端接電阻嗎?

    最近項(xiàng)目在做通過(guò)xilinx的ZYNQ控制ADC采樣。ADC準(zhǔn)備采用ADS5545的CMOS輸出模式。我在布板時(shí)用Hyperlynx仿真時(shí)發(fā)現(xiàn)有過(guò)沖現(xiàn)象,推薦串聯(lián)33歐的端接電阻。想問(wèn)一下在ADC的數(shù)據(jù)輸出引腳需要
    發(fā)表于 12-10 06:24

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類(lèi)設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過(guò)后,粉絲后臺(tái)反饋想結(jié)合前面三種類(lèi)型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類(lèi)模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1081次閱讀

    電流輸出DAC的無(wú)端接

    電子發(fā)燒友網(wǎng)站提供《電流輸出DAC的無(wú)端接.pdf》資料免費(fèi)下載
    發(fā)表于 10-21 10:36 ?0次下載
    電流輸出DAC的無(wú)<b class='flag-5'>源</b><b class='flag-5'>端接</b>

    專(zhuān)業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫(huà)板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專(zhuān)業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    預(yù)端接光纜怎么接

    預(yù)端接光纜的接法主要遵循一系列標(biāo)準(zhǔn)化的步驟,以確保連接的質(zhì)量和穩(wěn)定性。以下是詳細(xì)的接法步驟: 一、準(zhǔn)備工作 確認(rèn)光纜和預(yù)端接頭的規(guī)格:首先,需要確認(rèn)光纜的類(lèi)型(如單模或多模)、規(guī)格以及預(yù)
    的頭像 發(fā)表于 08-19 09:53 ?444次閱讀

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠(chǎng)家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?844次閱讀

    電流串聯(lián)一個(gè)電阻怎么等效

    電流串聯(lián)一個(gè)電阻的等效電路分析,主要基于電路理論中的“去耦”或“等效變換”原則。在理想情況下(即電流為無(wú)窮大內(nèi)阻的理想),串聯(lián)的電阻實(shí)
    的頭像 發(fā)表于 08-06 17:33 ?8776次閱讀

    THS3091輸出串聯(lián)50歐姆是有什么作用嗎?

    第一個(gè)問(wèn)題:請(qǐng)問(wèn)這個(gè)串聯(lián)50歐姆是有什么作用嗎?它的分壓使我的放大倍數(shù)衰減一半。 第二個(gè)問(wèn)題:在仿真時(shí),我輸出端接入50歐姆的負(fù)載,輸出的正弦波峰峰值可以到達(dá)20V,但是實(shí)際電路使用時(shí),輸出峰峰
    發(fā)表于 07-30 07:14

    飛凌嵌入式 ELFBOARD傳輸信號(hào)的不同端接方式

    這一點(diǎn),一般發(fā)送的輸出阻抗會(huì)比較小,而接收的輸入阻抗又很高,那么要處理好這對(duì)矛盾,端接就成為一種很自然的手段。因此,端接的本質(zhì)依然是阻抗匹配,這個(gè)是進(jìn)行
    發(fā)表于 07-16 16:49

    電路仿真PCB設(shè)計(jì)軟件

    關(guān)鍵要點(diǎn)電路仿真軟件和PCB設(shè)計(jì)軟件在PCB設(shè)計(jì)過(guò)程中發(fā)揮著互補(bǔ)作用,為工程師提供設(shè)計(jì)、仿真、驗(yàn)證和優(yōu)化電子電路的工具。有效的仿真分析有助于
    的頭像 發(fā)表于 07-13 08:12 ?2598次閱讀
    電路<b class='flag-5'>仿真</b>和<b class='flag-5'>PCB設(shè)計(jì)</b>軟件

    雙向收發(fā)的信號(hào)應(yīng)該在哪進(jìn)行串聯(lián)端接?分享幾個(gè)實(shí)用設(shè)計(jì)方法!

    自從上次高速先生教會(huì)了我串阻端接的技巧后,感覺(jué)一般的設(shè)計(jì)都難不倒我了!直到遇到了雙向收發(fā)的信號(hào)這種“二般”的設(shè)計(jì)后,我感覺(jué)自己又不會(huì)了。別慌,再進(jìn)來(lái)看看這種設(shè)計(jì)又該如何進(jìn)行串聯(lián)端接哈!
    的頭像 發(fā)表于 07-12 18:03 ?1562次閱讀
    雙向收發(fā)的信號(hào)應(yīng)該在哪進(jìn)行<b class='flag-5'>串聯(lián)端接</b>?分享幾個(gè)實(shí)用設(shè)計(jì)方法!

    PCB設(shè)計(jì)基本原則總結(jié),工程師必看

    PCB設(shè)計(jì)標(biāo)準(zhǔn),如IPC-2221和IPC-2222,以確保設(shè)計(jì)符合行業(yè)規(guī)范。 2、電氣隔離: 在設(shè)計(jì)中使用適當(dāng)?shù)碾姎飧綦x,確保不同電源、電壓和信號(hào)
    的頭像 發(fā)表于 07-09 09:46 ?1750次閱讀

    儲(chǔ)能PCB設(shè)計(jì)與制造思考 探討儲(chǔ)能PCB設(shè)計(jì)與制造中的關(guān)鍵要素

    建議采用多層PCB設(shè)計(jì),以提供更多的布線(xiàn)層和地層。這有助于降低電阻、電感和噪聲,并提高PCB的抗干擾能力。在儲(chǔ)能系統(tǒng)中,信號(hào)的穩(wěn)定傳輸是至關(guān)重要的,因此合理的PCB層次結(jié)構(gòu)設(shè)計(jì)非常必要。
    發(fā)表于 05-14 11:25 ?1411次閱讀
    儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造思考 <b class='flag-5'>探討</b>儲(chǔ)能<b class='flag-5'>PCB設(shè)計(jì)</b>與制造中的關(guān)鍵要素
    主站蜘蛛池模板: 欧美在线专区 | 中文天堂网在线www 中文天堂资源在线www | 99插插| 天天爽夜夜爽每晚高澡 | 日本不卡毛片一二三四 | 老汉色视频 | 婷婷丁香五 | 欲香欲色天天综合和网 | 天堂在线天堂最新版在线www | 成人欧美一区二区三区黑人免费 | 美女写真福利视频 | 免费黄色的视频 | www.日本黄色 | 精品国产乱码久久久久久浪潮 | 免费中国jlzzjlzz在线播放 | 又色又爽的视频 | 一色屋成人免费精品网 | 日日干夜夜爽 | 久久久久久毛片免费播放 | 国产a一级毛片午夜剧场14 | 操操操干干干 | 色就是色欧美色图 | 同性恋激情视频 | 天天弄天天模 | 网站四虎1515hhcom | 性欧美xxxx性 | 国产女人18毛片水真多18精品 | 国产ccc | 午夜视频网站 | 黄色网址你懂得 | 天天爱天天干天天 | 亚洲视频在线免费看 | 手机看片午夜 | 国产高清免费 | 欧美一级特黄啪啪片免费看 | 亚洲国产丝袜精品一区杨幂 | 久久美女精品国产精品亚洲 | 99亚洲自拍| 日韩一卡 二卡 三卡 四卡 免费视频 | 永久黄色免费网站 | 天天干天天插天天射 |