來源:《半導體芯科技》雜志10/11期
西門子數字化工業軟件近日與半導體晶圓制造大廠聯華電子(UMC)合作,面向聯華電子的晶圓堆疊(wafer-on-wafer)和芯片晶圓堆疊(chip-on-wafer)技術,提供新的多芯片3D IC(三維集成電路)規劃、裝配驗證和寄生參數提取(PEX)工作流程。聯電將同時向全球客戶提供此項新流程。
通過在單個封裝組件中提供硅片或小芯片(chiplet)彼此堆疊的技術,客戶可以在相同甚至更小的芯片面積上實現多個組件功能。相比于在PCB上鋪設多個芯片的傳統配置,該方法不僅更加節省空間,還能以更低的功耗實現更出色的系統性能和更多的功能。
聯華電子組件技術開發和設計支持副總裁鄭子銘表示:“我們的客戶現在可以使用經驗證且可靠的晶圓制造設計套件與流程,來驗證其堆疊組件的設計,同時校正芯片對齊與連接性,并提取寄生參數,以便在信號完整性仿真中使用。聯電與西門子EDA的共同客戶對高性能計算、射頻、人工智能物聯
網等應用的需求正日漸增長,隨之帶來對3D IC解決方案的大量需求,此次聯電與西門子的合作將幫助客戶加快其集成產品設計的上市時間。”
聯華電子開發了全新的混合鍵合(hybrid-bonding)3D版圖和電路比較(LVS)驗證和寄生參數提取工作流程,使用西門子的XPEDITION ? Substrate Integrator軟件進行設計規劃和裝配、西門子的Calibre? 3DSTACK軟件進行芯片間的連接性檢查,同時使用Calibre nmDRC軟件、Calibre nmLVS軟件和Calibre xACT ?軟件來執行IC與芯片間擴展物理和電路驗證任務。
西門子數字化工業軟件電子板系統高級副總裁AJ Incorvaia表示:“西門子非常高興能夠與聯華電子進一步深化合作,為雙方共同客戶提供更優解決方案。隨著客戶不斷開發復雜度更高的設計,我們已經準備好為其提供所需的先進工作流程,以實現這些復雜設計。”
審核編輯黃昊宇
-
集成電路
+關注
關注
5388文章
11562瀏覽量
362043 -
IC
+關注
關注
36文章
5957瀏覽量
175734
發布評論請先 登錄
相關推薦
西門子擴大與臺積電合作推動IC和系統設計
西門子數控機床數據采集方案
![<b class='flag-5'>西門子</b>數控機床數據采集方案](https://file1.elecfans.com//web1/M00/F4/43/wKgZoWcodX2AatB8AADgy2-cZI8405.jpg)
是德科技與西門子EDA深化合作,共促無線與國防通信系統設計
西門子完成對BuntPlanet的收購
西門子推出Innovator3D IC,用于 3D IC 設計、驗證和制造的多物理場集成環境
西門子發布Calibre 3DThermal軟件
西門子推出Calibre 3DThermal軟件,持續布局3D IC熱分析
西門子模塊型號都代表什么意思
非夕科技與西門子達成戰略合作協議,正式加入西門子Xcelerator生態
西門子中國與亞馬遜云科技簽署戰略合作協議 加速生成式AI在制造行業創新應用落地
![<b class='flag-5'>西門子</b>中國與亞馬遜云科技簽署戰略<b class='flag-5'>合作</b>協議 加速生成式AI在制造<b class='flag-5'>行業</b>創新應用落地](https://file1.elecfans.com/web2/M00/CD/65/wKgaomYglCmAZJ3mAAFmQEz9co8150.jpg)
評論