LTC?2000 16 位 2.5Gsps DAC 提供了卓越的交流性能。對于許多DAC應用,相位噪聲、噪聲頻譜密度(NSD)和無雜散動態范圍(SFDR)對于在不侵蝕目標頻段信噪比(SNR)的情況下最大化頻段中可能的通道數至關重要。高速DAC需要一個干凈的采樣時鐘,以實現最佳的噪聲和雜散性能。使用 LTC6946 雜散 PLL 頻率合成器作為 LTC2000 的時鐘源可最大限度地提高系統性能(圖 1)。
圖1.LTC6946 驅動 LTC2000
16 位高速 DAC
LTC2000 的高頻譜純度和低噪聲使其成為一款出色的信號發生器。圖 2 重點介紹了 LTC2000 在 1MHz 失調時為 –165dBc/Hz 和一個 65MHz 輸出時的出色加性相位噪聲性能:在 1MHz 失調時 –165dBc/Hz。對于高達 100MHz 的輸出頻率,LTC2000 的 NSD 優于 –166dBm/Hz,SFDR 優于 76dB。對于高達 1GHz 的更高輸出頻率,SFDR 超過 68dB,NSD 保持在 –155dBm/Hz 以下。 產生這些結果需要具有良好噪聲、高頻譜純度和出色抖動性能的時鐘。
頻率合成器作為時鐘源
LTC?6946 是一款具有集成 VCO 的整數 N 分頻頻率合成器,可產生 370MHz 至 6.39GHz 的信號。它具有出色的相位噪聲性能和非常低的雜散成分,因而非常適合為 LTC2000 提供 2.5GHz 時鐘。它能夠直接驅動 LTC2000,而無需濾波,以產生一個頻譜純的低噪聲輸出。
LTC2000 分頻時鐘頻率 (f時鐘) 低至輸出頻率 (f外).該分頻導致時鐘的相位噪聲出現在DAC輸出端,衰減系數為20 ? log(f時鐘/ f外).DAC 輸出端的總相位噪聲將是 LTC2000 的附加相位噪聲 (圖 2) 和 LTC6946 的衰減相位噪聲的組合。
圖2.LTC2000 的加性相位噪聲,f外= 65兆赫, f代數轉換器= 2.5千兆赫
必須將采樣時鐘上的寬帶相位噪聲或抖動降至最低,以避免降低 DAC 輸出的 NSD,而 LTC6946 輸出的低雜散成分對于在 LTC2000 的輸出端保持高 SFDR 至關重要。
相位噪聲越低,LTC2000 產生的信號間隔越近。這允許在給定帶寬內傳輸更多信息。隨著相位本底噪聲的降低,系統的總 SNR 增加,從而改善了 LTC2000 產生的信號的完整性。
結果
由 LTC6946 計時的 LTC2000 的單邊帶相位噪聲如圖 3 所示。LTC6946 可與 LTC2000 很好地配合使用,從而產生一個干凈的時鐘,從而最大限度地提高 DAC 的性能。LTC2000 和 LTC6946 的組合提供了與最佳信號發生器相當的相位噪聲和雜散性能。
圖3.LTC2000 輸出在 80MHz 時的相位噪聲由 LTC6946-3 時鐘控制
審核編輯:郭婷
-
dac
+關注
關注
43文章
2309瀏覽量
191567 -
pll
+關注
關注
6文章
781瀏覽量
135333 -
信號發生器
+關注
關注
28文章
1480瀏覽量
109031
發布評論請先 登錄
相關推薦
高性能DAC與ADC轉換技術
面向GSPS ADC的低成本、高性能時鐘解決方案包含BOM,PCB文件和組裝圖
高性能雙通道16位DAC AD9172怎么樣?
FMC子卡設計原理圖:FMC210-1路1Gsps AD、1路2.5Gsps DA的FMC子卡
開源硬件-TIDA-00359-面向 GSPS ADC 的時鐘解決方案 PCB layout 設計
![開源硬件-TIDA-00359-面向 <b class='flag-5'>GSPS</b> ADC 的<b class='flag-5'>時鐘</b><b class='flag-5'>解決方案</b> PCB layout 設計](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ADI推出四通道、2.4 GSPS、16位數DAC AD9154
用于現場發送器的高性能16位PWM 4-20 MA DAC
![<b class='flag-5'>用于</b>現場發送器的<b class='flag-5'>高性能</b><b class='flag-5'>16</b><b class='flag-5'>位</b>PWM 4-20 MA <b class='flag-5'>DAC</b>](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論