1 運(yùn)行平臺(tái)
硬件:CRD500數(shù)字信號(hào)處理板
系統(tǒng):win7/64;win7/32;win10/64
軟件:Quartus/ModelSimSE/Verilog/Matlab
2 主要功能及性能指標(biāo)
3.2.1主要功能
1)產(chǎn)生基帶原始數(shù)據(jù)
2)位同步信號(hào)提取
3.2.2主要性能指標(biāo)
1) 發(fā)送端
系統(tǒng)時(shí)鐘:50MHz
基帶數(shù)據(jù)碼率:1.5625Mbps
數(shù)據(jù)內(nèi)容:“11111010”循環(huán)碼
2) 接收端
系統(tǒng)時(shí)鐘:50MHz
同步方式:超前-滯后型鎖相環(huán)位同步
同步精度:1/8 碼元寬度
3 程序結(jié)構(gòu)框圖說(shuō)明
鎖相環(huán)位同步電路系統(tǒng)主要由基帶數(shù)據(jù)生成模塊(pcm.v)、位同步模塊(BitSync.v)組成。
基帶數(shù)據(jù)生成模塊生成的原始數(shù)據(jù)(1.5625Mbps)送至開發(fā)板上擴(kuò)展口的第9腳,經(jīng)短接線由第10腳送回FPGA芯片;位同步模塊從接收到的原始數(shù)據(jù)中采用鎖相環(huán)法提取位同步信號(hào),提取出的位同步信號(hào)由擴(kuò)展口的第11腳輸出。為真實(shí)的驗(yàn)證位同步通信功能,發(fā)送端(pcm.v)的時(shí)鐘由CRD500開發(fā)板上的X1晶振驅(qū)動(dòng),接收端(BitSync.v)的時(shí)鐘由X2晶振驅(qū)動(dòng)。
位同步電路的結(jié)構(gòu)框圖如圖2所示。
實(shí)例采用超前-滯后型鎖相環(huán)位同步電路實(shí)現(xiàn)位同步的提取功能,電路主要由鑒相模塊(differpd.v)、雙相時(shí)鐘模塊(clktrans.v)、單穩(wěn)觸發(fā)器模塊(monostable.v)和控制分頻模塊(controldivfreq.v)組成。
審核編輯:劉清
-
鎖相環(huán)
+關(guān)注
關(guān)注
35文章
595瀏覽量
88495 -
數(shù)字信號(hào)處理
+關(guān)注
關(guān)注
16文章
567瀏覽量
46572 -
同步電路
+關(guān)注
關(guān)注
1文章
60瀏覽量
13490 -
FPGA芯片
+關(guān)注
關(guān)注
3文章
248瀏覽量
40241
原文標(biāo)題:鎖相環(huán)位同步(Quartus/Verilog/CRD500)
文章出處:【微信號(hào):杜勇FPGA,微信公眾號(hào):杜勇FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
什么是鎖相環(huán) 鎖相環(huán)的組成 鎖相環(huán)選型原則有哪些呢?

LabVIEW鎖相環(huán)(PLL)
鎖相環(huán)原理
模擬鎖相環(huán)與載波同步實(shí)驗(yàn)

實(shí)驗(yàn) 數(shù)字鎖相環(huán)與位同步

鎖相環(huán)

詳解FPGA數(shù)字鎖相環(huán)平臺(tái)

評(píng)論