在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

用Verilog函數實現一個數據大小端轉換的功能

冬至子 ? 來源:數字IC與好好生活的兩居室 ? 作者:除夕之夜啊 ? 2023-06-01 16:31 ? 次閱讀

Verilog 中,可以利用任務(關鍵字為 task)或函數(關鍵字為 function),將重復性的行為級設計進行提取,并在多個地方調用,來避免重復代碼的多次編寫,使代碼更加的簡潔、易懂。

函數

函數只能在模塊中定義,位置任意,并在模塊的任何地方引用,作用范圍也局限于此模塊。函數主要有以下幾個特點:

1)不含有任何延遲、時序或時序控制邏輯

2)至少有一個輸入變量

3)只有一個返回值,且沒有輸出

4)不含有非阻塞賦值語句

5)函數可以調用其他函數,但是不能調用任務

Verilog 函數聲明格式如下:

function [range-1:0]     function_id ;
input_declaration ;
 other_declaration ;
procedural_statement ;
endfunction

函數在聲明時,會隱式的聲明一個寬度為 range、 名字為 function_id 的寄存器變量,函數的返回值通過這個變量進行傳遞。當該寄存器變量沒有指定位寬時,默認位寬為 1。

函數通過指明函數名與輸入變量進行調用。函數結束時,返回值被傳遞到調用處。

函數調用格式如下:

function_id(input1, input2, …);

下面用函數實現一個數據大小端轉換的功能。

當輸入為 4’b0011 時,輸出為 4’b1100。例如:

module endian_rvs
    #(parameter N = 4)
       (
           input             en,     //enable control
           input [N-1:0]     a ,
           output [N-1:0]    b
    );

       reg [N-1:0]          b_temp ;
       always @(*) begin
        if (en) begin
               b_temp =  data_rvs(a);
           end
           else begin
               b_temp = 0 ;
           end
    end
       assign b = b_temp ;

    //function entity
       function [N-1:0]     data_rvs ;
           input     [N-1:0] data_in ;
           parameter         MASK = 32'h3 ; 
           integer           k ;
           begin
               for(k=0; k< N; k=k+1) begin
                   data_rvs[N-k-1]  = data_in[k] ;  
               end
           end
    endfunction

endmodule

函數里的參數也可以改寫,例如:

defparam data_rvs.MASK = 32'd7 ;

但是仿真時發現,此種寫法編譯可以通過,仿真結果中,函數里的參數 MASK 實際并沒有改寫成功,仍然為 32’h3。這可能和編譯器有關,有興趣的學者可以用其他 Verilog 編譯器進行下實驗。

函數在聲明時,也可以在函數名后面加一個括號,將 input 聲明包起來。

例如上述大小端聲明函數可以表示為:

function [N-1:0]     data_rvs (
input     [N-1:0] data_in 
    ......
       );

常數函數

常數函數是指在仿真開始之前,在編譯期間就計算出結果為常數的函數。常數函數不允許訪問全局變量或者調用系統函數,但是可以調用另一個常數函數。

這種函數能夠用來引用復雜的值,因此可用來代替常量。

例如下面一個常量函數,可以來計算模塊中地址總線的寬度:

parameter    MEM_DEPTH = 256 ;
reg  [logb2(MEM_DEPTH)-1: 0] addr ; //可得addr的寬度為8bit

    function integer     logb2;
    input integer     depth ;
       //2569bit,我們最終數據應該是8,所以需depth=2時提前停止循環
    for(logb2=0; depth >1; logb2=logb2+1) begin
        depth = depth > > 1 ;
    end
endfunction

automatic函數

在 Verilog 中,一般函數的局部變量是靜態的,即函數的每次調用,函數的局部變量都會使用同一個存儲空間。若某個函數在兩個不同的地方同時并發的調用,那么兩個函數調用行為同時對同一塊地址進行操作,會導致不確定的函數結果。

Verilog 用關鍵字 automatic 來對函數進行說明,此類函數在調用時是可以自動分配新的內存空間的,也可以理解為是可遞歸的。因此,automatic 函數中聲明的局部變量不能通過層次命名進行訪問,但是 automatic 函數本身可以通過層次名進行調用。

下面用 automatic 函數,實現階乘計算:

wire [31:0]          results3 = factorial(4);
function automatic   integer         factorial ;
    input integer     data ;
    integer           i ;
    begin
        factorial = (data >=2)? data * factorial(data-1) : 1 ;
    end
endfunction // factorial

下面是加關鍵字 automatic 和不加關鍵字 automatic 的仿真結果。

由圖可知,信號 results3 得到了我們想要的結果,即 4 的階乘。

而信號 results_noauto 值為 1,不是可預知的正常結果,這里不再做無用分析。

圖片

數碼管譯碼

上述中涉及的相關函數知識似乎并沒有體現出函數的優越性。下面設計一個 4 位 10 進制的數碼管譯碼器,來說明函數可以簡化代碼的優點。

◆一個數碼管的實物圖,可以用來顯示 4 位十進制的數字。 在比賽計分、時間計時等方面有著相當廣泛的應用。

◆數碼管控制示意圖如下。

每位數碼顯示端有 8 個光亮控制端(如圖中 a-g 所示),可以用來控制顯示數字 0-9 。

而數碼管有 4 個片選(如圖中 1-4),用來控制此時哪一位數碼顯示端應該選通,即應該發光。倘若在很短的時間內,依次對 4 個數碼顯示端進行片選發光,同時在不同片選下給予不同的光亮控制(各對應 4 位十進制數字),那么在肉眼不能分辨的情況下,就達到了同時顯示 4 位十進制數字的效果。

圖片

◆下面,我們用信號 abcdefg 來控制光亮控制端,用信號 csn 來控制片選,4 位 10 進制的數字個十百千位分別用 4 個 4bit 信號 single_digit, ten_digit, hundred_digit, kilo_digit 來表示,則一個數碼管的顯示設計可以描述如下:

module digital_tube
     (
      input             clk ,
      input             rstn ,
      input             en ,

      input [3:0]       single_digit ,
      input [3:0]       ten_digit ,
      input [3:0]       hundred_digit ,
      input [3:0]       kilo_digit ,

      output reg [3:0]  csn , //chip select, low-available
      output reg [6:0]  abcdefg        //light control
      );

    reg [1:0]            scan_r ;  //scan_ctrl
    always @ (posedge clk or negedge rstn) begin
        if(!rstn)begin
            csn            <= 4'b1111;
            abcdefg        <= 'd0;
            scan_r         <= 3'd0;
        end
        else if (en) begin
            case(scan_r)
            2'd0:begin
                scan_r    <= 3'd1;
                csn       <= 4'b0111;     //select single digit
                abcdefg   <= dt_translate(single_digit);
            end
            2'd1:begin
                scan_r    <= 3'd2;
                csn       <= 4'b1011;     //select ten digit
                abcdefg   <= dt_translate(ten_digit);
            end
            2'd2:begin
                scan_r    <= 3'd3;
                csn       <= 4'b1101;     //select hundred digit
                abcdefg   <= dt_translate(hundred_digit);
            end
            2'd3:begin
                scan_r    <= 3'd0;
                csn       <= 4'b1110;     //select kilo digit
                abcdefg   <= dt_translate(kilo_digit);
            end
            endcase
        end
    end

    /*------------ translate function -------*/
    function [6:0] dt_translate;
        input [3:0]   data;
        begin
        case(data)
            4'd0: dt_translate = 7'b1111110;     //number 0 - > 0x7e
            4'd1: dt_translate = 7'b0110000;     //number 1 - > 0x30
            4'd2: dt_translate = 7'b1101101;     //number 2 - > 0x6d
            4'd3: dt_translate = 7'b1111001;     //number 3 - > 0x79
            4'd4: dt_translate = 7'b0110011;     //number 4 - > 0x33
            4'd5: dt_translate = 7'b1011011;     //number 5 - > 0x5b
            4'd6: dt_translate = 7'b1011111;     //number 6 - > 0x5f
            4'd7: dt_translate = 7'b1110000;     //number 7 - > 0x70
            4'd8: dt_translate = 7'b1111111;     //number 8 - > 0x7f
            4'd9: dt_translate = 7'b1111011;     //number 9 - > 0x7b
        endcase
        end
    endfunction

endmodule

◆仿真結果如下。

由圖可知,片選、譯碼等信號,均符合設計。實際中,4 位數字應當在一定的時間內保持不變,而片選信號不停的循環掃描,數碼管才能給肉眼呈現一種靜態顯示的效果。

圖片

◆小結

如果譯碼器設計沒有使用函數 dt_translate,則在每個 case 選項里對信號 abcdefg 進行賦值時,還需要對 single_digit,ten_digit, hundred_digit, kilo_digit 進行判斷。這些判斷語句又會重復 4 次。雖然最后綜合出的實際硬件電路可能是一樣的,但顯然使用函數后的代碼更加的簡潔、易讀。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5363

    瀏覽量

    121172
  • Verilog
    +關注

    關注

    28

    文章

    1351

    瀏覽量

    110396
  • 數碼管
    +關注

    關注

    32

    文章

    1887

    瀏覽量

    91408
  • 譯碼器
    +關注

    關注

    4

    文章

    312

    瀏覽量

    50466
  • 時序控制器
    +關注

    關注

    0

    文章

    19

    瀏覽量

    11244
收藏 人收藏

    評論

    相關推薦

    C語言的函數如何返回多個數據

    C語言的函數如何返回多個數據?這個操作在寫代碼的時候還經常遇到。
    發表于 07-25 10:53 ?992次閱讀

    verilog實現IIC。

    我想用verilog實現控制AT24C08讀寫的IIC協議的狀態機,現在出現了很奇怪的問
    發表于 01-29 11:18

    簡單的程序判斷系統的大小

    語言筆面試常見的考題,并做了詳細解答。文章目錄1、sizeof在什么階段執行?它是函數還是啥?2、指針的指針3、什么是大小?寫簡單的程
    發表于 12-15 08:38

    ARM自帶的大小轉換函數分別是什么?有何作用

    ARM自帶的大小轉換函數:__REV(xxx)跟__REV16(XXX)第一個轉4byte類型,第二
    發表于 05-18 11:55

    Verilog實現8255芯片功能

    Verilog實現8255芯片功能
    發表于 11-03 17:06 ?144次下載

    個數字輸出和個數字輸入來讀取溫度

    個數字輸出和個數字輸入來讀取溫度
    發表于 06-08 20:59 ?480次閱讀
    <b class='flag-5'>用</b><b class='flag-5'>一</b><b class='flag-5'>個數</b>字輸出和<b class='flag-5'>一</b><b class='flag-5'>個數</b>字輸入來讀取溫度

    verilog實現定時器函數

    使用Verilog描述硬件的基本設計單元是模塊(module)。構建復雜的電子電路,主要是通過模塊的相互連接調用來實現的。模塊被包含在關鍵字module、endmodule之內。實際的電路元件。Verilog中的模塊類似C語言中
    發表于 12-08 17:20 ?1w次閱讀

    如何判斷大小?大小如何使用代碼實現?

    無論筆試還是面試都有定幾率問怎么判斷大小,那么你就很自豪的回答,大端就是數據高字節放在低地址上,小就是
    的頭像 發表于 08-04 10:41 ?5898次閱讀
    如何判斷<b class='flag-5'>大小</b><b class='flag-5'>端</b>?<b class='flag-5'>大小</b><b class='flag-5'>端</b>如何使用代碼<b class='flag-5'>實現</b>?

    這是verilog寫的DC濾波器.

    這是verilog寫的DC濾波器.(通訊電源技術的組成)-這是
    發表于 09-16 11:41 ?10次下載
    這是<b class='flag-5'>一</b><b class='flag-5'>個</b><b class='flag-5'>用</b><b class='flag-5'>verilog</b>寫的DC濾波器.

    一次數據強制轉換引起的思考(Mcu大小模式)

    目錄、問題:二、大小:三、結論:四、解決方案五、常見mcu的大小、問題:某次,在對某mc
    發表于 11-16 10:21 ?0次下載
    <b class='flag-5'>一次數據</b>強制<b class='flag-5'>轉換</b>引起的思考(Mcu<b class='flag-5'>大小</b><b class='flag-5'>端</b>模式)

    大小數據介紹

    關于大小 大小也可以理解為字節順序,或者序、尾序,也就是你們看到的大端序(Big-Endian)、小
    的頭像 發表于 09-29 18:35 ?1869次閱讀
    <b class='flag-5'>大小</b><b class='flag-5'>端</b><b class='flag-5'>數據</b>介紹

    單片機大小轉換的幾點小技巧

    單片機大小轉換的幾點小技巧
    的頭像 發表于 09-18 10:58 ?1149次閱讀
    單片機<b class='flag-5'>大小</b><b class='flag-5'>端</b><b class='flag-5'>轉換</b>的幾點小技巧

    python如何輸入多個數據

    用戶從鍵盤輸入數據,并返回一個字符串。我們可以使用split()函數分割字符串,將其轉換為多個數據。 data = input ( "請輸入
    的頭像 發表于 11-23 15:29 ?5834次閱讀

    verilog function函數的用法

    Verilog種硬件描述語言 (HDL),主要用于描述數字電子電路的行為和結構。在 Verilog 中,函數 (Function) 是
    的頭像 發表于 02-22 15:49 ?6045次閱讀

    如何把兩個數據返回給調用函數

    函數的處理結果包含兩個數據,如何把兩個數據返回給調用函數? 第種,把兩個數據封裝成
    的頭像 發表于 01-08 10:15 ?98次閱讀
    主站蜘蛛池模板: 亚洲淫视频 | 国产精品国产三级国产普通话对白 | 国产一区二区三区四卡 | 色国产在线视频一区 | 免费网站看av片 | 国产一区二区影院 | 性videofree极品另类 | 午夜看片 | 婷婷综合亚洲 | 天天狠狠弄夜夜狠狠躁·太爽了 | 激情6月丁香婷婷色综合 | 久久亚洲国产视频 | 日韩高清特级特黄毛片 | 成年啪啪网站免费播放看 | tube69xxxxhd日本 | 女69porin18| 日韩三级 | freexxxx性欧美 | 精品国产麻豆免费人成网站 | 四虎1515hh永久久免费 | 日日噜噜夜夜狠狠tv视频免费 | 欧美日a| 欧美亚洲韩国国产综合五月天 | 日韩99| 手机看片自拍自自拍日韩免费 | 成人高清毛片a | 色网站免费视频 | 香蕉视频vip | 狠狠躁夜夜躁人人躁婷婷视频 | fenfencao在线观看免费视频 | 一级特级aaaa毛片免费观看 | 特级无码毛片免费视频尤物 | 欧美大片一区二区 | 狠狠色丁香 | 亚洲视频 欧美视频 | 欧美潘金莲一级风流片a级 欧美片欧美日韩国产综合片 | 特级毛片免费视频 | 久久人人澡| 精品噜噜噜噜久久久久久久久 | avtt香蕉| 欧美一区二区三区黄色 |