異或門 (簡稱XOR gate)是數字邏輯中實現邏輯異或的邏輯門。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。即如果兩個輸入不同,則異或門輸出高電平1。
雖然異或不是開關代數的基本運算之一,但是在實際運用中相當普遍地使用分立的異或門。大多數開關技術不能直接實現異或功能,而是使用多個門組合設計。
##############################################
##############################################
隨著超大規模集成電路的復雜程度不斷提高,電路制造后的測試所需的時間和經濟成本也不斷增加。電路在設計時向電路添加一些特殊的結構(例如掃描鏈和內建自測試),能夠大大方便之后的電路測試。這樣的設計被即為可測試性設計,它們使電路更加復雜,但是卻能憑借更簡捷的測試降低整個項目的成本。
隨著超大規模集成電路的集成度不斷提高,同時市場競爭壓力的不斷增加,集成電路設計逐漸引入了可重用設計方法學。可重用設計方法學的主要意義在于,提供IP核(知識產權核)的供應商可以將一些已經預先完成的設計以商品的形式提供給設計方,后者可以將IP核作為一個完整的模塊在自己的設計項目中使用。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
圖A中所示是CMOS異或門的符號和真值表,B是四符合應用電路。由真值表可知,2輸入端的異或門只有當輸入信號
發表于 09-14 00:56
?7713次閱讀
CMOS電路因其在在功耗、抗干擾能力方面具有不可替代的優勢,以及在設計及制造方面具有簡單易集成的優點而得到廣泛應用。如今,在大規模、超大規模集成電路特別是數字電路中早已普遍采用CMOS工藝來來進行
發表于 11-10 14:49
?3.8w次閱讀
異或門,相同得0,不同得1
發表于 03-24 09:53
異或門輸入端一端接入46khz方波,一端接地,輸出端的方波有干擾
發表于 01-03 20:28
二進制數據,而另一輸入提供有控制信號。常用的數字邏輯異或門IC包括:TTL邏輯異或門74LS86四路2輸入CMOS邏輯異或門CD4030四路2輸入7486四路2輸入
發表于 01-23 08:00
異或門電路
上圖為CMOS異或門電路。它由一級或非門和一級與或非門組成。或非門的輸出
發表于 04-06 23:29
?3.7w次閱讀
TTL異或門電路
發表于 07-15 18:58
?5259次閱讀
異或門電路
異或門和同或門的邏輯符號如下圖所示。
發表于 07-16 07:55
?2.2w次閱讀
異或門,異或門是什么意思
異或門電路即,有2個輸入端、1個輸出端。當2個輸入端中只有一個是高電平時,輸出則為高電平;當輸入端都是低電平或
發表于 03-08 12:10
?1.6w次閱讀
異或門 (英語:Exclusive-OR gate,簡稱XOR gate,又稱EOR gate、ExOR gate)是數字邏輯中實現邏輯異或的邏輯門。有多個輸入端、1個輸出端,多輸入異或門可由2輸入
發表于 11-19 17:59
?7.2w次閱讀
本文檔的主要內容詳細介紹的是使用異或門邏輯測試的Multisim仿真實例電路圖免費下載。
發表于 09-23 17:32
?32次下載
為什么異或門又稱可控反相器? 異或門是一種常見的邏輯門,其中包含兩個輸入管腳和一個輸出管腳。在邏輯運算中,異或門的輸出值與兩個輸入值的邏輯值不同,稱為“異或”,也被稱為“可控反相器”。 在數
發表于 09-12 10:51
?8692次閱讀
這兩種實現方式都能夠實現異或門的功能,具體的選擇取決于設計需求和邏輯門的可用性。實際構建異或門時,可以使用離散電子元件(如晶體管、二極管等)或整合電路芯片(如 TTL、CMOS 等)來實現。
發表于 02-04 17:30
?1.3w次閱讀
電子發燒友網站提供《低功耗,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入 異或門數據表.pdf》資料免費下載
發表于 05-09 10:37
?0次下載
電子發燒友網站提供《低功率,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入異或門數據表.pdf》資料免費下載
發表于 05-09 10:36
?0次下載
評論