異或門 (簡稱XOR gate)是數字邏輯中實現邏輯異或的邏輯門。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。即如果兩個輸入不同,則異或門輸出高電平1。
雖然異或不是開關代數的基本運算之一,但是在實際運用中相當普遍地使用分立的異或門。大多數開關技術不能直接實現異或功能,而是使用多個門組合設計。
##############################################
##############################################
隨著超大規模集成電路的復雜程度不斷提高,電路制造后的測試所需的時間和經濟成本也不斷增加。電路在設計時向電路添加一些特殊的結構(例如掃描鏈和內建自測試),能夠大大方便之后的電路測試。這樣的設計被即為可測試性設計,它們使電路更加復雜,但是卻能憑借更簡捷的測試降低整個項目的成本。
隨著超大規模集成電路的集成度不斷提高,同時市場競爭壓力的不斷增加,集成電路設計逐漸引入了可重用設計方法學。可重用設計方法學的主要意義在于,提供IP核(知識產權核)的供應商可以將一些已經預先完成的設計以商品的形式提供給設計方,后者可以將IP核作為一個完整的模塊在自己的設計項目中使用。
-
CMOS
+關注
關注
58文章
5910瀏覽量
237752 -
高電平
+關注
關注
6文章
179瀏覽量
21830
發布評論請先 登錄
CMOS異或門的設計方法及技巧

【數字電路】關于邏輯異或門基礎知識點總結教程
異或門,異或門是什么意思
異或門的邏輯功能解析

為什么異或門又稱可控反相器
異或門兩種常見的實現方式

低功耗,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入 異或門數據表

低功率,1.8/2.5/3.3-V輸入,3.3-V CMOS輸出,2輸入異或門數據表

評論