在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA的等效時間采樣原理的實現

FPGA設計論壇 ? 來源:未知 ? 2023-07-29 09:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgaomToN0eASa6WAAAAuFYhST8911.png

點擊上方藍字關注我們

電阻抗多頻及參數成像技術中正交序列數字解調法的抗噪性能對信號每周期的采樣點數決定,采樣點數越多,抗噪性能越高。當采樣信號頻率很高時,為了在被采樣信號的一周期內多采樣,就需要提高采樣時鐘的頻率,但是由于系統的ADC 器件時鐘速率并不能達到要求的高頻速率或者存儲處理速度等不能滿足要求因此我們可以采用低速ADC 器件通過等效時間采樣來對寬帶模擬信號進行數據采集從而使系統易于實現。
1 等效時間采樣原理
等效時間采樣技術是把周期性或準周期性的高頻、快速信號變換為低頻的慢速信號。在電路上只對取樣前的電路具有高頻的要求,大大降低采樣變換后的信號處理、顯示電路對速度的要求,簡化了整個系統的設計難度。等效時間采樣分為順序采樣(sequential equivalent sampling)、隨機采樣(random equivalent sampling) 以及結合這兩種方式的混合等效采樣(compound equivalent sampling)。在下面我將介紹等效時間采樣中的混合時間采樣,對于周期性信號的等效時間采樣如圖1(a)所示。
在周期中的橫軸(時間)的第2 與第6 處的時鐘上升沿對模擬信號進行采樣,圖中的箭頭表示采樣時刻。在一個周期中可以采集兩個點,緊接著在第二個周期橫軸的第11與第15 處的時鐘上升沿對模擬信號進行采樣。為了方便觀察在此將至第五周期的波形縱向排列。可以看到第二周期比周的采樣點距離各自周期起始點的時間晚了一個時鐘周期。第三周期比第二周的采樣點距離第三周期起始點的時間晚了一個時鐘周期。在第四周期進行采樣時我們可以發現第二個采樣點已經進入第五周期。如果我們在第五周期周試圖繼續用以上方式進行采樣即第五周期比第四周的采樣點距離起始點的時間晚一個時鐘周期,那么我們會發現在第五周期的采樣起始點采樣到的值重復了周期采樣到的數值。所以此時我們可以終止采樣那么我們就得到了如圖1 中的第6 個波形示意圖所表示的在一個周期的正弦波形中采到的8 個數據點。
我們通過將高頻時鐘進行分頻已達到或者接近滿足處理速度時鐘要求。在圖1(b)中幅度的時鐘信號為采樣時鐘。由圖1(b)可以很清楚的看到分頻后的時鐘波形,分頻后的時鐘波形在時鐘的上升沿對信號進行采樣,那么就會得到如圖1(a)中所表示的等效時間采樣。

wKgaomToN0eAL0TnAACJxVnyTko476.jpg


2 基于FPGA的等效時間采樣實現
2.1 系統硬件實現框圖
系統的總體框圖如圖2,FPGA 控制的等效采樣時鐘連接到ADC 器件的時鐘部分,ADC 器件在時鐘的控制下對寬帶模擬信號進行采樣,采集到的數據傳送到FPGA 中的FIFO,FPGA 再將FPGA 中FIFO 的數據傳遞到USB 中的FIFO,然后USB 將USB 中FIFO 數據推送到計算機,計算機對接收到的數據進行重構處理。對于信號周期的獲取,在電阻抗多頻及參數成像技術中采集信號的周期是由發送信號的周期決定, 而對于其他復雜周期信號的周期獲得可以通過所采用的方法獲得。

wKgaomToN0eAFi3WAAAhVy6KIO4370.jpg


2.2 等效時間采樣時鐘的程序實現
圖3 展示了基于FPGA 生成的等效時間采樣模塊的輸入端口與輸出端口。其中CLK 表示高頻時鐘的輸入,RESET表示的是復位輸入端,FREN_CON表示的是分頻控制輸入用于控制高頻時鐘的分頻數,SANM_CONT 表示的是模擬信號的周期包含多少個高頻時鐘信號的波形,CLK_ADC_OUT 表示的是輸出時鐘端口,此端口連接到模數轉換器件(ADC)的時鐘輸入端口。

wKgaomToN0eABJDPAAAtOs7p8Wc217.jpg


3 波形仿真
波形仿真是以模擬信號的一周期等于8 個CLK 時鐘周期,CLK_ADC_OUT 是對CLK 進行4 分頻且分頻后的時鐘占空比為50%為假設的。1 號箭頭指向的時鐘上升沿標志著周期結束,上升沿之后進入第二周期。同理,2號箭頭所指時鐘的上升沿標志著第二周期的結束,上升沿之后標志著進入第三周期。
在個周期中從CLK 的個上升沿開始計時同時對CLK 進行分頻可以得到CLK_ADC_OUT 時鐘信號, 在周期中在CLK 的第二個上升沿CLK_ADC_OUT 電平翻轉(存在延時), 在第二周期中在第三個上升沿CLK_ADC_OUT電平翻轉, 在第三個周期中在CLK 的第四個上升沿CLK_ADC_OUT 電平翻轉。可以看出波形仿真圖是對圖1(a)、(b)兩圖表達時鐘的實現。在這里應該注意到,在周期中雖然也有8 個CLK 的上升沿,但是并沒有表示出如1 號箭頭所指CLK 時鐘上升沿之后與第二周期個CLK 時鐘上升沿之間的波形。
本文介紹了等效時間采樣的基本原理、系統實現的具體方案。等效時間采樣技術實現了利用低速的ADC 器件對寬帶模擬信號的采集, 降低了系統對ADC 器件的要求以及系統實現的復雜度。本文介紹的等效時間采樣技術由于使用了FPGA 采樣技術, 使得在被采樣信號的一個周期中相較于一個周期僅能采集一個點的順序等效時間采樣有很大的提高,并且可以控制被采集信號一個周期中的采集點數從而可以根據后續器件處理速度實現變頻控制采樣。通過FPGA 實現等效采樣時間,降低了系統實現的復雜度,同時可以十分方便的對代碼進行修改使系統的調試更加簡便。

wKgaomToN0eAZhazAAAJM7aZU1A914.png ? ?

wKgaomToN0eAf1reAABUdafP6GM636.jpg

掃碼加微信邀請您加入FPGA學習交流群

wKgaomToN0eATRoiAAACXWrmhKE951.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看


原文標題:基于FPGA的等效時間采樣原理的實現

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1644

    文章

    22007

    瀏覽量

    616340

原文標題:基于FPGA的等效時間采樣原理的實現

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    請問AD9779A的1Gsps采樣率是如何實現的?

    的 1Gsps 采樣率?按照常識,FPGA 應該輸出 1G 的數據速率,那么 AD9779A 的采樣率就可以達到 1G。然后我在芯片手冊中讀到有一個插值濾波器。插值 8x 時,FPGA
    發表于 06-10 06:29

    普源MSO8000示波器8通道同步采樣實現原理揭秘

    采樣,為用戶提供了精準的多信號分析能力。本文將深入解析其背后的核心技術原理,揭示同步采樣實現機制。 ? 一、同步采樣的核心需求:消除通道間相位差 多通道
    的頭像 發表于 04-16 15:50 ?295次閱讀
    普源MSO8000示波器8通道同步<b class='flag-5'>采樣</b><b class='flag-5'>實現</b>原理揭秘

    調試ADS1258如何實現用定時器控制精確地時間采樣,好像自動掃描方式都是確定的采樣頻率?

    調試ADs1258遇到幾個問題: 1、調試ADS1258如何實現用定時器控制精確地時間采樣,好像自動掃描方式都是確定的采樣頻率? 2、如果想用固定通道
    發表于 02-05 08:53

    ADS1115的采樣時間要多久?

    ,如果反復交替測量的時候AD采樣值就會變差,而且交替頻率越高,數據越亂,越差.目前2秒交替一次得到的數據才是正常的,我想ADS1115的采樣時間不至于要1秒多吧?
    發表于 01-15 08:29

    采樣示波器的原理和應用

    采樣示波器,也稱為等效時間采樣示波器,其原理和應用如下:一、原理 等效取樣技術:采樣示波器的根本
    發表于 12-31 14:17

    ADC08DL502采樣率最高到500M,這么高的采樣率的時鐘是否可以直接從FPGA輸出給ADC?

    我現在做一個數據采集板子,用的zyqn7000 soc FPGA,ADC用的ADC08DL502 ,采樣率最高到500M,想請問下這么高的采樣率的時鐘是否可以直接從FPGA輸出給AD
    發表于 12-26 06:37

    ADS6149采樣率250Mhz,后級接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點,為什么?

    ADS6149采樣率250Mhz,后級接Xilinx FPGA,輸入1Mhz正弦波,在FPGA接口采樣得到異常采樣點,如圖1,圖2所示。
    發表于 12-25 07:57

    FPGA驅動AD芯片之實現與芯片通信

    概述:?利用FPGA實現AD芯片的時序,進一步實現與AD芯片數據的交互,主要熟悉FPGA對時序圖的實現,掌握時序圖轉換Verilog硬件描述
    的頭像 發表于 12-17 15:27 ?1016次閱讀
    <b class='flag-5'>FPGA</b>驅動AD芯片之<b class='flag-5'>實現</b>與芯片通信

    AMC1306的采樣率可以達到多少?模擬信號轉換為數字信號轉換時間是多少?

    AMC1306的采樣率可以達到多少,資料里面在哪里描述,模擬信號轉換為數字信號轉換時間是多少?目前使用FPGA來進行曼徹斯特碼解碼,有沒有什么協議
    發表于 12-06 08:27

    ADS1675IPAG采樣等待時間可以減小嗎?

    想咨詢一下關于ADS1675IPAG的采樣問題,我們使用ADS1675IPAG采樣時發現,在125K采樣時,FPGA設置讀取128個點,從開始采樣
    發表于 12-06 07:20

    FPGA門數的計算方法

    ,ESB/BRAM)和實現相同功能的標準門陣列比較,門陣列中包含的門數即為該FPGA基本單元的等效門數,然后乘以基本單元的數目就可以得到FPGA門數估計值;二是分別用
    的頭像 發表于 11-11 09:45 ?1110次閱讀
    <b class='flag-5'>FPGA</b>門數的計算方法

    采樣頻率和信號頻率之間的關系

    在數字信號處理領域,采樣是將連續時間信號轉換為離散時間信號的過程。這個過程對于數字通信系統、音頻處理、視頻處理等領域至關重要。采樣頻率和信號頻率之間的關系決定了
    的頭像 發表于 10-15 11:26 ?3483次閱讀

    信號采樣的算法原理是什么

    過程 采樣是將連續信號在時間軸上進行離散化的過程。具體來說,采樣過程包括以下幾個步驟: 1.1 信號預處理:在采樣之前,通常需要對信號進行預處理,包括濾波、放大等操作,以保證信號的質量
    的頭像 發表于 07-15 14:20 ?2080次閱讀

    信號采樣的基本過程包括哪些環節

    的目的是消除噪聲、濾除不需要的頻率成分、調整信號的幅度和相位等。預處理的方法包括濾波、放大、衰減、平衡等。 采樣 采樣是信號采樣過程中最關鍵的環節。采樣的過程是將連續
    的頭像 發表于 07-15 14:18 ?1233次閱讀

    微變等效電路和小信號等效電路的區別

    微變等效電路和小信號等效電路是電子電路分析中兩種重要的等效電路方法。它們在電路設計和分析中有著廣泛的應用。本文將介紹微變等效電路和小信號等效
    的頭像 發表于 07-15 10:36 ?2921次閱讀
    主站蜘蛛池模板: a级特黄毛片 | 天天插插| 成人永久免费视频 | 精品三级三级三级三级三级 | 国产欧美另类第一页 | 日本h片在线观看 | 濑亚美莉iptd619在线观看 | 非常黄的网站 | 四虎影视国产精品 | 国产综合视频 | 欧美一级色 | 亚色中文字幕 | 男女交性视频播放视频视频 | 亚洲一区免费在线观看 | 国产夜夜爽 | 黄色在线视频免费 | 9984四虎永久免费网站 | 色多多视频在线观看免费大全 | 欧美伊人 | 看黄a大片 免费 | 天天看片网站 | 在线免费黄 | 小说区v天堂网 | 国产内地激情精品毛片在线一 | 日韩美女影院 | 日韩特级 | 国模吧| 国产黄大片在线观看 | 伊人久久大香线蕉综合亚洲 | 色综合久久98天天综合 | 欧美性喷潮 | www.四虎| 亚洲精品美女久久久aaa | 性欧美在线 | 天堂网在线www资源在线 | 婷婷激情五月综合 | 恐怖片大全恐怖片免费观看好看的恐怖片 | 综合99| www.色天使| 日本免费在线 | 美女黄网站 |