基于VU440T的多核處理器多輸入芯片驗證板卡
一、板卡概述
基于XCVU440-FLGA2892的多核處理器多輸入芯片驗證板卡為實現網絡交換芯片的驗證,包括四個FMC接口、DDR、GPIO等,北京太速科技,板卡用于完成甲方的芯片驗證任務,多任務功能驗證。
Figure 1.1 驗證板卡框圖
二、技術指標
1)FPGA 外接4 路FMC-HPC;
每個FMC支持GTH x8,LA、HA、HB接口。
單組GTH引腳分布不要跨越FPGA Bank。
在板卡布局時建議分散布局,更容易適配子卡。
2)FPGA 外接2 QSFP+接口。
3)FPGA 外接1個1000BASE-T千兆以太網。
4)FPGA 外掛兩組DDR3顆粒,每組容量256M×16 共3片,40bit。
5)FPGA 外掛NorFlash 容量至少256MB;
6)FPGA 的加載模式為BPI 模式;
7)FPGA 預留User IO,至少預留x80,需要一部分做成上拉。
8)FPGA支持JTAG調試。
9)FPGA支持系統復位按鍵。
10)指示燈顯示(電源輸入指示燈、FPGA加載完成指示燈、FPGA可編程指示燈)
11)板卡要求工業級芯片。結構滿足抗震要求
12)板卡提供散熱板,+12V輸入直流電源,提供過流,過壓,反接保護。
13)板卡外形尺寸:310mm×250mm×18mm
審核編輯:湯梓紅
-
處理器
+關注
關注
68文章
19664瀏覽量
232522 -
芯片
+關注
關注
459文章
51853瀏覽量
432582 -
原理圖
+關注
關注
1312文章
6387瀏覽量
237577
發布評論請先 登錄
相關推薦
漢思新材料HS711板卡級芯片底部填充封裝膠

SEGGER SystemView支持多核行為的觀察和驗證

基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

《DNK210使用指南 -CanMV版 V1.0》第十章 板卡信息實驗
智能加速計算卡設計原理圖:628-基于VU3P的雙路100G光纖加速計算卡 XCVU3P板卡

NI數據采集板卡如何連接使用?
交換板設計方案原理圖:473-SRIO_Switch_Gen2_ZD交換板卡

評論