在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 7.0 互連— PCIe的盡頭會(huì)是光嗎?

ElectroRent ? 來源:ElectroRent ? 作者:ElectroRent ? 2025-02-10 10:03 ? 次閱讀

伴隨大語言模型和相關(guān)訓(xùn)練系統(tǒng)迅猛增長、對非結(jié)構(gòu)化數(shù)據(jù)處理的需求急劇上升,市場對算力的需求也是呈指數(shù)級增加。PCIe作為計(jì)算機(jī)和服務(wù)器中使用廣泛的高速數(shù)據(jù)傳輸技術(shù)發(fā)展迅猛,今年4月份PCI-SIG已經(jīng)批準(zhǔn) Draft 0.5版基礎(chǔ)規(guī)范,目前0.7版本基礎(chǔ)規(guī)范正在審核中,預(yù)計(jì)2025年敲定最終發(fā)行版本。PCIe 7.0 規(guī)范包括以下功能目標(biāo):

通過 x16 配置提供 128 GT/s 原始比特率和高達(dá) 512 GB/s 的雙向比特率。

利用 PAM4信令, 以實(shí)現(xiàn)更高效的信號傳輸和更高的數(shù)據(jù)吞吐量。

關(guān)注通道參數(shù)和覆蓋面, 以優(yōu)化數(shù)據(jù)傳輸?shù)馁|(zhì)量和距離。

持續(xù)實(shí)現(xiàn)低時(shí)延和高可靠性的目標(biāo)。

提高電源效率。

保持與所有前幾代 PCIe 技術(shù)的向后兼容性。

wKgZPGepXneADc50AAMCf0kuwc8495.jpg

PART. 01

傳輸技術(shù)的挑戰(zhàn)

PCIe技術(shù)歷經(jīng)Gen1-Gen6,已經(jīng)發(fā)展到單 Lane 128G的傳輸速率,超高速的傳輸速率帶來了巨大挑戰(zhàn),協(xié)會(huì)不得不加入越來越多、越來越復(fù)雜的輔助機(jī)制,控制信號和數(shù)據(jù)完整性。接下來探討未來PCIe 7.0 光傳輸技術(shù)的必要性及其挑戰(zhàn)。

1

計(jì)算資源限制

面向超大集群、超輕邊緣的兩極分化的數(shù)據(jù)中心新場景,未來計(jì)算將突破馮諾依曼架構(gòu)瓶頸,計(jì)算、存儲(chǔ)和通信等模塊通過統(tǒng)一總線對等互聯(lián),而PCIe作為數(shù)據(jù)中心服務(wù)器間互聯(lián)的主力,承擔(dān)著高速數(shù)據(jù)傳輸?shù)闹厝巍?shù)據(jù)中心中的計(jì)算密集型任務(wù),對內(nèi)存帶寬和利用率提出了更高要求。當(dāng)前,大部分?jǐn)?shù)據(jù)中心仍依賴本地內(nèi)存,這不僅限制了數(shù)據(jù)處理的速度,還導(dǎo)致內(nèi)存資源的利用效率低下。光傳輸方案則可以實(shí)現(xiàn)計(jì)算資源實(shí)現(xiàn)分散化,通過使處理單元能夠訪問更多分布在不同服務(wù)器單元或機(jī)架中的內(nèi)存單元(跨服務(wù)器,跨機(jī)架訪問),進(jìn)而釋放高度本地化且經(jīng)常未使用的本地內(nèi)存,使數(shù)據(jù)中心能夠更高效地配置資源。

2

電信號傳輸距離受限

大語言模型的快速迭代離不開海量GPU集群的強(qiáng)勁支持。目前而言,這個(gè)海量已經(jīng)來到了千卡萬卡級別,集群之間的互連通常是基于GPU上原生的PCIe接口。就PCIe 技術(shù)而言,PCIe 1.0時(shí),銅纜傳輸距離為10米,而發(fā)展到PCIe 5.0時(shí),這一距離縮短至1-2米;當(dāng)速率進(jìn)一步提高到64 GT/s和128 GT/s,也即PCIe 6.0和未來的PCIe 7.0,銅纜傳輸距離將進(jìn)一步縮短至幾十厘米,幾乎無法通過PCIe標(biāo)準(zhǔn)的銅纜實(shí)現(xiàn)機(jī)架間數(shù)十米的傳輸要求。再加上PCIe技術(shù)需考慮到重定時(shí)器的使用,其技術(shù)復(fù)雜、昂貴又耗電。且隨著PCIe技術(shù)升級,傳輸距離縮短,所需要的retimer的數(shù)量也會(huì)越來越多,還會(huì)引入更多的功耗和時(shí)延。而光連接通過光纖傳輸信號,可以在極高帶寬下保持信號的完整性和穩(wěn)定性。不僅可以顯著提升數(shù)據(jù)傳輸速度,還能降低數(shù)據(jù)傳輸?shù)难舆t。

3

成本衡量

帶寬的提升將致使鏈路中retimer數(shù)量上升,在相同的傳輸距離下,如果采用光傳輸技術(shù),所需的retimer和SCU(信號調(diào)節(jié)單元)會(huì)更少。此外,光組件的設(shè)計(jì)制造工藝較為成熟,成本也會(huì)變得更加可控,加上光纖所占空間明顯小于銅纜,也有機(jī)會(huì)提升數(shù)據(jù)中心的整體密度,實(shí)現(xiàn)系統(tǒng)成本的降低。

另一方面,單 Lane 128G的傳輸速率將直接對PCIe 布線層面發(fā)起挑戰(zhàn)。在Gen5/Gen6布線標(biāo)準(zhǔn)中提供了使用銅電纜在系統(tǒng)內(nèi)部和系統(tǒng)之間傳輸 PCIe 的選項(xiàng)。銅電纜比 PCB 走線具有更少的信號損失,能克服高頻通信的直接缺點(diǎn),技術(shù)的升級將使得PCIe 7.0采用較粗的銅纜來克服高頻通信,相較于前一代技術(shù)勢必會(huì)帶來成本的增加。PCIe 7.0技術(shù)升級也會(huì)對相應(yīng)的服務(wù)器PCB工藝帶來挑戰(zhàn),隨著信號速率的飆升,PCB產(chǎn)品層數(shù)增加,BGA間距縮小,板厚顯著增加,厚徑比提升明顯。這些變化也將導(dǎo)致材料成本和加工工藝難度的大幅增加。

如下圖所示,PCIe 7.0 Rev 0.5版本定義的理論損耗和分配,在7.0的奈奎斯特頻率點(diǎn)(32GHz),Pad到Pad的損耗要求為-36dB,與6.0和5.0相比,在相同頻點(diǎn)(16GHz)的損耗大大收緊。

wKgZO2epXniAH1yEAABnlvIKOsY880.jpg

PART. 02

光傳輸技術(shù)的可實(shí)現(xiàn)性

PCI-SIG于去年8月宣布組建PCIe光學(xué)工作組,并計(jì)劃采用多種技術(shù)來支持 PCIe,包括可插拔光收發(fā)器、板載光學(xué)器件、共封裝光學(xué)器件和光學(xué) I/O。而我們也在今年看到了不同產(chǎn)業(yè)鏈的廠商在開展基于PCIe的光學(xué)產(chǎn)品研究,較為實(shí)際的例子是某服務(wù)器廠商基于PCIe Gen5的光互連方案將信號的傳輸距離從1.4米擴(kuò)展到20米。該方案成功體現(xiàn)了光傳輸?shù)膬?yōu)越性。

然而,短期內(nèi)實(shí)現(xiàn)光傳輸技術(shù)的過渡卻是較為困難,最初PCIe的接口并沒有考慮過光傳輸?shù)目赡苄裕@就意味著現(xiàn)有的PCIe技術(shù)的架構(gòu)幾乎是基于電信號傳輸設(shè)計(jì)。首先我們需要考慮光傳輸與電氣層兼容問題,其次是與PCIe 協(xié)議層的適配性,再者是如何通過光纖傳輸PCIe 信號以及基于光纖的PCIe 外形標(biāo)準(zhǔn)如何制定 、FEC標(biāo)準(zhǔn)如何制定等等問題,小編相信伴隨協(xié)會(huì)的技術(shù)完善以及越來越多廠商的加入,我們將能看到更清晰的基于PCIe光傳輸技術(shù)應(yīng)用的前景。

PART. 03

是德科技PCIe 7.0測試解決方案

在年初的展會(huì)上是德科技也與各廠商聯(lián)合展出了基于Gen7的測試方案預(yù)研。下面,我們就一起來看看Gen7基于光電技術(shù)測試方案詳情。

1

傳統(tǒng)電氣層解決方案

是德科技聯(lián)合 ALPHAWAVE SEMI于2024年1月30日-2月1日舉辦的DesignCon 2024展會(huì)上聯(lián)合展示了128G Gen7 收發(fā)端解決方案。

wKgZPGepXniAI_RUAATPO4yz4z4328.jpg

該解決方案由PCI-SIG協(xié)會(huì)主席Rick Eads演示,方案主要由 UXR系列實(shí)時(shí)示波器及高性能誤碼儀M8050A組成。

2

光傳輸技術(shù)解決方案初探究

是德科技于2024年3月24-28日舉辦的OFC2024展會(huì)上展示了低功耗 PCIe 7.0 光互連技術(shù),支持新興的大型語言模型對更高效信號傳輸?shù)男枨蟆?/p>

wKgZO2epXnmANIeCAAVPUazlqbA307.jpg

該解決方案包括M8050A 高性能誤碼儀(120G baud)、DCA-M N1092A(光通道)、N7736C光開關(guān)和800G DR8 LPO產(chǎn)品。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1329

    瀏覽量

    84827
  • 算力
    +關(guān)注

    關(guān)注

    2

    文章

    1166

    瀏覽量

    15504
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0
    的頭像 發(fā)表于 06-13 00:07 ?5674次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化

    PCIe 7.0最終版草案發(fā)布,傳輸速率128 GT/s,PCIe 6.0加速商業(yè)化 ? 電子發(fā)燒友網(wǎng)綜合報(bào)道,近日,PCI-SIG 組織公布了 PCI Express 7.0 規(guī)范的
    發(fā)表于 03-29 00:07 ?546次閱讀

    PCIe插槽開始,ICY DOCK重塑 U.2/U.3 硬盤存儲(chǔ)模式 #pcie #硬盤盒

    PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2025年01月17日 17:24:37

    pcie 4.0與pcie 5.0的區(qū)別

    隨著數(shù)據(jù)傳輸需求的日益增長,計(jì)算機(jī)硬件接口也在不斷進(jìn)化。PCIe(Peripheral Component Interconnect Express)作為連接計(jì)算機(jī)內(nèi)部組件的高速串行總線標(biāo)準(zhǔn),已經(jīng)
    的頭像 發(fā)表于 11-13 10:35 ?1.4w次閱讀

    如何測試PCIe插槽的速度

    1. 了解PCIe基礎(chǔ)知識(shí) PCIe(Peripheral Component Interconnect Express)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),用于計(jì)算機(jī)內(nèi)部硬件組件之間的連接。PCIe
    的頭像 發(fā)表于 11-06 09:23 ?5397次閱讀

    PCIe 4.0與PCIe 3.0的性能對比

    隨著科技的快速發(fā)展,計(jì)算機(jī)硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),廣泛應(yīng)用于計(jì)算機(jī)硬件連接,如顯卡、固態(tài)硬盤等。 1. 帶寬對比 PCIe
    的頭像 發(fā)表于 11-06 09:22 ?1.2w次閱讀

    PCIe接口的工作原理 PCIe與PCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),主要用于計(jì)算機(jī)內(nèi)部硬件設(shè)備之間的連接。以下是PCIe接口的工作原理的簡要概述: 串行通信 :與傳統(tǒng)的并行PCI總線不同,PCIe
    的頭像 發(fā)表于 11-06 09:19 ?4000次閱讀

    Cadence展示完整的PCIe 7.0 IP解決方案

    十多年來,Cadence 對 PCIe 技術(shù)的堅(jiān)定承諾和支持,在業(yè)界有目共睹。我們深知強(qiáng)大 PCIe 生態(tài)系統(tǒng)的重要性,并感謝 PCI-SIG 提供的平臺(tái)。在 PCI-SIG 開發(fā)者大會(huì)迎來 32 周年之際,Cadence 宣布面向 HPC/AI 市場推出完整的
    的頭像 發(fā)表于 08-29 09:14 ?990次閱讀
    Cadence展示完整的<b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b> IP解決方案

    PCIe 5.0 SerDes 測試

    #01 PCIe Gen 5 簡介 PCIe 是用于硬盤、固態(tài)硬盤 (SSD)、圖形卡、Wi-Fi 和內(nèi)部以太網(wǎng)連接的先進(jìn)互連 I/O 技術(shù)。PCIe 由一組快速、可擴(kuò)展且可靠的 I/
    的頭像 發(fā)表于 08-16 09:33 ?1796次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測試

    PCIe傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    PCIe向光傳輸接口的轉(zhuǎn)變,預(yù)示著低延遲傳輸將取得新的突破。作為PCI標(biāo)準(zhǔn)組織(PCI-SIG)的關(guān)鍵成員,新思科技不僅深度參與其中,并積極協(xié)助制定新的標(biāo)準(zhǔn)。外設(shè)組件高速互連PCIe)標(biāo)準(zhǔn)正在經(jīng)歷變革,這將對芯片設(shè)計(jì)流程產(chǎn)生深
    的頭像 發(fā)表于 08-12 10:37 ?1140次閱讀
    <b class='flag-5'>PCIe</b><b class='flag-5'>光</b>傳輸?shù)膬?yōu)勢與挑戰(zhàn)

    新思科技PCIe 7.0驗(yàn)證IP(VIP)的特性

    在近期的博文《新思科技率先推出PCIe 7.0 IP解決方案,加速HPC和AI等萬億參數(shù)領(lǐng)域的芯片設(shè)計(jì)》中,新思科技宣布推出綜合全面的PCIe Express Gen 7(PCIe
    的頭像 發(fā)表于 07-24 10:11 ?1504次閱讀
    新思科技<b class='flag-5'>PCIe</b> <b class='flag-5'>7.0</b>驗(yàn)證IP(VIP)的特性

    pcie4.0和pcie3.0接口兼容嗎

    PCIe 4.0和PCIe 3.0接口在多個(gè)方面實(shí)現(xiàn)了兼容性,PCIe 4.0和PCIe 3.0接口兼容性問題是一個(gè)廣泛討論的話題。 PCIe
    的頭像 發(fā)表于 07-10 10:12 ?1.2w次閱讀

    新思科技推出業(yè)界首款PCIe 7.0 IP解決方案

    PCIe 7.0 IP解決方案,加速萬億參數(shù)領(lǐng)域的芯片設(shè)計(jì) 新思科技推出業(yè)界首款完整的PCIe 7.0 IP解決
    的頭像 發(fā)表于 06-29 15:13 ?967次閱讀
    主站蜘蛛池模板: 资源在线www天堂 | 5060精品国产福利午夜 | 好硬好大好爽女房东在线观看 | 午夜色视频在线观看 | 成人免费视频一区二区三区 | 在线看一区二区 | 欧美性色欧美a在线播放 | 亚洲国产成人精彩精品 | 免费中国一级啪啪片 | 五月综合激情视频在线观看 | 天天爱天天做色综合 | 天天躁夜夜躁狠狠躁2021a | 69国产| 成人国产在线24小时播放视频 | 日本天天射 | 亚洲高清视频一区 | 亚洲精品91大神在线观看 | 青楼社区51在线视频视频 | 国产一级免费视频 | 国产欧美乱码在线看 | 亚洲国产欧美日韩一区二区三区 | 国产三级网站在线观看 | 美女被免费网站在线视频九色 | 亚洲a在线播放 | 亚洲va国产日韩欧美精品色婷婷 | 色牛网| 全午夜免费一级毛片 | 狠狠色噜噜狠狠狠狠奇米777 | 精品一精品国产一级毛片 | 国产高清免费不卡观看 | 国产好深好硬好爽我还要视频 | 性生活黄色毛片 | 性欧美精品| 拍拍拍拍拍拍拍无挡大全免费 | 天天毛片 | 日本黄在线 | 亚洲一区中文 | h在线视频| 毛片在线网站 | 男男全肉高h腐文 | 一级特黄特黄的大片免费 |