概述
AD6673是一款11位、250 MSPS、雙通道中頻(IF)接收機,專門針對要求高動態范圍性能、低功耗和小尺寸的電信應用中支持多天線系統而設計。
該器件包括兩個高性能模數轉換器(ADC)和噪聲整形再量化器(NSR)數字模塊。每個ADC由多級、差分流水線架構組成,并集成了輸出糾錯邏輯,每個ADC差分流水線的第一級包含一個寬帶寬開關電容采樣網絡。集成基準電壓源可簡化設計。占空比穩定器(DCS)補償ADC時鐘占空比的波動,使轉換器保持出色的性能。
數據表:*附件:AD6673 80MHZ帶寬雙通道中頻接收機技術手冊.pdf
各ADC的輸出內部連接到NSR模塊。集成NSR電路能夠提高奈奎斯特帶寬內較小頻段的信噪比(SNR)性能。該器件支持兩種不同的輸出模式,可通過SPI選擇。如果使能NSR特性,則在處理ADC的輸出時,AD6673可以在有限的部分奈奎斯特帶寬內實現更高的SNR性能,同時保持11位輸出分辨率。
可以對NSR模塊進行編程,以提供采樣時鐘22%或33%的帶寬。例如,當采樣時鐘速率為250 MSPS時,在22%模式下,AD6673可以在55 MHz帶寬內實現最高76.3 dBFS的SNR;在33%模式下,它可以在82 MHz帶寬內實現最高73.5 dBFS的SNR。
禁用NSR模塊時,ADC數據直接以11位的分辨率提供給輸出端。這種工作模式下,AD6673能夠在整個奈奎斯特帶寬內實現最高65.9 dBFS的SNR。因此,AD6673可以用于電信應用,例如要求更寬帶寬的數字預失真觀測路徑。
默認情況下,ADC輸出數據可以直接路由至兩個外部JESD204B串行輸出通道,這些輸出設置為電流模式邏輯(CML)電平。支持兩種模式,使得輸出編碼數據可通過一個或兩個通道發送(L = 1;F = 4或L = 2;F = 2)。單通道操作支持最高125 MSPS的轉換器速率。器件提供同步輸入控制(SYNCINB±和SYSREF±)。
產品特色
- 可配置JESD204B輸出模塊集成鎖相環(PLL),支持每通道最高5 Gbps的采樣速率(最多兩個通道)。
- 中頻接收機包括兩個11位250 MSPS ADC,ADC具有可編程的噪聲整形再量化器(NSR)功能,當帶寬降低至采樣速率的22%或33%時,它能提高信噪比。
- 支持可選RF時鐘輸入以簡化系統板設計。
- 取得專利的差分輸入在最高至400 MHz的輸入頻率下仍保持出色的信噪比(SNR)性能。
- 片內1至8整數輸入時鐘分頻器和SYNC輸入支持多器件同步。
- 采用1.8 V單電源供電。
- 標準串行端口接口(SPI)支持各種產品特性和功能,例如:控制時鐘DCS、關斷模式、測試模式、 基準電壓模式、超量程快速檢測以及串行輸出配置等。
應用
- 分集無線電系統
- 多模式數字接收機(3G)
TD-SCDMA、 WiMax、 WCDMA、 CDMA2000、 GSM、 EDGE、 LTE - DOCSIS 3.0 CMTS上游接收路徑
- HFC數字反向路徑接收器
- I/Q解調系統s
- 智能天線系統
- 電子測試與測量設備
- 雷達接收機
- COMSEC無線電架構
- IED檢測/干擾系統
- 通用軟件無線電
- 寬帶數據應用
特性 - JESD204B Subclass 0或Subclass 1編碼串行數字輸出
- 信噪比(SNR):71.9 dBFS(185 MHz AIN,250 MSPS,NSR設為33%)
- 無雜散動態范圍(SFDR):88 dBc(185 MHz AIN,250 MSPS)
- 總功耗:
707 mW (250 MSPS) - 1.8 V電源電壓
- 1至8整數輸入時鐘分頻器
- 采樣速率最高達250 MSPS
- 中頻采樣頻率最高達400 MHz
- 模數轉換器(ADC)內置基準電壓源
框圖
時序圖
引腳配置描述
典型性能特征
等效電路
概述
AD6673有兩個模擬輸入通道和兩個JESD204B輸出通道。信號在呈現于輸出端口之前,會經過幾個處理階段。
雙ADC設計可用于處理多種載波信號,其中ADC可在同一接收鏈中獨立運行,也可用于不同的接收鏈,使用不同的天線。該器件的采樣頻率范圍為直流至300 MHz,可運用適當的低通或帶通濾波器,以最小的ADC性能損失對400 MHz的模擬輸入進行濾波處理。在400 MHz下運行會導致ADC噪聲和失真增加。
它具備同步功能,可實現多個器件之間的定時同步。通過一個三線制、SPI兼容的串行接口對AD6673進行編程控制。
ADC架構
AD6673架構由雙前端采樣保持電路組成,其后連接流水線ADC。每個階段的11位量化輸出先進行邏輯合并,再得到11位結果,該結果會通過NSR模塊進行處理,之后再送入數字處理邏輯。
流水線架構使第一級能夠基于新的輸入樣本運行,并讓其余各級對前一個樣本進行處理,在時鐘上升沿進行采樣。每一級采樣都通過一個低分辨率閃存ADC連接到一個開關電容放大器(MDAC)。MDAC與一個積分器/解析器配合,重建DAC輸出,并將閃存輸入反饋到下一級流水線,用于校正閃存誤差。最后一級僅由一個閃存ADC組成。
每個通道的輸入級包含一個差分采樣電路,可實現交流耦合或單端模式。輸出數據鎖存模塊會阻塞數據、校正誤差,并將數據輸出到外部緩沖器。輸出緩沖器由獨立電源供電,使數字輸出能夠與模擬內核隔離。
AD6673的數字中頻接收器可同時處理兩個通道,適用于需要動態接收和數字下變頻的軟件無線電和通信系統。雙中頻接收器設計可用于處理同一載波上的不同接收信號,也可使用不同的天線處理不同的載波信號。用戶還可以在直流至300 MHz的頻率范圍內對輸入進行帶通濾波,以最小的性能損失對400 MHz的模擬輸入進行濾波。
不過,這樣做會增加ADC的噪聲和失真。它還提供同步功能,支持多個器件通過SPI兼容的三線制串行接口進行同步。
模擬輸入注意事項
AD6673的模擬輸入采用差分開關電容電路,針對差分輸入信號處理進行了優化。
采樣電容有兩種模式:采樣模式和保持模式(見圖27)。處于采樣模式時,需在一個時鐘周期內完成對采樣電容的充電以及設置。一個小的等值串聯電阻有助于降低驅動源輸出級的峰值電流。可在輸入兩端并聯一個旁路電容,為動態充電電流提供通路。這種無源網絡會在ADC輸入處形成一個低通濾波器,因此,具體數值取決于應用場景。
在中頻欠采樣應用中,降低采樣電容上的阻抗可減少驅動源的負載,從而限制ADC的輸入帶寬。關于并聯電容的更多信息,請參考《AN - 827應用筆記:射頻/中頻放大器接口的電阻性方法》以及Analog Dialogue文章《變壓器耦合前端與寬帶A/D轉換器》。
為實現最佳動態性能,需匹配驅動VIN+和VIN - 的源阻抗,并使輸入差分平衡。
-
接收機
+關注
關注
8文章
1216瀏覽量
54104 -
模數轉換器
+關注
關注
26文章
3273瀏覽量
127770 -
IF
+關注
關注
1文章
64瀏覽量
27080 -
NSR
+關注
關注
0文章
5瀏覽量
1487
發布評論請先 登錄
相關推薦
高性能65 MHz帶寬四通道中頻接收機電路圖

AD6659混合信號雙通道中頻接收機

高性能、雙通道IF采樣接收機

80MHz帶寬雙通道中頻接收機

AD6673 80 MHZ帶寬雙通道中頻接收機

AD6677 80MHz帶寬中頻接收機技術手冊

AD6642雙通道中頻接收機技術手冊

評論