在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

VHDL語言編程用什么編譯軟件_需要看哪方面的書籍

h1654155282.3538 ? 來源:網(wǎng)絡(luò)整理 ? 2018-05-17 17:50 ? 次閱讀

VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語言)。VHSIC是Very High Speed Integrated Circuit的縮寫,是20世紀80年代在美國國防部的資助下始創(chuàng)的,并最終導(dǎo)致了VHDL語言的出現(xiàn)。本文主要介紹了VHDL語言編程用什么編譯軟件以及學(xué)習(xí)VHDL語言需要看哪方面的書籍,最后還闡述了學(xué)習(xí)VHDL語言應(yīng)注意的幾個問題盤點。

VHDL語言特點

VHDL語言能夠成為標準化的硬件描述語言并獲得廣泛應(yīng)用,它自身必然具有很多其他硬件描述語言所不具備的優(yōu)點。歸納起來,VHDL語言主要具有以下優(yōu)點:

(1)VHDL語言功能強大,設(shè)計方式多樣

VHDL語言具有強大的語言結(jié)構(gòu),只需采用簡單明確的VHDL語言程序就可以描述十分復(fù)雜的硬件電路。同時,它還具有多層次的電路設(shè)計描述功能。此外,VHDL語言能夠同時支持同步電路、異步電路和隨機電路的設(shè)計實現(xiàn),這是其他硬件描述語言所不能比擬的。VHDL語言設(shè)計方法靈活多樣,既支持自頂向下的設(shè)計方式,也支持自底向上的設(shè)計方法;既支持模塊化設(shè)計方法,也支持層次化設(shè)計方法。

(2)VHDL語言具有強大的硬件描述能力

VHDL語言具有多層次的電路設(shè)計描述功能,既可描述系統(tǒng)級電路,也可以描述門級電路;描述方式既可以采用行為描述、寄存器傳輸描述或者結(jié)構(gòu)描述,也可以采用三者的混合描述方式。同時,VHDL語言也支持慣性延遲和傳輸延遲,這樣可以準確地建立硬件電路的模型。VHDL語言的強大描述能力還體現(xiàn)在它具有豐富的數(shù)據(jù)類型。VHDL語言既支持標準定義的數(shù)據(jù)類型,也支持用戶定義的數(shù)據(jù)類型,這樣便會給硬件描述帶來較大的自由度。

(3)VHDL語言具有很強的移植能力

VHDL語言很強的移植能力主要體現(xiàn)在:對于同一個硬件電路的VHDL語言描述,它可以從一個模擬器移植到另一個模擬器上、從一個綜合器移植到另一個綜合器上或者從一個工作平臺移植到另一個工作平臺上去執(zhí)行。

(4)VHDL語言的設(shè)計描述與器件無關(guān)

采用VHDL語言描述硬件電路時,設(shè)計人員并不需要首先考慮選擇進行設(shè)計的器件。這樣做的好處是可以使設(shè)計人員集中精力進行電路設(shè)計的優(yōu)化,而不需要考慮其他的問題。當(dāng)硬件電路的設(shè)計描述完成以后,VHDL語言允許采用多種不同的器件結(jié)構(gòu)來實現(xiàn)。

(5)VHDL語言程序易于共享和復(fù)用

VHDL語言采用基于庫(library)的設(shè)計方法。在設(shè)計過程中,設(shè)計人員可以建立各種可再次利用的模塊,一個大規(guī)模的硬件電路的設(shè)計不可能從門級電路開始一步步地進行設(shè)計,而是一些模塊的累加。這些模塊可以預(yù)先設(shè)計或者使用以前設(shè)計中的存檔模塊,將這些模塊存放在庫中,就可以在以后的設(shè)計中進行復(fù)用。

由于VHDL語言是一種描述、模擬、綜合、優(yōu)化和布線的標準硬件描述語言,因此它可以使設(shè)計成果在設(shè)計人員之間方便地進行交流和共享,從而減小硬件電路設(shè)計的工作量,縮短開發(fā)周期。

VHDL語言編程用什么編譯軟件

一、Quartus

Altera Quartus II 作為一種可編程邏輯的設(shè)計環(huán)境, 由于其強大的設(shè)計能力和直觀易用的接口,越來越受到數(shù)字系統(tǒng)設(shè)計者的歡迎。當(dāng)前官方提供下載最新版本是v17.0。

Altera Quartus II (3.0和更高版本)設(shè)計軟件是業(yè)界唯一提供FPGA和固定功能HardCopy器件統(tǒng)一設(shè)計流程的設(shè)計工具。工程師使用同樣的低價位工具對 Stratix FPGA進行功能驗證和原型設(shè)計,又可以設(shè)計HardCopy Stratix器件用于批量成品。系統(tǒng)設(shè)計者現(xiàn)在能夠用Quartus II軟件評估HardCopy Stratix器件的性能和功耗,相應(yīng)地進行最大吞吐量設(shè)計。

Altera的Quartus II可編程邏輯軟件屬于第四代PLD開發(fā)平臺。該平臺支持一個工作組環(huán)境下的設(shè)計要求,其中包括支持基于Internet的協(xié)作設(shè)計。Quartus平臺與Cadence、ExemplarLogicMentorGraphics、Synopsys和Synplicity等EDA供應(yīng)商的開發(fā)工具相兼容。改進了軟件的LogicLock模塊設(shè)計功能,增添 了FastFit編譯選項,推進了網(wǎng)絡(luò)編輯性能,而且提升了調(diào)試能力。

Quartus的性能特點

1、支持MAX7000/MAX3000等乘積項器件

2、軟件體積縮小,運行速度加快

3、LogicLock設(shè)計流程把性能提升15%

4、采用快速適配選項縮短編譯時間

5、新的功能減小了系統(tǒng)級驗證

2、synplify

Synplify、Synplify Pro和Synplify Premier是Synplicity(Synopsys公司于2008年收購了Synplicity公司)公司提供的專門針對FPGA和CPLD實現(xiàn)的邏輯綜合工具,Synplicity的工具涵蓋了可編程邏輯器件(FPGAs、PLDs和CPLDs)的綜合,驗證,調(diào)試,物理綜合及原型驗證等領(lǐng)域。

synplify優(yōu)點

Synplify Premier是功能超強的FPGA綜合環(huán)境。Synplify Premier不僅集成了Synplify Pro所有的優(yōu)化選項,包括BEST算法、Resource Sharing,Retiming和Cross-Probing等等。更集成了專利的Graph-Based Physical Synthesis綜合技術(shù),并提供Floor Plan選項,是業(yè)界領(lǐng)先的FPGA物理綜合解決方案,能把高端FPGA性能發(fā)揮到最好;從而可以輕松應(yīng)對復(fù)雜的高端FPGA設(shè)計和單芯片ASIC 原型驗證。這些特有的功能包括:全面兼容ASIC代碼;支持Gated Clock的轉(zhuǎn)換;支持Design Ware的轉(zhuǎn)換。同時,因為整合了在線調(diào)試工具Identify,極大的方便了用戶進行軟硬件協(xié)同仿真,確保設(shè)計一次成功,從而大大縮短了整個軟硬件開發(fā)和調(diào)試的周期。

Identify是唯一的RTL級調(diào)試工具,能夠在FPGA運行時對其進行實時調(diào)試,加快整個FPGA驗證的速度。Identify軟件有Instrumentor和Debugger兩部分。在調(diào)試前,通過Instrumentor設(shè)定需要觀測的信號和斷點信息,然后進行綜合,布局布線。最后,通過Debugger進行在線調(diào)試。Synplify Premier HDL Analyst提供優(yōu)秀的代碼優(yōu)化和圖形化分析調(diào)試界面;Certify 確保客戶在使用多片F(xiàn)PGA進行ASIC/SoC驗證時快速而高效地完成工作;現(xiàn)在Synopsys 又推出了基于DSP算法的代碼產(chǎn)生和綜合工具Synplify DSP,架起了算法驗證和RTL代碼實現(xiàn)之間的橋梁;HAPS是高性能的ASIC原型驗證系統(tǒng),大大減少了一次流片成功的風(fēng)險及節(jié)省了產(chǎn)品推向市場時間。

VHDL語言編程書籍推薦

1、《數(shù)字邏輯與VHDL設(shè)計》

本書適用于數(shù)字邏輯設(shè)計的簡介課程,主要目標如下:

(1)教授學(xué)生關(guān)于手工進行數(shù)字設(shè)計的基本概念;

(2)給出使用CAD工具手工設(shè)計數(shù)字電路的詳細方法。內(nèi)容涉及設(shè)計數(shù)字系統(tǒng)的過程、邏輯電路的基本概念、數(shù)字電路、組合電路的綜合、執(zhí)行算術(shù)運算的電路、用做構(gòu)件塊的組合電路、存儲器、同步順序電路、異步順序電路、真實系統(tǒng)設(shè)計中出現(xiàn)的實際問題、電路測試,以及CAD流程等。

本書可作為計算機和電子工程等專業(yè)本科生及研究生的教材,也可作為集成電路設(shè)計人員的參考書。

2、vhdl語言書籍推薦二:《用于邏輯綜合的VHDL》

《國外數(shù)字系統(tǒng)設(shè)計經(jīng)典教材系列:用于邏輯綜合的VHDL(第3版)》旨在使VHDL成為簡單實用的硬件描述語言。

許多工程師在第一次使用VHDL(超高速集成電路硬件描述語言)的時候都會有很多不清楚的地方。《國外數(shù)字系統(tǒng)設(shè)計經(jīng)典教材系列:用于邏輯綜合的VHDL(第3版)》通過清晰的組織填補了VHDL語言和通過邏輯綜合產(chǎn)生的硬件之間的差異。從最基本的組合邏輯、類型和操作符出發(fā),《國外數(shù)字系統(tǒng)設(shè)計經(jīng)典教材系列:用于邏輯綜合的VHDL(第3版)》還涵蓋了特殊結(jié)構(gòu)的內(nèi)容,如三態(tài)總線、寄存器堆和存儲器。此外,《國外數(shù)字系統(tǒng)設(shè)計經(jīng)典教材系列:用于邏輯綜合的VHDL(第3版)》還著眼于討論更高層次的主題,例如怎么開發(fā)自己的程序包,如何編寫測試程序,如何使用全部的可綜合類型等。

第3版已經(jīng)做了大幅度的修改以包含進VHDL-2008的新特征。這些新特征包括如何實現(xiàn)定點數(shù)和浮點數(shù)硬件結(jié)構(gòu)的邏輯綜合。該大幅度的修改正好說明了邏輯綜合目前已經(jīng)使用得非常廣泛。為了更好地展示新版本的一些特征,《國外數(shù)字系統(tǒng)設(shè)計經(jīng)典教材系列:用于邏輯綜合的VHDL(第3版)》還包含一個完整的設(shè)計實例——數(shù)字濾波器設(shè)計,包括濾波器硬件的設(shè)計和測試平臺的設(shè)計。

3、vhdl語言書籍推薦三:《VHDL教程

本書從VHDL語言的功能特性出發(fā),介紹了VHDL語言的組成元素、描述風(fēng)格、建模特征、測試平臺的設(shè)計技巧等,并詳細給出了一些經(jīng)過作者驗證的實例。本書的目的在于向廣大的電子設(shè)計人員介紹VHDL語言的基本知識和使用它來設(shè)計數(shù)字系統(tǒng)硬件電路的方法,從而使設(shè)計者擺脫傳統(tǒng)的人工設(shè)計方法的約束,使數(shù)字系統(tǒng)的設(shè)計水平上升到一個新的階段。

本書適合作為計算機科學(xué)及其相關(guān)專業(yè)的教材或參考書,也可供工程技術(shù)人員參考。

本書作者J.Bhasker是世界領(lǐng)先的VHDL課程的開發(fā)者,本書包括目前最流行的IEEESTD_LOGIC_1164程序包內(nèi)容。本書的擴展硬件建模涵蓋了對規(guī)則結(jié)構(gòu)、延遲、條件操作、狀態(tài)機、Moore和Mealy有限狀態(tài)機及時鐘分頻器等的建模,此外還包括文本I/O和測試平臺等內(nèi)容,并提供許多擴展實例。

4、vhdl語言書籍推薦四:《數(shù)字系統(tǒng)的VHDL設(shè)計》

全書共12章,包括數(shù)制與編碼、邏輯代數(shù)與VHDL基礎(chǔ)、門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、存儲器、數(shù)模與模數(shù)轉(zhuǎn)換、數(shù)字系統(tǒng)設(shè)計、可編程邏輯器件、VHDL仿真和VHDL綜合,各章后附有思考題和習(xí)題。

本書涵蓋數(shù)字電子技術(shù)的基本理論和基本概念,并以硬件描述語言(VHDL)為工具,介紹了數(shù)字電路及系統(tǒng)的設(shè)計方法。書中列舉了大量的基于VHDL的門電路、觸發(fā)器、組合邏輯電路、時序邏輯電路、存儲器和數(shù)字系統(tǒng)設(shè)計的實例,供讀者參考。每個設(shè)計實例都經(jīng)過了電子設(shè)計自動化(EDA)軟件的編譯和仿真,確保無誤。

vhdl語言的掌握絕對不能只顧著創(chuàng)新,熟練掌握好一般的技能,本身就是一種提高,本期的vhdl語言書籍推薦專題旨在讓大家更好的掌握vhdl語言這樣的標準技能,以上推薦的幾本書如果還是不能滿足你的需求的話,并且你還想尋找更多的計算機重磅好書的話,歡迎進入我們的》》計算機圖書頻道。

學(xué)習(xí)VHDL語言應(yīng)注意的幾個問題

(1)了解VHDL語言模擬器是如何模擬代碼的過程有助于弄清一些VHDL語句的語義,而對語義有一個清楚地理解可使你能夠精練準確地進行VHDL代碼編寫。目前常用的VHDL模擬軟件有ActiveHDL和Modelsim

(2)VHDL語言的有些構(gòu)造,較多的是專用于模擬和驗證而不是綜合,綜合軟件也許會忽略掉這樣的構(gòu)造和規(guī)則。VHDL是基于模擬的語言,它所提供的行為描述的一切方便手段實際上都是為建立模擬模型的。

(3)用于模擬的模型和用于綜合的模型有差別。

(4)為綜合而寫的代碼可以進行模擬,但不是所有為模擬而寫的代碼可以用來綜合。

(5)應(yīng)大致了解綜合軟件的工作原理。目前常用的綜合軟件有Synplicity公司的Synplify和SynplifyPro軟件,Synopsys公司的FPGAExpress軟件,Mentor公司的LeonardoSpectrum軟件,Xilinx公司的XST(XilinxSynthesisTechnology)軟件。

(6)將VHDL和CPLD、FPGA的學(xué)習(xí)結(jié)合起來。

(7)應(yīng)基本熟悉CPLD、FPGA器件的邏輯資源。

小編推薦閱讀:

vhdl語言怎么仿真_vhdl語言的基本結(jié)構(gòu)

vhdl語言的操作符_vhdl語言有什么用

什么是vhdl語言_簡述vhdl語言的特點

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • VHDL語言
    +關(guān)注

    關(guān)注

    1

    文章

    113

    瀏覽量

    18089
  • vhdl
    +關(guān)注

    關(guān)注

    30

    文章

    817

    瀏覽量

    128343
  • 編輯器
    +關(guān)注

    關(guān)注

    1

    文章

    806

    瀏覽量

    31291
收藏 人收藏

    評論

    相關(guān)推薦

    本人珍藏的VHDL基本語言現(xiàn)象和實用技術(shù)教程

    `本書比較系統(tǒng)地介紹了VHDL的基本語言現(xiàn)象和實用技術(shù) 全書以實用和可操作為基點 簡潔而又不失完整地介紹了 VHDL基于 EDA技術(shù)的理論與實踐方面的知識其中包括
    發(fā)表于 02-27 13:52

    怎樣PC編程對信號進行處理然后輸出,這是哪方面的技術(shù)啊

    編程對信號進行處理然后輸出,這是哪方面的技術(shù)啊?希望有前輩指導(dǎo)一下,我具體需要學(xué)些什么技術(shù)來實現(xiàn)這些功能。{:soso_e154:}歉于表達能力不強,希望大家見諒。
    發(fā)表于 06-05 22:59

    DCI和DCV保護電路的設(shè)計.關(guān)鍵是哪方面的知識

    本帖最后由 gk320830 于 2015-3-7 23:10 編輯 電子方面的新手,公司是做光伏逆變器的。最近領(lǐng)導(dǎo)說要我深入理解DCI和DCV保護電路,并寫出設(shè)計報告。感覺很有壓力。我需要重點學(xué)習(xí)哪方面的知識呢
    發(fā)表于 07-18 21:38

    我是初學(xué)者,不知需要看哪方面的書,

    我是初學(xué)者,不知需要看哪方面的書,
    發(fā)表于 03-03 00:58

    學(xué)習(xí)labview需要哪方面知識的基礎(chǔ)

    學(xué)習(xí)labview需要哪方面知識的基礎(chǔ),這個軟件功能廣泛嗎?
    發(fā)表于 10-30 10:42

    FPGA是什么?應(yīng)用于哪方面

    Verilog或VHDL 硬件描述語言,這里“描述”是重點強調(diào)的,設(shè)計師編寫的代碼就是一種電路,而這種電路是Verilog或是VHDL描述的而單片機
    發(fā)表于 08-16 10:35

    VHDL基本語言現(xiàn)象和實用技術(shù)教程

    本書比較系統(tǒng)地介紹了VHDL 的基本語言現(xiàn)象和實用技術(shù)全書以實用和可操作 為基點簡潔而又不失完整地介紹了VHDL 基于EDA 技術(shù)的理論與實踐方面的知識 其中包括
    發(fā)表于 03-03 15:47 ?0次下載
    <b class='flag-5'>VHDL</b>基本<b class='flag-5'>語言</b>現(xiàn)象和實用技術(shù)教程

    VHDL語言在MAXPLUS軟件的設(shè)計案例

    VHDL語言在MAXPLUS軟件的設(shè)計案例,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
    發(fā)表于 02-19 17:18 ?0次下載

    VHDL硬件描述語言

    VHDL語言編程學(xué)習(xí)之VHDL硬件描述語言
    發(fā)表于 09-01 15:27 ?0次下載

    VHDL硬件描述語言的學(xué)習(xí)

    到一塊集成電路中是現(xiàn)在數(shù)字電子技術(shù)教學(xué)的重要內(nèi)容。 要讓同學(xué)學(xué)會VHDL,教師首先應(yīng)該自己先學(xué)會,但是學(xué)習(xí)VHDL語言需要能提供文件輸入,邏輯綜合、
    發(fā)表于 12-05 09:00 ?20次下載

    PLC入門需要多久_PLC入門需要看哪些書籍

    本文首先介紹了plc入門需要學(xué)習(xí)什么,其次介紹了PLC入門需要看哪些書籍,最后解答了plc入門學(xué)習(xí)需要多久。
    的頭像 發(fā)表于 04-18 18:17 ?1.8w次閱讀

    如何使用VHDL語言編程進行多功能數(shù)字鐘的設(shè)計

    應(yīng)用VHDL語言編程,進行了多功能數(shù)字鐘的設(shè)計,并在MAX PLUSⅡ環(huán)境下通過了編譯、仿真、調(diào)試。
    發(fā)表于 06-11 08:00 ?0次下載
    如何使用<b class='flag-5'>VHDL</b><b class='flag-5'>語言</b><b class='flag-5'>編程</b>進行多功能數(shù)字鐘的設(shè)計

    fpga什么編程語言_fpga的作用

    經(jīng)常看到不少人在論壇里發(fā)問,F(xiàn)PGA是不是C語言開發(fā)的?國外有些公司專注于開發(fā)解決編譯器這方面問題,目的讓其能夠達到C
    發(fā)表于 07-29 16:37 ?2.4w次閱讀

    基于VHDL語言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計

    電子發(fā)燒友網(wǎng)站提供《基于VHDL語言的循環(huán)碼編譯碼系統(tǒng)的設(shè)計.pdf》資料免費下載
    發(fā)表于 10-13 14:31 ?1次下載
    基于<b class='flag-5'>VHDL</b><b class='flag-5'>語言</b>的循環(huán)碼<b class='flag-5'>編譯</b>碼系統(tǒng)的設(shè)計

    fpga的是什么編程語言 fpga什么語言開發(fā)

    fpga的是什么編程語言 FPGA(現(xiàn)場可編程邏輯門陣列)主要使用的編程語言是硬件描述
    的頭像 發(fā)表于 03-14 17:09 ?3635次閱讀
    主站蜘蛛池模板: 1024成人| 国产福利2021最新在线观看 | 国产精品超清大白屁股 | 成人三级电影在线观看 | 奇米四色7777| 天天摸天天摸天天躁 | 美女黄色毛片 | 久久国产美女 | 视频在线一区 | 欧美日韩国产另类一区二区三区 | 伊人色婷婷综在合线亚洲 | 久久久噜久噜久久gif动图 | 亚洲精品456人成在线 | 欧美在线bdsm调教一区 | 日本黄色短视频 | 婷婷色六月| 伊人久久大香线蕉综合影 | 嫩草影院播放地址一二三 | 亚洲一区在线视频观看 | 九色精品在线 | 久操操| 1024你懂的日韩 | 色视频免费在线观看 | 好色亚洲 | 美国一级做a一级爱视频 | 天天做天天爱天天综合网2021 | 夜夜爽www | 人人爽天天爽夜夜爽曰 | 欧美性一区二区三区五区 | 寄宿日记在线看 | 色爱综合区 | 欧美一级免费观看 | 一级做a爱片特黄在线观看免费看 | 女同性进行性行为视频 | 国产真实乱偷人视频 | 播放毛片| www四虎影视| www.黄色一片 | 日本人爽p大片免费看 | 久久久久女人精品毛片 | 亚洲xx网站|