在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

利用CPLD技術和80C196XL時序特征實現DRAM控制器的設計

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-01-07 08:27 ? 次閱讀

80C186XL16位嵌入式微處理器[1]是Intel公司在嵌入式微處理器市場的上導產品之一,已廣泛應用于電腦終端、程控交換和工控等領域。在該嵌入式微處理器片內,集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動產生DRAM刷新總線周期,它工作于微處理器的增益模式下。經適當編程后,RCU將向將處理器的BIU(總線接口)單元產生存儲器讀請求。對微處理器的存儲器范圍編程后,BIU單元執行刷新周期時,被編程的存儲器范圍片選有效。

利用CPLD技術和80C196XL時序特征實現DRAM控制器的設計

存儲器是嵌入式計算機系統的重要組成部分之一。通常采用靜態存儲器,但是在系統需要大容量存儲器的情況下,這種方式將使成本猛增。如果采用DRAM存儲器,則可以大幅度降低系統設計成本;但DRAM有復雜的時序要求,給系統設計帶來了很大的困難。

為了方便地使用DRAM,降低系統成本,本文提出一種新穎的解決方案:利用80C186XL的時序特征,采用CPLD技術,并使用VHDL語言設計實現DRAM控制器。

一、80C186XL RCU單元的資源

80C186XL的BIU單元提供20位地址總線,RCU單元也為刷新周期提供20位地址總線。80C186XL能夠產生刷新功能,并將刷新狀態編碼到控制信號中。

圖1是RCU單元的方框圖。它由1個9位遞減定時計數器、1個9位地址計數器、3個控制寄存器和接口邏輯組成。當RCU使能時,遞減定時計數器每一個CLKOUT周期減少1次,定時計數器的值減為1時,則產生刷新總線請求,遞減定時計數器重載,操作繼續。刷新總線周期具有高優先級,旦80C186XL總線有空,就執行刷新操作。

設計者可將刷新總線周期看成是“偽讀”周期。刷新周期像普通讀周期一樣出現在80C186XL總線上,只是沒有數據傳輸。從引腳BHE/RFSH和A0的狀態可以判別刷新周期,如表1所列。刷新總線周期的時序要求如圖2所示。

表1 刷新周期的引腳狀態

80C186XL引腳BHE/RFSHA0

引腳狀態11

二、80C186XL DRAM控制器的設計與運行

DRAM存在著大量、復雜的時序要求,其中訪問時間的選擇、等待狀態以及刷新方法是至關重要的。DRAM控制器必須正確響應80C186XL的所有總線周期,必須能將DRAM的部周期和其它訪問周期分辨出來,其訪問速度必須足夠快,以避免不必要的等待周期。

利用CPLD技術和80C196XL時序特征實現DRAM控制器的設計

在設計時,我們采用XC95C36-15 CPLD[2]以及4Mbits的V53C8258[3]DRAM作范例。15ns的CPLD,速度相對較高,價格比較便宜。用它設計成的DRAM控制器允許80C186XL的工作速度高達20MHz,并且XC95C36有異步時鐘選擇項。這種特性對本設計有很大的好處。

圖3是80C186XL DRAM控制器和存儲器的功能框圖。

DRAM控制器由80C186XL狀態信號S2、S1和S0的解碼來檢測總線的開始、類型和結束。這些狀態線是在CLKOUT的上升沿開始有效,在CLKOUT的下降沿失效的。DRAM控制器發出的RAS和CAS信號應該在CLKOUT的下降沿同時有效,行列地址應該在CLKOUT上升沿附近提供。

DRAM控制器應該在CLKOUT的兩個沿都應能正常操作。通過啟用XC95C36的異步時鐘選擇項,每個XC95C36宏單元可以從可編程與陣列獲得時鐘。DRAM控制器使用80C186XL的CLKOUT信號作時鐘輸入。

DRAM控制器主要由兩個相互聯的狀態機構成。這兩個狀態機,使得DRAM的控制與80C186XL是否進行等待狀態無關。

利用CPLD技術和80C196XL時序特征實現DRAM控制器的設計

狀態機A和地址多路控制信號(MUX)在CLKOUT的上升沿鎖存。狀態機B和RAS及CAS的邏輯在CLKOUT的下降沿鎖存。DRAM控制器完整的VHDL語言[4,5]的源代碼可Email給cnhsx@sina.com索取。

DRAM控制器的狀態圖如圖4所示,狀態機A和B的起始條件分別是A0和B0。狀態機A初始化DRAM控制器的序列,狀態機B終止該序列。

在T2的下降沿,RAS邏輯采樣狀態機A的狀態,鎖存的地址線和總經狀態信號。如果狀態機A在A1狀態(存儲器讀、寫或刷新周期)并且總線周期為DRAM使用,則XC95C36插入RAS信號。

在T2的上升沿,狀態機A也采樣鎖存的地址線。如果總線周期被DRAM占用,狀態機A將從狀態A1轉移到A2,否則狀態機A轉換到A3。至此控制轉移到狀態機B。MUX邏輯采樣RAS和BHE引腳的狀態。如果RAS有效(指示DRAM在訪問),并且總線周期下是刷新周期,XC95C36將插入MUX。MUX在行列地址之間切換,以便進行DRAM的讀寫操作。

在T3的下降沿,狀態機B采樣狀態機A。如果狀態機A處于狀態A2(DRAM訪問)或狀態A3(存儲器讀或寫,但不是DRAM訪問),狀態機B從狀態B0轉到B1。如果總線周期是一個DRAM訪問周期,XC95C36繼續保持RAS有效。CAS邏輯采樣MUX的狀態、鎖存地址A0、BHE和總線周期狀態。如果MUX有效(指示DRAM讀或寫),并且訪問低字節,則XC95C36插入LCAS;如果MUX有效,并且微處理器訪問高字節,XC95C36插入UCAS。DRAM讀訪問和DRAM刷新訪問不同之處在于:對刷新來說,不需要MUX、UCAS和LCAS。

在T3的上升沿,狀態機A等待狀態機B中斷此序列。如果MUX有效(DRAM讀或寫),它將保持有效。

有下一個降沿,狀態機B采樣總線狀態信號。如果狀態信號仍然有效,則此狀態為等待狀態Tw,狀態機B保持在狀態B1。如果這個狀態是等待狀態,并且RAS有效(DRAM訪問),RAS保持有效;如果狀態為等待狀態,并且UCAS和LCAS有效(DRAM讀或寫),UCAS和LCAS保持有效。

在等待狀態的上升沿,狀態機A繼續等待狀態機B來中斷此序列。如果MUX有效(DRAM讀或寫),則它在T3狀態里保持有效。

如果微處理器狀態信號無效,這個狀態則是一個T4狀態,狀態機B從B1轉到B2.如果狀態是一個T4狀態,并且RAS有效(DRAM訪問),則RAST4狀態,并且RAS有效(DRAM訪問),則RAS邏輯也檢測無效狀態信號,并且XC95C36關閉RAS信號;如果狀態是一個T4狀態,并且UCAS和LCAS有效(DRAM讀或寫),則CAS邏輯也采樣總線狀態信號;如果狀態信號無效,則XC95C36關閉UCAS和LCAS信號。

利用CPLD技術和80C196XL時序特征實現DRAM控制器的設計

在T4的上升沿,狀態機A采樣狀態機B的狀態。在狀態機B處于B2狀態的情況下,狀態機A從A2狀態(DRAM訪問)或A3狀態(存儲器讀或寫,但不是DRAM訪問)轉到A0。如果MUX有效,MUX邏輯檢查RAS的狀態;如果RAS無效(指示一個終止周期),XC95C36關閉MUX。

在下一個CLKOUT下降沿,狀態機B無條件地從狀態B2轉到B0,終止DRAM序列。控制轉移給狀態機A。

三、80C186XL RCU單元的編程

要使DRAM正常工作,就必須對80C186XL中與DRAM刷新有關的寄存器進行正確編程。這些寄存器包括:刷新時鐘間隔寄存器(RFTIME寄存器)、刷新基地址寄存器(RFBASE寄存器)和刷新控制寄存器(RFCON寄存器)。

刷新時鐘間隔寄存器(RFTIME寄存器)的編程公式為:Trefresh×fcpu/(Rrow+Rrows×補償因子)。V53C8258的技術參數規定,其刷新周期Trefresh為8ms,存儲陣列行數Rrows為512。考慮到RCU取得總線控制權的延時,補償因子取0.05。因此,微處理器在fcpu=20MHz工作頻率下,RFTIME寄存器的取值為:0.008×20×10 6/(512+512×0.05),約為297.

刷新基地址寄存器(RFBASE寄存器)的編程。該寄存器的高7位,規定了DRAM容量大小。系統使用兩片V53C8258情況下,RFBASE的取值為00H,DRAM占用微處理器的存儲空間的00000H~7FFFFH(512KB)。

最后通過將刷新控制寄存器(RFCON寄存器)的REN位置位,來啟動刷新控制單元。

若使用80C186XL的節電模式,則要求重新編程這些值。在寫節電控制寄存器前,必須先用要時鐘分頻值去除原先設置在刷新間隔寄存器的值,來重新設置寄存器。

結束語

現在DRAM、CPLD的價格非常低,這樣設計者有機會在嵌入式計算機系統設計中考慮采用DRAM。80C186XL嵌入式微處理器廣泛應用于嵌入式計算機、程控通信工業控制系統中,具有良好的性價比,其性能和功能是80C31、80C196等單片機無法比擬的,并能充分利用大量的PC平臺軟件。本解決方案已在家庭電子證券產品中采用,獲得了良好的經濟效益和社會效益。

掌握CPLD技術和VHDL語言設計技巧是提升產品技術含量的重要途徑。上述CPLD還留在一些引腳和內部資源未使用,只要設計者將VHDL源代碼稍微作一些修改,就可以用這些引腳控制新增加的DRAM,提供總線準備輸出信號或DMA響應信號。

如果采用引腳數和宏單元較多的XC9672或XC95108CPLD,就可以將D觸發器(74HC74)、多路地址切換器(74HC157)、數據收發器(74HC245)和地址總線鎖存器(74HC373)等其它分立邏輯器件的功能全部集成到CPLD中,這樣系統集成度和可靠性將更加提高。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • cpld
    +關注

    關注

    32

    文章

    1257

    瀏覽量

    171098
  • 控制器
    +關注

    關注

    114

    文章

    16998

    瀏覽量

    183148
  • 寄存器
    +關注

    關注

    31

    文章

    5425

    瀏覽量

    123526
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    高性能系列微控制器XL32F001開發板

    控制器的工作溫度范圍為-40°C?~?85°C,工作電壓范圍? 1.7V?~?5.5V 。芯片提供?sleep/stop?低功耗工作模式,可以滿足不同的低功耗應用。 XL32F001
    的頭像 發表于 06-10 11:22 ?109次閱讀
    高性能系列微<b class='flag-5'>控制器</b><b class='flag-5'>XL</b>32F001開發板

    I3C控制器角色轉移如何實現?

    I3C 控制器角色轉移如何實現
    發表于 03-14 10:08

    AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序

    電子發燒友網站提供《AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序.pdf》資料免費下載
    發表于 01-14 14:59 ?5次下載
    AN-1267: 使用ADSP-CM408F ADC<b class='flag-5'>控制器</b>的電機<b class='flag-5'>控制</b>反饋采樣<b class='flag-5'>時序</b>

    AN-0973: 超級時序控制器的EEPROM擦除和編程

    電子發燒友網站提供《AN-0973: 超級時序控制器的EEPROM擦除和編程.pdf》資料免費下載
    發表于 01-09 13:43 ?0次下載
    AN-0973: 超級<b class='flag-5'>時序</b><b class='flag-5'>控制器</b>的EEPROM擦除和編程

    XL32F001微控制器規格書

    XL32F001是芯嶺技術推出的一款高性價比微控制器,基于ARM Cortex-M0+內核的32位MCU。專為低成本嵌入式應用設計,以滿足多樣化的市場需求。包括高性能、低功耗、寬工作電壓范圍
    的頭像 發表于 12-18 09:51 ?583次閱讀
    <b class='flag-5'>XL</b>32F001微<b class='flag-5'>控制器</b>規格書

    MSPM0 G系列80MHz微控制器技術參考手冊

    電子發燒友網站提供《MSPM0 G系列80MHz微控制器技術參考手冊.pdf》資料免費下載
    發表于 11-09 14:37 ?22次下載
    MSPM0 G系列<b class='flag-5'>80</b>MHz微<b class='flag-5'>控制器</b><b class='flag-5'>技術</b>參考手冊

    電子束光刻技術實現對納米結構特征的精細控制

    電子束光刻技術使得對構成多種納米技術基礎的納米結構特征實現精細控制成為可能。納米結構制造與測量的研究人員致力于提升納米尺度下的光刻精度,并開發了涵蓋從光學到流體等多個物理領域、用以制造
    的頭像 發表于 10-18 15:23 ?832次閱讀
    電子束光刻<b class='flag-5'>技術</b><b class='flag-5'>實現</b>對納米結構<b class='flag-5'>特征</b>的精細<b class='flag-5'>控制</b>

    TPS54x80和TPS54x73 SWIFT DC/DC轉換時序控制

    電子發燒友網站提供《TPS54x80和TPS54x73 SWIFT DC/DC轉換時序控制.pdf》資料免費下載
    發表于 10-11 11:17 ?0次下載
    TPS54x<b class='flag-5'>80</b>和TPS54x73 SWIFT DC/DC轉換<b class='flag-5'>器</b>的<b class='flag-5'>時序</b><b class='flag-5'>控制</b>

    如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器

    電子發燒友網站提供《如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器.pdf》資料免費下載
    發表于 09-23 12:36 ?0次下載
    如何將自定義邏輯從FPGA/<b class='flag-5'>CPLD</b>遷移到<b class='flag-5'>C</b>2000?微<b class='flag-5'>控制器</b>

    利用TSN以太網特性改善工業以太網控制器時序

    電子發燒友網站提供《利用TSN以太網特性改善工業以太網控制器時序.pdf》資料免費下載
    發表于 08-30 10:53 ?0次下載
    <b class='flag-5'>利用</b>TSN以太網特性改善工業以太網<b class='flag-5'>控制器</b>的<b class='flag-5'>時序</b>

    DRAM內存操作與時序解析

    在數字時代,DRAM(動態隨機存取存儲)扮演著至關重要的角色。它們存儲著我們的數據,也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運行,了解其背后的時序和操作機制是必不可
    的頭像 發表于 07-26 11:39 ?1214次閱讀
    <b class='flag-5'>DRAM</b>內存操作與<b class='flag-5'>時序</b>解析

    電源時序屬于控制繼電器嗎

    電源時序控制繼電器是兩種不同的電子設備,電源時序通過控制繼電器
    的頭像 發表于 07-08 14:30 ?1080次閱讀

    電源時序常見故障維修

    方法。 一、電源時序的基本原理 電源時序的工作原理是利用控制器或繼電器等元件,按照預設的時
    的頭像 發表于 07-08 14:14 ?4856次閱讀

    輕松實現復雜的電源時序控制

    控制器、現場可編程門陣列(FPGA)、數字信號處理(DSP)、模數轉換(ADC)以及以多個電壓軌供電的其他器件都需要電源時序控制。這些
    的頭像 發表于 06-26 08:24 ?1469次閱讀
    輕松<b class='flag-5'>實現</b>復雜的電源<b class='flag-5'>時序</b><b class='flag-5'>控制</b>

    工業控制器原理及應用技術

    ,是實現工業自動化和智能制造的關鍵設備之一。 一、工業控制器的原理 工業控制器的基本原理是利用計算機技術控制理論,對工業生產過程進行實時監
    的頭像 發表于 06-16 14:51 ?1531次閱讀
    主站蜘蛛池模板: 午夜理伦| 国产成人精品午夜二三区 | 欧美精品色精品一区二区三区 | 国产在线观看色 | 清朝荒淫牲艳史在线播放 | 天天射天天操天天色 | 桃桃酱无缝丝袜在线播放 | 国产午夜毛片一区二区三区 | 夜夜爽天天狠狠九月婷婷 | 三级免费网站 | 国产成人精品曰本亚洲 | 天堂电影免费在线观看 | 韩日成人 | 男女视频在线看 | 亚洲欧美在线精品一区二区 | 国产一级鲁丝片 | 操碰人人| 成人激情综合网 | 色www免费视频 | 91精品日本久久久久久牛牛 | 国产激情三级 | 国产精品国产三级国快看 | 色婷婷久久综合中文久久蜜桃 | 亚洲一本高清 | 97夜夜操| 色天使在线播放 | 边做饭边被躁欧美三级小说 | 2021国产精品自在拍在线播放 | 欧美一级高清片欧美国产欧美 | 78摸在线| 亚洲精品一卡2卡3卡三卡四卡 | 四虎黄色网| 三级完整在线观看高清视频 | 久久亚洲精品成人综合 | 永久在线免费 | 亚洲欧洲国产精品你懂的 | 最近2018中文字幕免费看手机 | 麻豆色哟哟网站 | 中文字幕一区精品欧美 | 黄色在线看网站 | 久久久久久久久综合影视网 |