在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-07-08 08:17 ? 次閱讀

引 言

VDMOS與雙極晶體管相比,它的開關速度快,開關損耗小,輸入電阻高,驅動電流小,頻率特性好,跨導高度線性等優點。特別值得指出的是,它具有負溫度系數,沒有雙極功率管的二次擊穿問題,安全工作區大。因此,不論是開關應用還是線性應用,VDMOS都是理想的功率器件。VDMOS的開關速度是在高頻應用時的一個重要的參數,因此提出一種減小寄生電容的新型VDMOS結構。

1 基本原理

功率VDMOS的開關特性是由其本征電容和寄生電容來決定的。VDMOS的電容主要由三個部分柵源電容Cgs柵漏電容Cgd以及源漏電容Cds組成,如圖1所示。電容的充放電是限制其開關速度的主要因素。柵源之間的電容是由三個部分組成,即:

Cgs=Cgs(N+)+Cgs(P)+Cgs(M)

Cgs(N+)是柵源交疊電容;Cgs(M)是柵與源金屬間的電容;Cgs(P)是柵與P-base之間的電容。這三個電容的大小都是由VDMOS本身設計上的參數決定的,最主要取決于介質層的厚度。

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

柵漏之間的電容Cgd是兩個電容的串聯:

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

當柵壓未達到閾值電壓時,漂移區與P-base形成的耗盡層結合在一起,形成面積很大的耗盡層電容,柵下漂移區空間電荷耗盡區電容Cgd(dep)只是其中一部分,此時耗盡層寬度最大,耗盡電容最小。當柵壓達到閾值電壓后,器件開啟時,漏區電勢降低,耗盡層寬度減小,Cgd(dep)迅速增大。

漏源之間的電容Cds是一個PN結電容,它的大小是由器件在源漏之間所加的電壓VDS所決定的。

一般VDMOS都包含了Cgs,Cgd和Cds,但是功率VDMOS都不是采用這三個電容作參考,而是采用Ciss,Coss和Crss作為*估VDMOS器件的電容性能,Ciss,Coss和Crss參數分別定義為:輸入電容:Ciss=Cgs+Cgd輸出電容:Coss=Cds+Cgd;反饋電容:Crss=Cgd。實際中采用Ciss,Coss和Crss作為衡量VDMOS器件頻率特性的參數,它們并不是定值,而是隨著其外部施加給器件本身的電壓變化的。

VDMOS的開啟延遲時間td(on)、上升時間tr、關斷延遲時間td(off)、下降時間tf的關系式可分別表達為:

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究


式中:Rg為開關測試電路中器件外接柵電阻;Vth為閾值電壓;Vgs是外加柵源電壓;vgs是使器件漏源電壓下降到外加值10%時的柵源電壓;Ciss*是器件的輸入電容;在td(on)和td(off)式中:Ciss*=Cgs+Cgd;在tr和tf式中:Ciss*=Cgs+(1+k)Cgd(考慮密勒效應)。由上述關系式可見,Cgd直接影響器件的輸入電容和開關時間,Cgd通過密勒效應使輸入電容增大,從而使器件上升時間tr和下降tf時間變大,因此減小柵漏電容Cgd尤為重要。

2 新結構的提出

根據上面對VDMOS電容的分析,提出一種新的結構以減少器件的寄生電容。由分析可得出,柵下耗盡層的形狀對VDMOS電容有較大影響,最主要影響Cgd。

圖2中給出了新的VDMOS單元A,在VDMOSneck區域斷開多晶硅條,同時在斷開處注入一定的P型區,改變VDMOS柵下耗盡區的形狀。這種新結構,在一定程度上加大耗盡區的寬度,從而減小Cgd。如圖2結構中Pody下P-區注入區域為neck區中間3μm,注入能量是40 keV,注入劑量是1e13—3 cm,傳統結構多晶硅柵完全覆蓋P-body島間漂移區,正是由多晶硅柵和漂移區的交疊形成的柵漏電容在充電時需大量電荷,導致器件開關損耗很大,新結構將多晶柵和漂移區的交疊部分移除,可以大大降低柵電荷,提高器件的動態性能。

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

3 新結構的模擬結果

圖3給出了新型結構A的寄生電容模擬結果,從模擬結果來看,新型結構A增大了柵下耗盡區寬度,改變了柵下耗盡區的形狀,減小了柵漏電容Cgd對輸入電容、輸出電容沒有較大影響,在一定程度上減小了反饋電容。

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

柵電荷是比輸入電容更有用的參數,從電路設計的角度,由Qg=Igt可得到使器件在理想開啟時間內所需的柵電流值。柵電荷Qg是功率MOSFET兩個最重要的參數之一(另一參數為Ron)。使用非零的Vds提供Qg-Vgs曲線已經成為一種工業標準。在曲線里包含五種信息:共源輸入電容Ciss;共源反向傳輸電容Crss;使器件開啟必須加在柵上的電荷量;得到器件理想開關速度所需的柵電荷;器件在開關期間所損耗的能量。

電源電路設計工程師使用這些信息設計驅動電路,并估汁器件性能。采用TCAD(ISE)對新型結構A進行了模擬,模擬結果如圖4所示。

可提高開關速度與動態性能的減少VDMOS寄生電容新結構的研究

可以明顯看出新型結構A的柵電荷明顯比一般結構的柵電荷小很多,Qg定義為Vgs=12 V時柵上所存貯的電荷,新型結構A和一般VDMOS結構柵電荷分別為20.25 nC和30.57 nC,減小了33.67%。

4 結 語

本文提出一種減小VDMOS寄生電容,提高其動態特性的新結構。并用TCAD(ISE)軟件對其模擬。從模擬分析結果可看出,新型結構A與傳統VDMOS相比,能有效減小反饋電容及柵電荷,提高VDMOS器件的開關速度,提高器件的動態性能。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電容
    +關注

    關注

    100

    文章

    6143

    瀏覽量

    152580
  • 功率
    +關注

    關注

    14

    文章

    2098

    瀏覽量

    70910
  • 晶體管
    +關注

    關注

    77

    文章

    9905

    瀏覽量

    140113
收藏 人收藏

    評論

    相關推薦

    MOSFET寄生電容參數如何影響開關速度

    我們應該都清楚,MOSFET 的柵極和漏源之間都是介質層,因此柵源和柵漏之間必然存在一個寄生電容CGS和CGD,溝道未形成時,漏源之間也有一個寄生電容CDS,所以考慮寄生電容時,MOSFET
    的頭像 發表于 01-08 14:19 ?1.8w次閱讀
    MOSFET<b class='flag-5'>寄生電容</b>參數如何影響<b class='flag-5'>開關</b><b class='flag-5'>速度</b>

    PCB寄生電容的影響 PCB寄生電容計算 PCB寄生電容怎么消除

    寄生電容有一個通用的定義:寄生電容是存在于由絕緣體隔開的兩個導電結構之間的虛擬電容(通常不需要的),是PCB布局中的一種效應,其中傳播的信號表現得好像就是
    的頭像 發表于 01-18 15:36 ?4027次閱讀
    PCB<b class='flag-5'>寄生電容</b>的影響 PCB<b class='flag-5'>寄生電容</b>計算 PCB<b class='flag-5'>寄生電容</b>怎么消除

    求一種減少VDMOS寄生電容的新結構

    VDMOS的基本原理一種減小寄生電容的新型VDMOS結構介紹
    發表于 04-07 06:58

    一種減少VDMOS寄生電容的新結構

    一種減少VDMOS寄生電容的新結構 0 引 言    VDMOS與雙極晶體管相比,它的
    發表于 11-25 17:49 ?1226次閱讀

    一種減少VDMOS寄生電容的新結構

    一種減少VDMOS寄生電容的新結構   0 引 言    VDMOS與雙極晶體管相比,它的
    發表于 11-27 09:24 ?998次閱讀

    一種減少VDMOS寄生電容的新結構

    一種減少VDMOS寄生電容的新結構     0 引 言    VDMOS
    發表于 01-11 10:24 ?1765次閱讀

    寄生電容,寄生電容是什么意思

    寄生電容,寄生電容是什么意思 寄生的含義  寄身的含義就是本來沒有在那個地方設計電容,但由于布線構之間總是有互容,互
    發表于 03-23 09:33 ?2958次閱讀

    寄生電容影響升壓變壓器的設計

    升壓設計中最關鍵的部件之一像圖1是變壓器。變壓器的寄生組件,可以使他們偏離它們的理想特性和寄生電容與二次關聯引起大共鳴開關電流前沿的電流尖峰波形。這些尖峰可以導致調節器顯示表現為義務
    發表于 05-02 14:15 ?19次下載
    <b class='flag-5'>寄生電容</b>影響升壓變壓器的設計

    寄生電容產生的原因_寄生電容產生的危害

    本文首先介紹了寄生電容的概念,其次介紹了寄生電容產生的原因,最后介紹了寄生電容產生的危害。
    發表于 04-30 15:39 ?3.1w次閱讀

    什么是寄生電容_寄生電容的危害

    寄生的含義就是本來沒有在那個地方設計電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容,又稱雜散電容
    的頭像 發表于 09-17 11:56 ?3.2w次閱讀

    什么是寄生電容,什么是寄生電感

    本來沒有在那個地方設計電容,但由于布線之間總是有互容,互容就好像是寄生在布線之間的一樣,所以叫寄生電容 寄生電容: 本質上還是電容,滿足i=
    的頭像 發表于 07-27 14:23 ?1.8w次閱讀
    什么是<b class='flag-5'>寄生電容</b>,什么是<b class='flag-5'>寄生</b>電感

    MOSFET的寄生電容及其溫度特性

    繼前篇的Si晶體管的分類與特征、基本特性之后,本篇就作為功率開關被廣為應用的Si-MOSFET的特性作補充說明。MOSFET的寄生電容:MOSFET在結構上存在下圖所示的寄生電容
    發表于 02-09 10:19 ?4263次閱讀
    MOSFET的<b class='flag-5'>寄生電容</b>及其溫度特性

    引入空氣間隙以減少前道工序中的寄生電容

    和晶體管的源極/漏極接觸之間的寄生電容可以減少器件的開關延遲。減少寄生電容的方法之一是設法降低柵極和源極/漏極之間材料層的有效介電常數,這可
    的頭像 發表于 06-02 17:31 ?674次閱讀
    引入空氣間隙以<b class='flag-5'>減少</b>前道工序中的<b class='flag-5'>寄生電容</b>

    寄生電容對MOS管快速關斷的影響

    寄生電容對MOS管快速關斷的影響 MOS(Metal Oxide Semiconductor)管是一種晶體管,它以其高性能和可靠性而廣泛應用于許多電子設備,如功率放大器和開關電源。盡管MOS管具有
    的頭像 發表于 09-17 10:46 ?3933次閱讀

    普通探頭和差分探頭寄生電容對測試波形的影響

    在電子測試和測量領域,探頭是連接被測設備(DUT)與測量儀器(如示波器)之間的關鍵組件。探頭的性能直接影響到測試結果的準確性和可靠性。其中,寄生電容是探頭設計中一個不容忽視的因素,它對測試波形有著
    的頭像 發表于 09-06 11:04 ?689次閱讀
    主站蜘蛛池模板: 色婷婷久久合月综 | 一级做a爱片久久毛片 | 日韩一级精品视频在线观看 | 国产特级| 免费性bbbb台湾 | 天天草综合 | 欧美激情五月 | 欧美一二三区在线 | 狠狠操夜夜爱 | 147西西人体大胆免费网 | 最新版天堂资源中文官网 | 97色资源| 最新亚洲一区二区三区四区 | 久久久久久久性潮 | 亚洲精品久久片久久 | 日本xxwwxxww视频免费丝袜 | 欧美成人天天综合在线视色 | 成人a毛片视频免费看 | 免费三级毛片 | 国产一级特黄老妇女大片免费 | 久久久久性 | 色亚洲视频| 小雪被老外黑人撑破了视频 | 国产三级日本三级韩国三级在线观看 | 99午夜高清在线视频在观看 | 色综合色综合色综合色综合网 | 台湾一级毛片 | 成人小视频在线 | 狠狠狠狠狠狠 | 日韩毛片免费线上观看 | 午夜男人影院 | 毛片爱爱 | 国产精品久久久久久久久免费观看 | 黄色大片aa| 97天天做天天爱夜夜爽 | 日本不卡免费一区 | 日本污全彩肉肉无遮挡彩色 | 最新人妖shemaletube人妖 最新日本免费一区二区三区中文 | 欧美色性视频 | 免费在线观看视频 | 国产午夜精品久久久久九九 |