在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

軟核和硬核的意思

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2019-03-01 15:41 ? 次閱讀

FPGA中軟核和硬核的意思

1、軟核(SoftIPCore)

軟核在EDA設(shè)計領(lǐng)域指的是綜合之前的寄存器傳輸級(RTL)模型;具體在FPGA設(shè)計中指的是對電路的硬件語言描述,包括邏輯描述、網(wǎng)表和幫助文檔等。軟核只經(jīng)過功能仿真,需要經(jīng)過綜合以及布局布線才能使用。其優(yōu)點是靈活性高、可移植性強,允許用戶自配置;缺點是對模塊的預(yù)測性較低,在后續(xù)設(shè)計中存在發(fā)生錯誤的可能性,有一定的設(shè)計風(fēng)險。軟核是IP核應(yīng)用最廣泛的形式。

2、硬核(HardIPCore)

硬核在EDA設(shè)計領(lǐng)域指經(jīng)過驗證的設(shè)計版圖;具體在FPGA設(shè)計中指布局和工藝固定、經(jīng)過前端和后端驗證的設(shè)計,設(shè)計人員不能對其修改。不能修改的原因有兩個:首先是系統(tǒng)設(shè)計對各個模塊的時序要求很嚴格,不允許打亂已有的物理版圖;其次是保護知識產(chǎn)權(quán)的要求,不允許設(shè)計人員對其有任何改動。IP硬核的不許修改特點使其復(fù)用有一定的困難,因此只能用于某些特定應(yīng)用,使用范圍較窄。

IP中軟核和硬核的意思

1、軟核

IP軟核通常是用HDL文本形式提交給用戶,它經(jīng)過RTL級設(shè)計優(yōu)化和功能驗證,但其中不含有任何具體的物理信息。據(jù)此,用戶可以綜合出正確的門電路級設(shè)計網(wǎng)表,并可以進行后續(xù)的結(jié)構(gòu)設(shè)計,具有很大的靈活性,借助于EDA綜合工具可以很容易地與其他外部邏輯電路合成一體,根據(jù)各種不同半導(dǎo)體工藝,設(shè)計成具有不同性能的器件。軟IP內(nèi)核也稱為虛擬組件(VC-VirtualComponent)。

2、硬核

IP硬核是基于半導(dǎo)體工藝的物理設(shè)計,已有固定的拓撲布局和具體工藝,并已經(jīng)過工藝驗證,具有可保證的性能。其提供給用戶的形式是電路物理結(jié)構(gòu)掩模版圖和全套工藝文件,是可以拿來就用的全套技術(shù)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1642

    文章

    21918

    瀏覽量

    611881
  • 軟核
    +關(guān)注

    關(guān)注

    0

    文章

    14

    瀏覽量

    15931
收藏 人收藏

    評論

    相關(guān)推薦

    鍍銀銅編織帶連接

    工況下的電氣連接問題。本文將全面介紹鍍銀銅編織帶連接的特性、生產(chǎn)工藝、應(yīng)用場景及選購要點,為相關(guān)行業(yè)人士提供專業(yè)參考。一、材料特性與優(yōu)勢分析鍍銀銅編織帶連接的
    的頭像 發(fā)表于 04-26 10:22 ?29次閱讀
    鍍銀銅編織帶<b class='flag-5'>軟</b>連接

    集團攜手東醫(yī)療亮相CMEF 2025

    AI+醫(yī)療、人形機器人、光子計數(shù)CT……隨著我國在前沿科技領(lǐng)域不斷取得世界級突破,一場新質(zhì)硬核、自主可控的中國浪潮正在到來!
    的頭像 發(fā)表于 04-09 17:54 ?779次閱讀

    【「芯片通識課:一本書讀懂芯片技術(shù)」閱讀體驗】芯片如何設(shè)計

    和基于物理描述并經(jīng)過工藝驗證的IP硬核,如下圖所示。 從IP復(fù)用角度來看,IP在行為級設(shè)計階段合入芯片設(shè)計,IP固在結(jié)構(gòu)級設(shè)計階段合入,IP
    發(fā)表于 03-29 20:57

    鎖步技術(shù)在汽車芯片錯誤防護中的應(yīng)用詳解

    摘要 本文深入探討了雙鎖步技術(shù)在保障汽車芯片安全性中的應(yīng)用。文章首先分析了國產(chǎn)車規(guī)芯片在高安全可靠領(lǐng)域面臨的錯誤難點及攻克方向,然后詳細介紹了雙鎖步技術(shù)的基本原理及其在汽車芯片防
    的頭像 發(fā)表于 03-21 22:58 ?212次閱讀

    通動力入選新華社年度智能零碳成果展

    近日,通動力信息技術(shù)(集團)股份有限公司(簡稱:通動力,301236.SZ)憑借領(lǐng)先的ESG和雙碳科技創(chuàng)新實踐成果硬核實力,成功登榜新華社“2023-2024智能·零碳成果展映”榜單。
    的頭像 發(fā)表于 12-11 14:08 ?421次閱讀

    一文搞懂的固化、啟動和MultiBoot實現(xiàn)

    ;啟動分為SREC解析及加快啟動模式的ELF直讀;最后就是MultiBoot實現(xiàn)的時候應(yīng)該注意什么。 固化 的固化和外部FLASH及應(yīng)用程序大小有很大關(guān)系。小應(yīng)用程序,使用BRAM即可運行,固化的時候和邏輯一起固化即可運行,這時候不管外部是什么類型FLASH,和邏輯固
    的頭像 發(fā)表于 12-07 11:23 ?1571次閱讀
    一文搞懂<b class='flag-5'>軟</b><b class='flag-5'>核</b>的固化、啟動和MultiBoot實現(xiàn)

    硬核智造驅(qū)動創(chuàng)新,大核桃智能巡檢整體解決方案助力高危行業(yè)安全生產(chǎn)

    在科技日新月異的今天,高危行業(yè)的安全生產(chǎn)問題依然牽動著無數(shù)人的心。如何借助現(xiàn)代科技手段,提升安全生產(chǎn)水平,減少事故風(fēng)險,成為了擺在我們面前的一道重要課題。大核桃,作為智能巡檢領(lǐng)域的佼佼者,以其硬核
    的頭像 發(fā)表于 12-03 10:51 ?365次閱讀
    <b class='flag-5'>硬核</b>智造驅(qū)動創(chuàng)新,大核桃智能巡檢整體解決方案助力高危行業(yè)安全生產(chǎn)

    RISC-V發(fā)展及FPGA廠商為什么選擇RISC-V

    SiFive U54/S51 內(nèi)核組成的集群(四個支持 Linux,一個“real-time”),根據(jù)FPGA等級分別以 600 或 666 MHz 運行,基本上是 FPGA 中降級的 HiFive Unleashed。 所以目前FPGA廠商不管硬核或者
    的頭像 發(fā)表于 11-11 10:24 ?1223次閱讀
    RISC-V發(fā)展及FPGA廠商為什么選擇RISC-V

    靈動微電子MM32H5480榮獲2024年度硬核MCU芯片獎

    近日,第六屆硬核芯生態(tài)大會在深圳圓滿落幕,與此同時,備受矚目的2024年度硬核中國芯獲獎榜單也正式揭曉。作為國內(nèi)頂尖的本土通用32位MCU產(chǎn)品及解決方案提供商,靈動微電子憑借其高性能產(chǎn)品MM32H5480成功斬獲“2024年度硬核
    的頭像 發(fā)表于 10-17 17:05 ?953次閱讀

    MicroBlaze V處理器的功能特性

    本指南提供了有關(guān) AMD Vivado Design Suite 中包含的 32 位和 64 位 MicroBlaze V 處理器的信息。該文檔旨在用作為處理器硬件架構(gòu)的指南,隨附《RISC-V 指令集手冊》第一卷和第二卷。
    的頭像 發(fā)表于 10-16 09:17 ?880次閱讀
    MicroBlaze V<b class='flag-5'>軟</b><b class='flag-5'>核</b>處理器的功能特性

    高斯濾波的卷積怎么確定

    高斯濾波的卷積確定主要依賴于高斯函數(shù)的特性以及圖像處理的具體需求。以下是確定高斯濾波卷積的幾個關(guān)鍵步驟: 一、確定卷積的大小 卷積形狀 :高斯濾波的卷積
    的頭像 發(fā)表于 09-29 09:29 ?1289次閱讀

    新品發(fā)布 | 硬核強芯,實力全開,啟揚智能RK3588開發(fā)板,助力AIOT應(yīng)用高效升級!

    IAC-RK3588-KIT全新一代八64位旗艦處理器硬核強芯,實力全開啟揚IAC-RK3588-Kit開發(fā)板采用八64位處理器,4*Cortex-A76+4*Cortex-A55大小
    的頭像 發(fā)表于 08-08 08:00 ?573次閱讀
    新品發(fā)布 | <b class='flag-5'>硬核</b>強芯,實力全開,啟揚智能RK3588開發(fā)板,助力AIOT應(yīng)用高效升級!

    有人用過智多晶SA5Z_30_D1的工業(yè)級芯片嗎,嵌入cm3,低溫-40°主頻100M有問題,50M沒問題,怎么解決

    FPGA低溫主頻
    發(fā)表于 07-11 09:57

    FPGA的IP使用技巧

    FPGA的IP使用技巧主要包括以下幾個方面: 理解IP的概念和特性 : IP是指用硬
    發(fā)表于 05-27 16:13

    簡談Xilinx Zynq-7000嵌入式系統(tǒng)設(shè)計與實現(xiàn)

    的處理器可以分為硬核處理器。 硬核處理器:早期Xilinx將IBM公司的PowerPC硬核集成在V5系列的FPGA中,后來將ARM
    發(fā)表于 05-08 16:23
    主站蜘蛛池模板: 亚洲人成影院在线高清 | 亚洲狠狠婷婷综合久久久图片 | 亚洲午夜综合网 | 精品久久久久国产免费 | 女同毛片| 亚洲精品成人久久久影院 | 人人爽天天爽夜夜爽曰 | 免费xxxx大片 | 国产精品久久久久久久久久影院 | 免费一级网站 | 久久草在线精品 | 欧美性生活网站 | 男男互攻h啪肉np文厉世 | 国产三级在线观看免费 | 一级特黄aa大片 | xxx69日本hd| 欧美一级视频高清片 | 涩涩涩丁香色婷五月网视色 | 美女写真mm爽爽爽 | 六月丁香激情网 | 亚洲夜夜骑 | 狠狠干狠狠色 | 国产成人精品男人的天堂538 | 黄色大视频 | 亚洲欧美一区二区三区四区 | 亚a在线| 老子影院午夜精品欧美视频 | 免费亚洲视频在线观看 | 狠狠干.com| 四虎影院最新地址 | 婷婷免费高清视频在线观看 | 国产精品一区二区三区四区 | 亚洲精品欧洲久久婷婷99 | 天天舔天天射天天干 | 国产成在线观看免费视频 | 国产高清免费午夜在线视频 | 久久国产高清字幕中文 | 色天天综合久久久久综合片 | 午夜国产| aa三级动态图无遮无挡 | 免费爱爱视频 |