4月16日,三星官網發布新聞稿,宣布已經完成5納米FinFET工藝技術開發,現已準備好向客戶提供樣品。
與7納米工藝相比,三星的5納米FinFET工藝技術提供了高達25%的邏輯面積效率提升。同時由于工藝改進,其功耗降低了20%、性能提高了10%,從而使芯片能夠擁有更具創新性的標準單元架構。
跨越到5納米工藝,除了在功率性能區域(PPA)的數據提高之外,客戶還可以充分利用EUV(極紫外光刻)技術,推動產品接近性能極限。
除此之外,還可以將7納米的相關知識產權重用到5納米工藝上,使得客戶從7納米向5納米過渡時可以大幅降低成本,縮短5納米產品的開發周期。
三星表示,自2018年第四季度以來,三星5納米產品就擁有了強大的設計基礎設施,包括工藝設計工具、設計方法、電子設計自動化工具和IP。此外,三星晶圓廠已經開始向客戶提供5納米多項目晶圓服務。
2018年10月,三星宣布將首次生產7納米制程芯片,這是三星首個采用EUV光刻技術的產品。目前,三星已于今年年初開始批量生產7納米芯片。
除了7納米與5納米之外,三星還在與客戶開發6納米芯片,同樣是一種基于EUV技術的芯片產品。
-
三星電子
+關注
關注
34文章
15863瀏覽量
181018 -
FinFET
+關注
關注
12文章
248瀏覽量
90233 -
EUV
+關注
關注
8文章
607瀏覽量
86030
發布評論請先 登錄
相關推薦
三星電子:18FDS將成為物聯網和MCU領域的重要工藝
![<b class='flag-5'>三星</b>電子:18FDS將成為物聯網和MCU領域的重要<b class='flag-5'>工藝</b>](https://file1.elecfans.com/web1/M00/F3/81/wKgZoWcYdCiAKiPtABCePOrHxxo462.jpg)
三星開始量產其最薄LPDDR5X內存產品,助力端側AI應用
概倫電子NanoSpice通過三星代工廠3/4nm工藝技術認證
三星展望2027年:1.4nm工藝與先進供電技術登場
三星電子正按計劃推進eMRAM內存制程升級
三星Bot Fit完成開發與量產,預計今年第三季度發布首款可穿戴輔助產品
三星電子半導體業務換帥,全永賢出任新掌門
三星電子提前組建DRAM技術開發團隊
三星3納米良率不足60%
三星半導體將其“第二代3納米”工藝正式更名為“2納米”!
三星攜手高通共探2nm工藝新紀元,為芯片技術樹立新標桿
三星電子宣布擴大與Arm合作
三星與Arm攜手,運用GAA工藝技術提升下一代Cortex-X CPU性能
Samsung研發第二代3納米工藝 SF3
![Samsung研發第二代3<b class='flag-5'>納米</b><b class='flag-5'>工藝</b> SF3](https://file1.elecfans.com/web2/M00/BD/C8/wKgZomWuIt2ATrsWAABbJTPIzg4353.png)
評論