聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
芯片
+關注
關注
459文章
51910瀏覽量
433433 -
ADI
+關注
關注
147文章
46004瀏覽量
256613 -
安全
+關注
關注
1文章
342瀏覽量
36030
發布評論請先 登錄
相關推薦
AD7124邏輯供電能否大于AVDD?
HI,最近想用AD7124做設計,想采集真雙極性的電源,選了分離電源±1.8V供電。因為通信的主控芯片邏輯電平是3.3V,所以IOVDD用了3.3V供電。我看規格書種有寫,IOVDD不超過3.6V
發表于 04-15 06:20
模數轉換器 SIG7124 國產平替 AD7124-4,替代 AD7124-4
共創國產高精度模數轉換器芯片平替新生態
而且因為 fully compatible,板子拿來,換個芯片,性能更好 MCU 不用改 c code。
SIG7124
1.17SPS
發表于 04-10 16:23
求助,關于NXP S32K3xx硬件板的SIL測試問題求解
我們在嘗試使用 恩智浦 S32K3xx 硬件板為我們的模型創建 SIL 測試框架時遇到問題。錯誤消息“錯誤:模型配置為創建 SIL 模塊,所選硬件板不支持該模塊。要解決此問題,請在“配
發表于 04-01 08:15
產品介紹 滿足功能安全認證要求:SIL 2安全防護型激光雷達GS1-5
的SIL 2、PL d、Type 3 權威認證,?表明產品符合 IEC 61508、IEC 62061、ISO13849 和 IEC 61496 標準的要求。 2D 270° 功能安

兩片AD7124的spi可以并在一起嗎,分別片選。
兩片AD7124-8 芯片的spi接口能夠并聯在一起嗎?使用兩個GPIO引腳做片選信號,目前這樣設計的,一片芯片的CS引腳已經強制拉高了,另外一篇讀回來全部是0。不知道是電路本身有問題,還是不能這樣設計
發表于 09-21 18:03
具有集成電源的低輻射信號隔離器可滿足CISPR 32要求
電子發燒友網站提供《具有集成電源的低輻射信號隔離器可滿足CISPR 32要求.pdf》資料免費下載
發表于 09-07 11:28
?0次下載

AD7124-8按照19200輸出速率設置,實際五千不到怎么解決?
AD7124-8 直接說設置,
{0x01, 0x04C0, 2, 1}, 全功率,狀態和數據一起傳輸
{0x09, AD7124_CH_EN |AD7124
發表于 08-01 07:12
AD7124的程序如何將它導出成hex格式呢?
/platforms/SDP_K1/這個等。它的程序我也在網上下載下來了。參見附件。
EVAL-AD7124-3e1005bd4d41.zip
打開后是這樣的,
我的問題是,如果這個文件確實是用于AD7124的程序
發表于 07-23 08:13
AD7124-8手冊里沒提到上電時序,評估板原理圖是有上電時序的,那電路設計時是否需要上電時序?
AD7124評估板中的AVDD先上電,而后IOVDD才上電。但數據手冊中沒有體現,實際設計電路時候是否需要這樣設計呢?
還有一個問題,這里為啥中等功率模式的均方根值噪聲明明小于全功率模式,為啥它
發表于 07-04 08:31
AD7124-8內部溫度傳感器如何讀取,通道配置如何設置呢?
] - 0x800000) * 10 / 13584 - 2725; //讀AD7124內部溫度,精度0.5°C
發現溫度比芯片表面溫度總是低了1.5°C左右,我哪里做錯了,請告訴我正常的設置,多謝!
發表于 07-04 06:52
TIDA-010049-適用于 IEC 61508 (SIL-2) 且經TUV評估的數字輸入PCB layout 設計
電子發燒友網站提供《TIDA-010049-適用于 IEC 61508 (SIL-2) 且經TUV評估的數字輸入PCB layout 設計.pdf》資料免費下載
發表于 05-13 14:19
?1次下載

評論