《賽靈思中國(guó)通訊》雜志第 55 期的封面報(bào)道從系統(tǒng)層面向您詳細(xì)介紹了賽靈思最新推出的 16nm UltraScale+ FPGA、3D IC 產(chǎn)品系列及其第二代 Zynq 全可編程 SoC (Zynq UltraScale+ MPSoC),以及如何實(shí)現(xiàn)相較于 28nm 7 系列器件高達(dá) 2 至 5 倍的性能功耗比的優(yōu)勢(shì)等內(nèi)容。
封面故事
Xilinx 16nm UltraScale+器件實(shí)現(xiàn)2至5倍的性能功耗比優(yōu)勢(shì)
臺(tái)積公司的16nm FinFET 工藝與賽靈思最新UltraRAM 和SmartConnect技術(shù)相結(jié)合,使賽靈思能夠
為市場(chǎng)提供超越摩爾定律的價(jià)值優(yōu)勢(shì)。
設(shè)計(jì)方法和應(yīng)用特性
60G毫米波回程鏈路隨時(shí)準(zhǔn)備提升蜂窩網(wǎng)絡(luò)容量
基于賽靈思Zynq SoC的完整60GHz 雙向數(shù)據(jù)通信方案可提供小蜂窩回程市場(chǎng)所需的性能和靈活性。
MACsec IP核大幅提升數(shù)據(jù)中心安全性
數(shù)據(jù)中心設(shè)備設(shè)計(jì)人員將結(jié)合采用基于FPGA的內(nèi)核來(lái)提供安全的高性能以太網(wǎng)鏈路。
利用Xilinx Zynq SoC簡(jiǎn)化您的“熱”測(cè)試
本文介紹一種使用Zynq SoC和賽靈思IP 核簡(jiǎn)化高速光學(xué)收發(fā)器模塊熱測(cè)試的方法。
教你怎么做
雙管齊下,充分發(fā)揮Zynq SoC優(yōu)勢(shì)
利用賽靈思Zynq SoC 上的兩個(gè)ARM A9 內(nèi)核可以顯著提高您的系統(tǒng)性能。
如何將PetaLinux移植到XilinxFPGA上
用戶可輕松將這款高穩(wěn)健操作系統(tǒng)安裝到目標(biāo)FPGA 平臺(tái)上,以供嵌入式設(shè)計(jì)項(xiàng)目使用。
嘗試通過(guò)算法重構(gòu)和Vivado HLS生成高效的處理流水線
通過(guò)用于重構(gòu)高級(jí)算法描述的簡(jiǎn)單流程,就可以利用高層次綜合功能生成更高效的處理流水線。
新聞及近期活動(dòng)
Xilinx聯(lián)盟計(jì)劃合作伙伴的最新技術(shù)
-
網(wǎng)絡(luò)
+關(guān)注
關(guān)注
14文章
7782瀏覽量
90527 -
安全性
+關(guān)注
關(guān)注
0文章
93瀏覽量
19361
發(fā)布評(píng)論請(qǐng)先 登錄
SLIC芯片品牌推薦,SLIC芯片廠家!賽思獲評(píng)國(guó)內(nèi)通訊大廠S級(jí)供方,以創(chuàng)新質(zhì)量雙引擎領(lǐng)跑語(yǔ)音芯片賽道

賽思快訊 | 嘉興市委書記陳偉一行蒞臨賽思調(diào)研

時(shí)鐘系統(tǒng)推薦,時(shí)鐘系統(tǒng)哪家好?賽思時(shí)鐘系統(tǒng)助力中國(guó)氣象科學(xué)研究院構(gòu)建智慧氣象網(wǎng)絡(luò)

賽思快訊|工信部科技司副司長(zhǎng)趙超凡一行調(diào)研賽思子公司西克魔邇

國(guó)產(chǎn)EDA億靈思?接入DeepSeek

藍(lán)牙人員定位的優(yōu)劣勢(shì)分析
賽靈思低溫失效的原因,有沒(méi)有別的方法或者一些見解?
EDA精英挑戰(zhàn)賽賽果公布!思爾芯“戰(zhàn)隊(duì)”薪火相承斬獲“麒麟杯”

易靈思FPGA產(chǎn)品的主要特點(diǎn)

Prolith和HyperLith的優(yōu)劣勢(shì)
賽思「語(yǔ)音芯片」燃爆2024CIOE中國(guó)光博會(huì)現(xiàn)場(chǎng),打造數(shù)模混合芯片領(lǐng)域“黑神話”!

電流檢測(cè)采用高端檢測(cè)和低端檢測(cè)有什么區(qū)別?有什么優(yōu)劣勢(shì)?
思爾芯賽題正式發(fā)布,邀你共戰(zhàn)EDA精英挑戰(zhàn)賽!

賽思快訊 | 發(fā)展新質(zhì)生產(chǎn)力問(wèn)道賽思?賽思如何下好“創(chuàng)新棋”?

評(píng)論