在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

供電系統中減少功耗的途徑

Xilinx賽靈思官微 ? 來源:djl ? 作者:賽靈思Steve Leibso ? 2019-07-24 14:18 ? 次閱讀

在絕大部分使用電池供電和插座供電的系統中,功耗成為需要考慮的第一設計要素。Xilinx決定使用20nm工藝的UltraScale器件來直面功耗設計的挑戰,本文描述了在未來的系統設計中,使用Xilinx 20nm工藝的UltraScale FPGA來降低功耗的19種途徑。

1、制造工藝:TSMC使用20SoC工藝來生產Xilinx 20nm的UltraScale器件,該工藝采用TSMC第二代gate-last HKMG(high-K絕緣層+金屬柵極)技術和第三代SiGe (silicon-germanium)應變技術來實現在低功耗時提高性能。跟TSMC 28nm工藝相比,20SoC工藝技術能做到器件密度增加1.9倍,同時速度提升30%。

2、電壓調整:TSMC 20SoC工藝有兩種模式,一種是高性能模式(Vcc = 0.95V),還有一種是低功耗模式(Vcc = 0.9V)。20SoC高性能模式與TSMC 28HP和28HPL工藝相比,能提供更高的性能以及更低的靜態功耗。低功耗模式跟TSMC 28HP工藝相比,靜態功耗要低65%,使用TSMC 20SoC工藝制造的器件的Vcc空間使得Xilinx能選擇功耗分布曲線上的合適的部分,即在Vcc降低到0.9V時,在性能上仍然有不錯的表現,但此時的動態功耗卻可以下降大約10%。

供電系統中減少功耗的途徑

20nm工藝UltraScale器件,性能和功耗對比:非常顯著的優勢

3、選擇功耗最低的器件:Xilinx 20nm UltraScale FPGA中,在0.95V或者0.9V下都可以工作的器件被定義為-1L,這是基于它們在0.95V下的速度等級來定義的。-1L UltraScale器件的性能和0.95V,速度等級為-1的器件性能相同,和工作在0.9V,速度等級為-1的器件性能也一致,但是-1L的定義表示,這類器件的靜態功耗是特別低。在0.9V時,光是Vcc的下降就可以使得靜態功耗下降大約30%。相比其他UltraScale FPGA器件,Xilinx對-1L器件的速度和漏電有著更加嚴格的定義標準,換句話說,只有那些漏電最低、性能最高的UltraScale器件才能稱為-1L器件。

4、管理3D IC的工藝變動:20nm UltraScale FPGA規模較大,實際上是3D IC,采用了Xilinx第二代堆疊硅片互聯(SSI)技術,它可以把一個封裝里的多個FPGA die連接起來。Xilinx通過在一個封裝中組合較高和較低漏電的die(都在說明書中)來控制整個3D IC的靜態漏電功耗,結果是整個封裝器件的漏電功耗要遠遠低于只使用一個die(具備相同可編程邏輯容量)的封裝。

5、通過3D IC集成來縮減I/O功耗:和傳統的多芯片設計相比,在具備相同的I/O帶寬的情況下,基于SSI的3D IC技術可以使I/O互連功耗減小100倍。這個激動人心的結果就是通過把所有的連接都保留在芯片內部來實現的,與把信號驅動到芯片外部相比,這種做法的功耗顯著降低,這種設計理念可以在低功耗的情況下獲得令人難以置信的高速度。

6、低功耗設計不僅僅停留在工藝級別:在20nm工藝節點上,Xilinx從每一個角度去聚焦功耗效率?;趧討B功耗能減少的百分比,Xilinx對很多選項都進行了評估,每一項都會產生相應的風險以及實現的時間。每一個降低功耗的技術,它在性能、成本、設計流程方法以及總體進度方面的影響也會被評估,被挑選出來的選項最終實現在所有Xilinx 20nm UltraScale器件中。

7、類似ASIC時鐘設計使得功耗降低:跟所有以往的FPGA架構相比,UltraScale架構中的時鐘布線和時鐘buffer進行了徹底地重新設計,可以提供更大程度的靈活性。在縱橫兩個方向上,大量的時鐘布線和時鐘分布路徑產生了許許多多的全局時鐘buffer,數量是以往架構中的20倍以上,那個架構有著無數個布局的選項。實際上,在一個UltraScale FPGA中,時鐘網絡的“中心點”(時鐘偏移開始累積的起始點)可以被放在任何一個時鐘域。和ASIC相同的是,哪里需要時鐘,哪里的時鐘網絡才開始工作。UltraScale架構可以向可編程邏輯設備提供偏移最小、性能最快的時鐘網絡,這些時鐘網絡只有在源需要向目的發送時鐘信號時才產生功耗。

供電系統中減少功耗的途徑

UltraScale 類ASIC時鐘設計

8、精細化的時鐘門控:可以通過精細化的時鐘門控技術來進一步降低動態時鐘功耗。在一個設計中,當相關邏輯不需要工作的時候,可以動態門控關閉時鐘驅動。這個特性可以靜態或者以一個時鐘周期的粒度來動態執行。最大的20nm UltraScale器件中,除了常見的全局門控時鐘之外,還有數以千計的末梢門控時鐘。時鐘樹功耗(CV2f)實際上大部分是發生在橫向buffer和時鐘樹末梢時鐘這一級,因為在這一級上,驅動了數以千計的負載,這一級上的時鐘門控可以使得動態功耗消減非常明顯。另外,降低扇出可以減小時鐘buffer功耗,因為這個時候,時鐘buffer僅僅驅動幾個負載,這也能降低時鐘樹的功耗。因為有著大量的可門控的時鐘,一些基于20nm UltraScale器件的設計可以節省10-15%的時鐘樹功耗,當然,這還要取決于時鐘的使能率。

9、充分使用每一個CLB來減少CLB的使用數量:UltraScale架構采用了加強的可配置邏輯單元(CLB),可以效率更高地使用這些可用的CLB資源。對于可能的封裝選項而言,CLB結構上的許多改變提供了更多的靈活性。每一個6-輸入LUT都是由兩個觸發器組成,每個觸發器都有專用的輸入和輸出信號,使得一個CLB中的所有部件既可以一起使用,也可以完全獨立。控制信號在數量和靈活性上的提高使得觸發器更加易用,包括:可用的時鐘使能信號數量翻倍;可選擇“忽略”時鐘使能和復位端口的輸入;可選擇復位信號反向,使得同一個CLB中的觸發器的復位信號電平既可以是高有效,也可以是低有效;一個額外的時鐘信號用于移位寄存器和分布式RAM。總而言之,這些加強特性可以讓Vivado設計套件把更多的設計部件(經常是在功能上相互沒有關系)封裝在一個CLB中。通過對器件總體利用上的最大化來消耗盡可能最低的功耗。

供電系統中減少功耗的途徑

充分使用每一個UltraScale CLB來減少CLB的使用數量

10、更少的CLB意味著CLB之間的布線更少:CLB利用率的顯著提高使得設計的封裝更緊密,性能更高。緊密的封裝最終體現為更短的連線長度,因此連線電容更小,這有助于一個設計的總體功耗的降低。

11、關掉不用的Block RAM:UltraScale架構支持電源門控,可以關掉不用的Block RAM。降低Block RAM的靜態漏電功耗對降低整個器件的漏電功耗非常有幫助。

12、Block RAM級聯降低動態功耗:UltraScale 的Block RAM支持高速存儲器級聯(用于數據級聯布線)以及輸出復用,這樣可以實現速度更快、動態功耗更低的大容量Block RAM陣列。多個Block RAM可以級聯到一起而不影響Block RAM的時序,這個特性可以在任何特定時刻使工作的Block RAM數量最小化,這樣可以進一步降低動態功耗。

13、使用更少的DSP Slice:盡管Virtex-7 FPGA的DSP Slice性能已經是業界的領導者,Xilinx還是在UltraScale架構中,對DSP Slice性能進行了較大的提升。這樣,在布線更少、DSP外部邏輯資源使用更少的同時,實現更快的數字信號處理。舉例來說,用UltraScale架構中DSP模塊的27x18位寬的乘法器來實現IEEE Std 754雙精度算法,所用的DSP模塊資源比用Xilinx 7系列器件來實現相同功能要減少三分之二。

14、降低I/O功耗:對于總體功耗而言,I/O功耗已經成為一個重要的組成部分。隨著可編程器件的技術改進,內核功耗已經有了很大的減少,但是直到最近(隨著Xilinx 7系列可編程器件的出現),I/O功耗的降低卻并不明顯,特別是對于一些存儲器密集型的應用來說,大量的I/O帶來的功耗會占到一個設計的總體功耗的50%。Xilinx在7系列FPGA中,通過可編程的電壓轉換速率和驅動強度來降低I/O功耗,UltraScale器件采用了相同的節省功耗的方法。

15、使用DDR4存儲器:UltraScale架構升級了存儲器接口,支持多個DDR3/4兼容的SDRAM存儲器控制器,并且把DDR物理層接口(PHY)模塊集成到片內。當從DDR3到DDR4轉變時,你可以看到功耗上有20%的下降,原因是DDR4工作在一個更低的1.2V的電壓下。

16、降低高速串行收發器功耗:Xilinx 20nm UltraScale器件的SerDes都為了高性能和低抖動而進行了優化設計,能提供一些低功耗操作的特性。UltraScale架構中,對GTH收發器進行了重新設計,跟7系列FPGA中的GTX和GTH收發器相比,可以削減50%的總體的功耗。

17、在不需要DFE的時候關閉它:許多無背板的應用場合不需要在SerDes收發器中使用判決反饋均衡器(DFE)電路。因為DFE需要消耗額外的功耗,因此,當SerDes端口用作其它用途時,Xilinx UltraScale器件允許設計人員關閉DFE。為了節省功耗,你可以關掉DFE電路,而使用線性均衡器(LE),跟DFE相比,因為LE自身更低的Rx增益和最小化的電路,所以功耗要小很多。

18、增加硬IP模塊:用集成的硬核模塊來代替軟IP,可以降低10倍的功耗。Xilinx實現了一個集成的Interlaken IP核用于片間的連接,可以達到150Gbps。Xilinx的IP核是基于業界領導和最廣泛的部署來實現的,對Interlaken接口協議規范rev1.2的實現具有靈活性、高性能和低功耗的特點,可以支持12.5Gbps和25Gbps的收發器。結合了UltraScale架構的收發器技術以及靈活的協議層,集成IP核可以實現片間互連的管腳個數和功耗的最小化。同相同的軟IP解決方案相比,集成IP核的延遲更小,這樣可以預先知道IP的性能。

供電系統中減少功耗的途徑

使用硬IP核節省功耗

19、把降低功耗的思想深入到設計工具中:Vivado設計套件直接可以支持UltraScale架構的許多降功耗的特性,比如說,Vivado設計套件為了能夠把設計的一部分進行電源門控,會產生一些邏輯來驅動時鐘末梢buffer的開關。這個工具還會自動產生邏輯來支持對Block RAM的靜態和動態功耗的門控,能推斷出是否要把Block RAM進行級聯。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 3D
    3D
    +關注

    關注

    9

    文章

    2947

    瀏覽量

    109384
  • 制造工藝
    +關注

    關注

    2

    文章

    196

    瀏覽量

    20242
  • 供電系統
    +關注

    關注

    3

    文章

    435

    瀏覽量

    28050
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    牽引供電系統的監控測試系統的設計及應用方案

    為了減少制動能量在列車制動電阻上的耗散,抑制地鐵隧道內溫度的升高和減少車載設備,國外一般在牽引變電所的直流母線上設置再生制動能量吸收裝置。設置再生制動能量吸收裝置的供電系統區別于傳統的二極管不控整流
    的頭像 發表于 03-09 12:43 ?4221次閱讀
    牽引<b class='flag-5'>供電系統</b>的監控測試<b class='flag-5'>系統</b>的設計及應用方案

    高端路由器供電系統的設計

    電位差,有利于提高全系統供電的一致性及減少共模傳導干擾;電源的穩壓輸出端非??拷撦d,能獲得很高的供電質量。在分布式供電系統設計
    發表于 09-10 09:28

    PCB電源供電系統設計概覽與分析

      為了滿足更低的供電電壓、更快的信號翻轉速度、更高的集成度和許多越來越具有挑戰性的要求,很多走在電子設計前沿的公司在產品設計過程為了確保電源和信號的完整性,對電源供電系統的分析投入了大量的資金
    發表于 09-11 16:19

    電源供電系統設計指南

    走在電子設計前沿的公司在產品設計過程為了確保電源和信號的完整性,對電源供電系統的分析投入了大量的資金,人力和物力。 ?電源供電系統(PDS)的分析與設計在高速電路設計領域,特別是在計算機、半導體、通信
    發表于 11-19 09:37

    電池供電系統的電子開關和保護

    電池供電系統的電子開關和保護
    發表于 09-30 10:47

    PCB電源供電系統的分析與設計

    通常在交流分析,電源地之間的輸入阻抗是用來衡量電源供電系統特性的一個重要的觀測量。對這個觀測量的確定在直流分析則演變成為IR壓降的計算。無論在直流或交流的分析,影響電源
    發表于 07-06 17:47

    UPS電源供電系統的相關資料推薦

    隨著計算機的普遍應用及信息產業的飛速發展,用戶對電力供電質量提出了更高的要求。不間斷供電、全面改善供電質量及對整個網絡的設備到數據傳輸途徑以端到端的全面保護方案,都離不開UPS電源
    發表于 11-16 09:08

    供電系統的諧波

    供電系統的諧波 一、諧波定義        供電系統諧波的定義是對周期性非正弦電量進行傅立葉級數分
    發表于 11-23 11:59 ?1122次閱讀

    基于新能源供電系統能量管理與控制

    隨著可再生能源和高效清潔燃料在內的新型發電技術的發展,聯合供電日漸成為減少環境污染、提高能源綜合利用效率的一種有效途徑。許多發達國家的研究已趨于成熟,但我國仍處于起步階段?;诖?,通過研究分析大量
    發表于 11-07 16:24 ?10次下載
    基于新能源<b class='flag-5'>供電系統</b>能量管理與控制

    詳細解釋三類TN式供電系統

    維修電工等電力作業人員在作業過程遇到最多的相信就是TN式供電系統,根據保護零線是否和工作零線分開, TN式供電系統又可分為三類:TN-C供電系統, TN-S
    的頭像 發表于 01-26 14:00 ?3.4w次閱讀

    電池供電系統的電子開關與保護

    電池供電系統的電子開關與保護
    發表于 05-18 10:54 ?5次下載
    電池<b class='flag-5'>供電系統</b><b class='flag-5'>中</b>的電子開關與保護

    交流供電系統的作用

    交流供電系統最大的優點是可以方便的進行電壓變換,實現在用電時,使用低電壓,大電流,降低設備設計要求;傳輸時,使用高電壓,小電流,減少送電損耗,實現長距離、大功率傳輸。
    發表于 04-20 15:34 ?3375次閱讀

    功耗NuMicro MUG51系列應用于線圈供電系統

    功耗NuMicro MUG51系列應用于線圈供電系統
    的頭像 發表于 08-10 11:06 ?587次閱讀

    供電系統供電質量電壓指標

    供電系統供電質量對于現代社會的正常運作具有至關重要的作用。在電力系統,電壓是衡量電能質量的重要指標之一。電壓的質量直接影響到電力設備的安全運行和電力用戶的正常工作。因此,對
    的頭像 發表于 12-13 17:41 ?1637次閱讀

    臨時用電供電系統模式設置的問題

    施工現場臨時用電供電系統設置時,注意供電系統應滿足規范要求。如提供專用變壓器時,必須采用TN-S供電系統。如果提供電源為市區公用供電線路時,
    的頭像 發表于 01-02 09:23 ?1329次閱讀
    主站蜘蛛池模板: 一级网站在线观看 | www.射| 四虎网址最新 | 日韩爽片| 亚洲天天做日日做天天欢毛片 | 国产精品主播在线 | 三级精品 | 老师喂我吃她的奶水脱她胸罩 | 成人在线精品 | 亚洲日本欧美日韩高观看 | 久久三级国产 | 黄视频网站免费看 | 久久久噜噜噜久久网 | 日本人69xxxxx| 日本黄色免费电影 | 在线观看国产日本 | 亚洲免费视频一区 | 天天操夜夜噜 | 色多多视频网站 | 夜夜操操操 | 第四色激情 | 欧美网站色| 理论片国产 | 中文字幕成人乱码在线电影 | 久久这里只有精品任你色 | 天天摸天天躁天天添天天爽 | 牛牛a级毛片在线播放 | 欧美亚洲第一区 | 午夜视频网站在线观看 | 九九视频只有精品 | 51vv福利视频在线精品 | se97se成人亚洲网站 | 亚洲国产成人久久一区久久 | 三级黄色网 | 五月欧美激激激综合网色播 | 一女被多男玩很肉很黄文 | 中文字幕一区2区 | 台湾三级毛片 | 日本免费黄色录像 | 黄a视频| 网友偷自拍原创区 |