完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
'166和'LS166A 8位移位寄存器與大多數其他TTL邏輯系列兼容。所有'166和'LS166A輸入均經過緩沖,分別將驅動要求降低到54/74系列或54LS /74LS系列標準負載。輸入鉗位二極管可最大限度地減少開關瞬變并簡化系
這些并行輸入或串行輸入,串行輸出移位寄存器在單片芯片上具有77個等效門的復雜性。它們具有門控時鐘輸入和覆蓋清晰輸入。并聯或串聯模式由移位/負載輸入建立。當為高電平時,該輸入使能串行數據輸入,并將8個觸發器與每個時鐘脈沖串行移位耦合。低電平時,并聯(寬邊)數據輸入使能,下一個時鐘脈沖發生同步加載。在并行加載期間,禁止串行數據流。時鐘通過雙輸入正或非門在時鐘脈沖的低到高電平邊沿完成,允許一個輸入用作時鐘使能或時鐘禁止功能。將任一時鐘輸入保持為高電平會禁止時鐘;保持低電平使能另一個時鐘輸入。當然,這允許系統時鐘自由運行,并且可以通過另一個時鐘輸入停止寄存器。僅當時鐘輸入為高電平時,時鐘禁止輸入才應更改為高電平。緩沖的直接清除輸入會覆蓋所有其他輸入,包括時鐘,并將所有觸發器設置為零。
?
? |
---|
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
3-State Output |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
? |
SN54LS166A | SN74LS166A |
---|---|
LS ? ? | LS ? ? |
4.75 ? ? | 4.75 ? ? |
5.25 ? ? | 5.25 ? ? |
8 ? ? | 8 ? ? |
35 ? ? | 35 ? ? |
32 ? ? | 32 ? ? |
25 ? ? | 25 ? ? |
TTL ? ? | TTL ? ? |
No ? ? | No ? ? |
8 ? ? | 8 ? ? |
TTL ? ? | TTL ? ? |
Military ? ? | Catalog ? ? |
-55 to 125 ? ? | 0 to 70 ? ? |
CDIP CFP LCCC ? ? | PDIP SO SOIC ? ? |
See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) ? ? | See datasheet (PDIP) 16SO: 80 mm2: 7.8 x 10.2(SO) 16SOIC: 59 mm2: 6 x 9.9(SOIC) ? ? |
無樣片 | 無樣片 |