(如FIF0),在實(shí)際應(yīng)用中,往往只需要用到UART的幾個(gè)基本功能,使用專用芯片會(huì)造成資源浪費(fèi)和成本提高,我們可以將所需要的UART功能集成到FPGA內(nèi)部,從而簡(jiǎn)化了整個(gè)系統(tǒng)電路,提高了可靠性、穩(wěn)定性和靈活性。
2020-08-04 17:25:00
743 
本次的設(shè)計(jì)為多路UART/SPI通信系統(tǒng),可以實(shí)現(xiàn)一對(duì)多的通信。系統(tǒng)可以運(yùn)行在UART模式,也可以運(yùn)行在SPI模式。我選擇這一課題的原因主要是目前我所在的實(shí)驗(yàn)室需要寫基于UART的快速通信。這一
2022-10-24 10:55:09
997 UART 是一種舊的串行通信機(jī)制,但仍在很多平臺(tái)中使用。它在 HDL 語(yǔ)言中的實(shí)現(xiàn)并不棘手,可以被視為本科生的作業(yè)。在這里,我將通過(guò)這個(gè)例子來(lái)展示在 HLS 中實(shí)現(xiàn)它是多么容易和有趣。
2023-11-20 09:48:58
273 
UART 是一種舊的串行通信機(jī)制,但仍在很多平臺(tái)中使用。它在 HDL 語(yǔ)言中的實(shí)現(xiàn)并不棘手,可以被視為本科生的作業(yè)。在這里,我將通過(guò)這個(gè)例子來(lái)展示在 HLS 中實(shí)現(xiàn)它是多么容易和有趣。
2023-11-20 09:50:59
311 
FPGA CPLFPGA CPLD 數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享摘要:在數(shù)字電路的設(shè)計(jì)中,時(shí)序設(shè)計(jì)是一個(gè)系統(tǒng)性能的主要標(biāo)志,在高層次設(shè)計(jì)方法中,對(duì)時(shí)序控制的抽象度也相應(yīng)
2012-08-11 10:17:18
本帖最后由 xianer317 于 2014-6-21 19:34 編輯
FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2014-06-21 19:33:20
FPGACPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享
2012-08-07 21:46:49
FT232之UART電路設(shè)計(jì)本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt FT232芯片內(nèi)部功能框圖如圖
2015-05-29 10:42:08
`FPGA板級(jí)電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2015-04-01 11:04:11
FPGA布線開(kāi)關(guān)的電路設(shè)計(jì)1 研究方法及其條件假定2 導(dǎo)通晶體管布線開(kāi)關(guān)設(shè)計(jì) 2.1導(dǎo)通晶體管布線開(kāi)關(guān)尺寸優(yōu)化2.2 導(dǎo)通晶體管存在的問(wèn)題及其改進(jìn)3 三態(tài)緩沖布線開(kāi)關(guān)的設(shè)計(jì)3.1三態(tài)緩沖器尺寸優(yōu)化3.2 三態(tài)緩沖布線開(kāi)關(guān)的缺點(diǎn)及其改進(jìn)4 各種布線開(kāi)關(guān)性能比較及其建議
2011-03-02 09:50:16
`UART 主要由 UART 內(nèi)核、信號(hào)監(jiān)測(cè)器、移位寄存器、波特率發(fā)生器、計(jì)數(shù)器、總線選擇器和奇偶校驗(yàn)器總共 7 個(gè)模塊組成,如圖 5-5 所示。圖 5-5 UART 實(shí)現(xiàn)原理圖UART 各個(gè)模塊
2018-10-18 09:51:47
FPGA板級(jí)電路設(shè)計(jì)五要素本文節(jié)選自特權(quán)同學(xué)的圖書(shū)《FPGA設(shè)計(jì)實(shí)戰(zhàn)演練(邏輯篇)》配套例程下載鏈接:http://pan.baidu.com/s/1pJ5bCtt 和純粹基于PC機(jī)的各種軟件編程
2019-01-25 06:27:02
FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì)FPGA的IRIG-B(DC)碼產(chǎn)生電路設(shè)計(jì).doc
2012-08-11 10:34:15
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-05-23 19:49:45
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2012-08-20 15:37:36
電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn)
2019-01-03 14:19:28
lvds如何用fpga或是matlab實(shí)現(xiàn)
2014-01-15 15:20:12
求助lvds如何用fpga或是matlab實(shí)現(xiàn)
2014-01-15 15:18:06
摘要:UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成在FPGA芯片中,可使整個(gè)系統(tǒng)更為靈活、緊湊,減小整個(gè)電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2019-06-21 07:17:24
就不是最合適的。本設(shè)計(jì)使用Xilinx 的FPGA 器件,只將UART 的核心功能嵌入到FPGA 內(nèi)部,不但實(shí)現(xiàn)了電路的異步通訊的主要功能,而且使電路更加緊湊、穩(wěn)定、可靠。 1 引 言
2015-02-05 15:33:30
開(kāi)發(fā)板別心慌,先拋開(kāi)電路板各種各樣復(fù)雜的外設(shè)功能,我們可以先探討一下單純實(shí)現(xiàn)一片FPGA器件的核心電路(即能讓FPGA工作起來(lái)的最基本且元器件最少的電路)是如何設(shè)計(jì)的。相比于其它嵌入式系統(tǒng)芯片的電路設(shè)計(jì)
2016-07-18 16:24:54
關(guān)于以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)你想知道的都在這
2021-05-06 06:17:04
`勇敢的芯伴你玩轉(zhuǎn)Altera FPGA連載17:UART接口電路特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1i5LMUUD FPGA與UART
2017-10-28 20:05:14
1、在FPGA中實(shí)現(xiàn)串口協(xié)議的設(shè)計(jì)在FPGA中實(shí)現(xiàn)串口協(xié)議,通過(guò)Anlogic_FPGA開(kāi)發(fā)板上的“UART2USB”口接收從計(jì)算機(jī)發(fā)來(lái)的數(shù)據(jù)。實(shí)驗(yàn)設(shè)計(jì)思路UART串口是一種類似于USB、VGA
2022-07-19 11:09:48
開(kāi)發(fā) ,不僅成本低、周期短 、可靠性高 ,而且具有完全的知識(shí)產(chǎn)權(quán) 。本文介紹 了一個(gè)以 公司可編程邏輯芯片一 為控制核心 、附加一定外圍電路組成的汽車尾燈控制電路。這篇論文是從中國(guó)知網(wǎng)付費(fèi)下載的,請(qǐng)大家珍惜,幫忙頂起。基于FPGA的汽車尾燈控制電路設(shè)計(jì)與實(shí)現(xiàn)[hide][/hide]
2011-11-10 09:14:35
本文應(yīng)用EDA技術(shù),基于FPGA/CPLD器件設(shè)計(jì)與實(shí)現(xiàn)UART。
2021-05-07 06:33:09
請(qǐng)問(wèn)一下如何用FPGA實(shí)現(xiàn)FFT算法?
2021-04-08 06:06:26
如何用FPGA實(shí)現(xiàn)數(shù)字電視條件接收系統(tǒng)?
2021-04-29 06:57:30
下行擾碼的生成過(guò)程是怎樣的?如何用FPGA去實(shí)現(xiàn)下行擾碼?
2021-04-30 07:24:05
Xilinx FPGA的配置方式何用PowerPC860實(shí)現(xiàn)FPGA配置
2021-04-08 06:46:46
如何用中檔FPGA實(shí)現(xiàn)多相濾波器?
2021-04-29 06:30:57
如何實(shí)現(xiàn)開(kāi)關(guān)按鈕電路設(shè)計(jì)?
2022-01-21 06:39:22
如何實(shí)現(xiàn)網(wǎng)口防雷電路設(shè)計(jì)?
2022-01-14 07:19:49
如何實(shí)現(xiàn)高響度語(yǔ)音電路設(shè)計(jì)?語(yǔ)音電路系統(tǒng)是如何構(gòu)成的?語(yǔ)音電路特性有哪些?
2021-04-12 07:04:22
如何利用FPGA實(shí)現(xiàn)UART的設(shè)計(jì)?UART的結(jié)構(gòu)和幀格式
2021-04-08 06:32:05
FPGA芯片是由哪些部分組成的?如何去實(shí)現(xiàn)一種基于FPGA芯片的可重構(gòu)數(shù)字電路設(shè)計(jì)?
2021-11-05 08:38:57
怎么實(shí)現(xiàn)基于GSM的寬帶LNA電路設(shè)計(jì)?
2021-05-31 06:03:58
剛接觸FPGA 想用FPGA實(shí)現(xiàn)422通訊 求大牛給一個(gè)實(shí)現(xiàn)UART的VHDL的程序
2013-12-05 20:40:39
。--- 串行外設(shè)用到RS232-C異步串行接口,一般采用專用的集成電路即UART實(shí)現(xiàn)。如8250、8251、NS16450等芯片都是常見(jiàn)的UART器件,這類芯片已經(jīng)相當(dāng)復(fù)雜,有的含有許多輔助的模塊(如FIFO
2012-05-23 19:37:24
醫(yī)療行業(yè)搞硬件開(kāi)發(fā),有用到FPGA,經(jīng)理一直強(qiáng)調(diào)這塊電路要注意,但也沒(méi)說(shuō)有啥,想問(wèn)一下FPGA在電路設(shè)計(jì)上需要注意什么?
2020-08-27 08:08:17
文章介紹了一種采基于FPGA 實(shí)現(xiàn)UART電路的方法,并對(duì)系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解以適應(yīng)自頂向下的設(shè)計(jì)方法。采用有限狀態(tài)機(jī)對(duì)接收器模塊和發(fā)送器模塊進(jìn)行了設(shè)計(jì),所有功能的
2009-08-15 09:27:55
46 文章介紹了一種在現(xiàn)場(chǎng)可編程門陣列(FPGA)上實(shí)現(xiàn)UART 的方法。UART 的波特率可設(shè)置調(diào)整,工作狀態(tài)可讀取。系統(tǒng)結(jié)構(gòu)進(jìn)行了模塊化分解,使之適應(yīng)自頂向下(Top-Down)的設(shè)計(jì)
2009-08-21 11:35:03
52 UART 是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計(jì)包含UART 發(fā)送器、接收器和波特率發(fā)生器。設(shè)計(jì)應(yīng)用EDA 技術(shù),基于FPGA/CPLD 器件設(shè)計(jì)與實(shí)現(xiàn)UART。關(guān)鍵詞 :FPGA/CPLD;UART;VHDLUART(即U
2009-09-29 08:01:20
23 以太網(wǎng)到多路E1適配電路設(shè)計(jì)及FPGA實(shí)現(xiàn)
摘要:介紹了一種基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的以太網(wǎng)數(shù)據(jù)-多路E1反向復(fù)用器同步電路設(shè)計(jì),分析了FPGA具體實(shí)現(xiàn)過(guò)程中的一些常
2009-11-13 20:59:00
22 本文設(shè)計(jì)了一種基于 FPGA 的UART 核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC 應(yīng)用。設(shè)計(jì)中使用Verilog HDL 硬件描述語(yǔ)言在Xilinx ISE 環(huán)境下進(jìn)行設(shè)計(jì)、仿真,
2009-11-27 15:48:51
17 利用 FPGA 實(shí)現(xiàn)UART 的設(shè)計(jì)引 言隨著計(jì)算機(jī)技術(shù)的發(fā)展和廣泛應(yīng)用,尤其是在工業(yè)控制領(lǐng)域的應(yīng)用越來(lái)越廣泛,計(jì)算機(jī)通信顯的尤為重要。串行通信雖然使設(shè)備之間的連線大為減
2010-03-24 09:23:40
49 文章介紹了一種在現(xiàn)場(chǎng)可編程門陣列(FPGA)上實(shí)現(xiàn)UART 的方法。首先闡述了UART 異步串行通信原理,然后介紹了實(shí)現(xiàn)UART異步串行通信的硬件接口電路及各部分硬件模塊,以及用硬件
2010-08-06 16:24:13
55 如何用用FPGA實(shí)現(xiàn)FIR濾波器
你接到要求用FPGA實(shí)現(xiàn)FIR濾波器的任務(wù)時(shí),也許會(huì)想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識(shí),但是下一步該做什么呢?哪些參數(shù)是重
2009-03-30 12:25:45
4503 
如何用FPGA實(shí)現(xiàn)嵌入式系統(tǒng)
一、概述
??? 在許多領(lǐng)域中廣泛應(yīng)用的嵌入式計(jì)算系統(tǒng)(簡(jiǎn)稱為嵌入式系統(tǒng)),是在更大的電子器
2009-04-02 23:48:22
7573 
摘 要 :UART是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計(jì)包含UART發(fā)送器、接收器和波特率發(fā)生器。設(shè)計(jì)應(yīng)用EDA技術(shù),基于FPGA/CPLD器件設(shè)計(jì)與實(shí)現(xiàn)UART。
2009-06-20 13:14:52
982 
基于FPGA的次聲波合成的電路設(shè)計(jì)
摘要:次聲波是頻率在10一~20Hz的波,在生物醫(yī)學(xué)、氣象學(xué)、軍事等領(lǐng)域有著廣泛應(yīng)用前景,此頻段
2009-10-25 09:53:54
1525 
基于AD7543和FPGA的數(shù)/模轉(zhuǎn)換電路設(shè)計(jì)
引 言
數(shù)/模轉(zhuǎn)換(D/A)電路,是數(shù)字系統(tǒng)中常用的電路之一,其主要作用是把數(shù)字信號(hào)轉(zhuǎn)換成模擬信
2009-11-17 09:57:19
1843 隨著FPGA的廣泛應(yīng)用,經(jīng)常需要FPGA與其他數(shù)字系統(tǒng)進(jìn)行串行通信,專用的UART集成電路如8250,8251等是比較復(fù)雜的,因?yàn)閷S玫?b class="flag-6" style="color: red">UART集成電路既要考慮異步的收發(fā)功能,又要兼容RS232接口設(shè)計(jì)
2011-09-16 11:57:43
4392 
UART 是廣泛使用的串行數(shù)據(jù)通訊電路。本設(shè)計(jì)包含UART 發(fā)送器、接收器和波特率發(fā)生器。設(shè)計(jì)應(yīng)用EDA 技術(shù),基于FPGA/CPLD 器件設(shè)計(jì)與實(shí)現(xiàn)UART。
2011-12-17 00:15:00
57 UART 即通用異步收發(fā)器,傳統(tǒng)上采用多功能的專用集成電路實(shí)現(xiàn)。但是在一般的使用中往往不需要完整的UART 的功能,比如對(duì)于多串口的設(shè)備或需要加密通訊的場(chǎng)合使用專用集成電路
2012-05-23 10:13:33
2526 
基于FPGA的超聲波傳感器前端電路設(shè)計(jì)..
2016-01-04 17:03:55
14 基于FPGA的慣性平臺(tái)測(cè)試保護(hù)電路設(shè)計(jì)..
2016-01-04 17:03:55
7 基于FPGA的光電系統(tǒng)同步自適應(yīng)電路設(shè)計(jì)與實(shí)現(xiàn)
2016-01-04 17:03:55
10 高速電路設(shè)計(jì)與實(shí)現(xiàn),好東西,喜歡的朋友可以下載來(lái)學(xué)習(xí)。
2016-01-18 15:41:19
0 電路設(shè)計(jì)[FPGA]設(shè)計(jì)經(jīng)驗(yàn),有需要的下來(lái)看看
2016-05-20 11:16:35
46 華清遠(yuǎn)見(jiàn)FPGA代碼-RS-232C(UART)接口的設(shè)計(jì)與實(shí)現(xiàn)
2016-10-27 18:07:54
10 基于FPGA的串口通信電路設(shè)計(jì)
2017-01-24 17:30:13
33 基于FPGA/CPLD的UART功能設(shè)計(jì)
2017-01-23 20:45:37
30 數(shù)字電路設(shè)計(jì)方案中DSP與FPGA的比較與選擇
2017-01-18 20:39:13
15 在論壇里有人發(fā)帖子,問(wèn)關(guān)于FPGA的硬件電路問(wèn)題,我想涉及到這個(gè)問(wèn)題的基本都是硬件工程師或者在讀學(xué)生,所以我介紹一下我是怎么學(xué)習(xí)FPGA的硬件電路設(shè)計(jì)的吧!
2017-02-11 12:55:11
25430 基于FPGA的壓電陀螺數(shù)字化檢測(cè)電路設(shè)計(jì)_李國(guó)斌
2017-03-19 19:07:17
0 DSP和FPGA的HDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:11
7 基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載
2018-05-07 15:53:08
9 TI配置Hercules ARM安全MCU SCI和LIN 模塊如何用于UART通信
2018-05-28 08:33:20
10 FPGA芯片卻沒(méi)有這個(gè)特點(diǎn),所以使用FPGA作為處理器可以有兩個(gè)選擇,第一個(gè)選擇是使用UART芯片進(jìn)行串并轉(zhuǎn)換,第二個(gè)選擇是在FPGA內(nèi)部實(shí)現(xiàn)UART功能。
2019-10-18 07:54:00
2317 
中國(guó)大學(xué)MOOC
本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開(kāi)發(fā)開(kāi)始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-08-06 06:08:00
3083 中國(guó)大學(xué)MOOC
本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVADO的應(yīng)用,并循序漸進(jìn)地從組合邏輯、時(shí)序邏輯的開(kāi)發(fā)開(kāi)始,深入到FPGA的基礎(chǔ)應(yīng)用、綜合應(yīng)用和進(jìn)階應(yīng)用。
2019-12-02 07:08:00
2118 
基本的UART通信只需要兩條信號(hào)線(RXD,TXD)就可以完成數(shù)據(jù)的相互通信,接收與發(fā)送是全雙工形式,其中TXD是UART發(fā)送端,RXD是UART接收端。UART基本特點(diǎn)是:在信號(hào)線上有兩種狀態(tài),可分別用邏輯1(高電平)和邏輯0(低電平)來(lái)區(qū)分。
2019-08-22 14:57:16
1825 
本教程介紹Quartus Prime CAD系統(tǒng)。本文概述了用fpga器件實(shí)現(xiàn)的典型電路設(shè)計(jì)CAD流程,并說(shuō)明了該流程是如何在quartus prime軟件中實(shí)現(xiàn)的。通過(guò)給出使用quartus prime軟件在intel-fpga設(shè)備中實(shí)現(xiàn)非常簡(jiǎn)單的電路的逐步說(shuō)明,說(shuō)明了設(shè)計(jì)過(guò)程。
2019-09-20 08:00:00
6 FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設(shè)計(jì)中會(huì)有一些獨(dú)特的方法能夠參照。
2020-03-20 15:53:36
1531 本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA平臺(tái)介紹;
2020-07-06 18:11:22
158 UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成到FPGA芯片中,可使整個(gè)系統(tǒng)更為靈活、緊湊,減小整個(gè)電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA
2020-07-07 15:51:05
7 UART作為RS232協(xié)議的控制接口得到了廣泛的應(yīng)用,將UART的功能集成到FPGA芯片中,可使整個(gè)系統(tǒng)更為靈活、緊湊,減小整個(gè)電路的體積,提高系統(tǒng)的可靠性和穩(wěn)定性。提出了一種基于FPGA的UART
2020-07-07 17:28:03
10 通常情況下,時(shí)鐘的分頻在FPGA設(shè)計(jì)中占有重要的地位,在此就簡(jiǎn)單列出分頻電路設(shè)計(jì)的思考思路。
2020-07-10 17:18:03
2192 了當(dāng)前普追采用的多UART的方法和Actel公司提供的標(biāo)準(zhǔn)8051和UAI玎(通用異步收發(fā)器)。在IP核的基礎(chǔ)上,通過(guò)兩塊FPGA內(nèi)部RAM,設(shè)計(jì)出一種“橋”的辦法,用Vcalog硬件描述語(yǔ)言實(shí)現(xiàn)多個(gè)UART的擴(kuò)展,并在M0ddS.蛆中進(jìn)行仿真驗(yàn)證,最后在Acid公司的H礅(現(xiàn)
2021-02-02 15:15:00
11 的。本設(shè)計(jì)使用Xilinx的FPGA器件,只將UART的核心功能嵌入到FPGA內(nèi)部,不但實(shí)現(xiàn)了電路的異步通訊的主要功能,而且使電路更加緊湊、穩(wěn)定、可靠。
2021-04-27 14:07:25
8 利用FPGA的在系統(tǒng)下載或重新配置功能,可以在電路設(shè)計(jì)和調(diào)試時(shí)改變整個(gè)電路的硬件邏輯關(guān)系,而不需要改變印制電路板的結(jié)構(gòu)。
2021-05-12 10:46:10
25 基于FPGA的UART模塊設(shè)計(jì)與實(shí)現(xiàn)介紹說(shuō)明。
2021-06-01 09:43:30
19 FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.(電源技術(shù)發(fā)展怎么樣)-FPGA CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享? ? ? ? ? ? ? ? ? ??
2021-09-18 10:58:03
51 分析限幅電路和鉗位電路,是如何用二極管來(lái)實(shí)現(xiàn)的。關(guān)于二極管基礎(chǔ)知識(shí),請(qǐng)移步此文:關(guān)于二極管的基礎(chǔ)知識(shí)。
2023-01-30 09:30:19
792 目的:實(shí)現(xiàn)上位機(jī)與FPGAuart交互
開(kāi)發(fā)環(huán)境:quatus prime 18.1,芯片 altera :EP4CE15F23C8。
實(shí)驗(yàn)現(xiàn)象: 1.使用uart:bps=9600(參數(shù)可調(diào)整
2023-05-08 10:28:33
2 電子發(fā)燒友網(wǎng)站提供《FPGA/CPLD數(shù)字電路設(shè)計(jì)經(jīng)驗(yàn)分享.pdf》資料免費(fèi)下載
2023-11-21 11:03:12
3 如何用BUCK電路簡(jiǎn)單實(shí)現(xiàn)一個(gè)可靠的負(fù)電源?
2023-12-05 15:12:21
368 
評(píng)論