頻率是電信號中重要的物理量,在電子、通信系統(tǒng)中,信號的頻率穩(wěn)定度決定了整個系統(tǒng)的性能,準(zhǔn)確測量信號的頻率是系統(tǒng)設(shè)計的重要內(nèi)容。
單片機廣泛地應(yīng)用于電子系統(tǒng)設(shè)計,其性價比高,大量的外圍接口電路,使基于單片機的電子系統(tǒng)設(shè)計方便,周期縮短。然而,單片機的串行工作特點決定了它的低速性和程序跑飛,另外還存在抗干擾能力不強等缺點。EDA(Electronic Design Automation)技術(shù)以計算機為工具,在Quartus II軟件平臺上,對以硬件描述語言Verilog HDL/VHDL為系統(tǒng)邏輯描述手段完成的設(shè)計文件,自動地完成邏輯編譯、化簡、綜合及優(yōu)化、邏輯仿真,直至對特定目標(biāo)芯片的適配、編譯、邏輯映射和編程下載等工作,FPGA是純硬件結(jié)構(gòu),具有較強的抗干擾能力。
文中在FPGA芯片中嵌入MC8051 IP Core,作為控制核心,利用Verilog HDL語言進(jìn)行編程,設(shè)計了以MC8051 IPCore為核心的控制模塊、計數(shù)模塊、鎖存模塊和LCD顯示模塊等模塊電路,采用等精度測量法,實現(xiàn)了頻率的自動測量,測量范圍為0.1 Hz~50 MHz,測量誤差小于0.01%。
1 8051IP(Intelligent Property)軟核
8051單片機是以由VQM原碼(Verilog Quartus Mapping File)表達(dá)的,在QuartusII環(huán)境下能與VHDL、Verilog HDL等其他硬件描述語言混合編譯綜合,并在單片F(xiàn)PGA中實現(xiàn)全部硬件系統(tǒng)。
MC8051單片機核含有8位復(fù)雜指令CPU,存儲器采用哈佛結(jié)構(gòu),其結(jié)構(gòu)框圖如圖1所示。
MC8051的指令系統(tǒng)與8051/2、8031/2等完全兼容,硬件部分也基本相同,例如可接64KB外部存儲器,可接256字節(jié)內(nèi)部數(shù)據(jù)RAM,含兩個16位定時/計數(shù)器,全雙工串口,含節(jié)省功耗工作模式,中斷響應(yīng)結(jié)構(gòu)等。不同之處主要有:
1)MC8051是以網(wǎng)表文件的方式存在的,只有通過編譯綜合,并載入FPGA中才以硬件的方式工作,而普通8051總是以硬件方式存在的;
2)MC8051無內(nèi)部ROM和RAM,所有程序ROM和內(nèi)部RAM都必須外接。
3)以軟核方式存在能進(jìn)行硬件修改和編輯;能對其進(jìn)行仿真和嵌入式邏輯分析儀實現(xiàn)實時時序測試;能根據(jù)設(shè)計者的意愿將CPU、RAM、ROM、硬件功能模塊和接口模塊等實現(xiàn)于同一片F(xiàn)PGA中(即SOC)。
4)與普通8051不同,MC8051的4個I/O口是分開的。
MC8051核在接上了ROM和RAM后就成為一個完整的8051或8052單片機了,MC8051核實用系統(tǒng)的最基本構(gòu)建頂層原理圖如圖2所示,主要由4個部件構(gòu)成。
1)MC8051核。CPU_Core即MC8051單片機核如圖3所示,由VQM原碼表述:CPU_Core.vqm,可以直接凋用。該元件可以與其他不同語言表述的元件一同綜合與編譯。
2)嵌入式鎖相環(huán)PLL50。其輸入頻率設(shè)置為50 MHz,MC8051能接受的工作時鐘頻率上限取決于FPCA的速度級別。
3)程序ROM,LPM_ROM。采用ROM容量的大小也取決于FPGA所含的嵌入RAM的大小。設(shè)置的ROM容量是4k字節(jié)。此ROM可以加載HEX格式文件作為單片機的程序代碼。HEX程序代碼可以直接使用普通8051單片機程序編譯器生成。
4)數(shù)據(jù)RAM,LPM_RAM。本系統(tǒng)設(shè)置的LPM_RAM容量是256字節(jié)。高128字節(jié)須用間接尋址方式訪問。
2 等精度測頻原理及FPGA設(shè)計
等精度測量的一個最大特點是測量的實際門控時間不是一個固定值,而是一個與被測信號有關(guān)的值,剛好是被測信號的整數(shù)倍,即與被測信號同步。這樣就達(dá)到了在整個測試頻段的等精度測量。等精度測頻的核心思想就是通過閘門的信號與被測信號同步,將閘門時間τ控制為被測信號周期長度的整數(shù)倍。測量時,先打開預(yù)置閘門,當(dāng)檢測到被測信號脈沖沿到達(dá)時,標(biāo)準(zhǔn)信號時鐘開始計數(shù)。預(yù)置閘門關(guān)閉時,到達(dá)時才停止,完成被測信號整數(shù)個周期的測量。測量的實際閘門時間與預(yù)置閘門時間可能不完全相同,但最大差值不超過被測信號的一個周期。設(shè)實際閘門時間為τ,被測信號周期數(shù)為Nx,標(biāo)準(zhǔn)信號頻率為fs、計數(shù)值為Ns,則被測信號的頻率測量值為:
由于實際閘門時間τ為被測信號周期的整數(shù)倍,因此Nx是精確的,而標(biāo)準(zhǔn)信號時鐘的計數(shù)值Ns則存在誤差△Ns(|△Ns|≤1),即標(biāo)準(zhǔn)信號計數(shù)的真實值應(yīng)Ns+△Ns。
由此可知被測信號的頻率真實值為:
可以看出,相對誤差與被測信號本身的頻率特性無關(guān),即對整個測量頻率域而言,測量精度相等,因而稱之為“等精度測量”。標(biāo)準(zhǔn)信號的計數(shù)值Ns越大,則測量相對誤差越小,即提高門限時間τ和標(biāo)準(zhǔn)信號頻率fs可以提高測量精度。在精度不變的情況下,提高標(biāo)準(zhǔn)信號頻率可以縮短門限時間,提高測量速度。在計數(shù)允許時間內(nèi),同時對標(biāo)準(zhǔn)信號和被測信號進(jìn)行計數(shù),再通過數(shù)學(xué)公式推導(dǎo)得到被測信號的頻率。由于門控信號是被測信號的整數(shù)倍,就消除了對被測信號產(chǎn)生的±1誤差,但是會產(chǎn)生對標(biāo)準(zhǔn)信號±1的誤差。如圖4所示。
系統(tǒng)中,采用了標(biāo)準(zhǔn)信號源的精度很高,可以達(dá)到一個很高的測量精度,本系統(tǒng)采用晶體作為標(biāo)準(zhǔn)信號源,因此可以達(dá)到很高的精度。
3 FPAG設(shè)計模塊
本系統(tǒng)以Verilog HDL硬件描述語言為工具,在傳統(tǒng)的等精度測量原理基礎(chǔ)上進(jìn)行了改進(jìn)和優(yōu)化。增加了測量占空比的功能,同時由FPGA內(nèi)部產(chǎn)生清零信號,節(jié)省了資源。FPGA核心模塊如圖5所示。FPGA部分主要由門控信號產(chǎn)生模塊、計數(shù)器控制模塊、計數(shù)器模塊、鎖存器、中斷輸出、數(shù)據(jù)選擇輸出、頂層模塊組成。
門控信號:時鐘信號源產(chǎn)生頻率很高的時鐘信號,經(jīng)過分頻以后,得到頻率為1 Hz、1 kHz、1 MHz和50 MHz 4種時鐘信號,這些信號作為時基電路輸入信測量開始,TW為1s,計數(shù)器對被測信號fsin進(jìn)行計數(shù),如果計數(shù)超過規(guī)定值9999,產(chǎn)生溢出信號OVERFLOW,在其作用下,量程轉(zhuǎn)換電路輸出信號SW狀態(tài)發(fā)生變化,自動完成一次量程的換擋,同時將TW調(diào)整為0.1s,計數(shù)器重新計數(shù)。如果還有溢出信號,繼續(xù)量程換擋,調(diào)整TW,直到不再有溢出信號為止。其中74160接成了一個同步四進(jìn)制加法計數(shù)器,如圖6所示。它的時鐘輸入端CLK與計數(shù)器輸出端OVERFLOW(溢出)連接,在溢出信號作用下,量程轉(zhuǎn)換電路輸出端S1、S0依次輸出00、01、10和11 4個編碼,實現(xiàn)自動換擋。
計數(shù)器控制模塊:門控信號啟動(上升沿)后,在被測信號的上升沿啟動計數(shù)允許模塊,允許計數(shù)器計數(shù);門控信號關(guān)閉(下降沿)后,在被測信號的下一個上升沿關(guān)閉計數(shù)允許模塊,停止計數(shù),從而保證了門控信號是被測信號的整數(shù)倍,達(dá)到了等精度的目的。
計數(shù)器模塊:在設(shè)計計數(shù)器的過程中需要注意計數(shù)器的寬度設(shè)置,系統(tǒng)中采用的最大門控時間為10 s,標(biāo)準(zhǔn)信號源的頻率為50 MHz,則在計數(shù)的允許時間內(nèi)計數(shù)的最大值為:10 50 000 000=500 000 000《229=536 870 912,為了方便數(shù)據(jù)傳輸,系統(tǒng)中采用了32位位寬的計數(shù),如圖7所示,仿真波形如圖8所示。
鎖存器模塊:在門控信號關(guān)閉的同時,停止計數(shù),同時啟動鎖存模塊,把測量的數(shù)據(jù)鎖存起來,以便傳輸。
中斷輸出:鎖存數(shù)據(jù)的同時,給單片機一個低電平的中斷信號,通知單片機讀取數(shù)據(jù)。該模塊用于鎖存計數(shù)器輸出計數(shù)值,供51IP軟核讀取,進(jìn)行處理顯示。計數(shù)器模塊在門控信號關(guān)閉(下降沿)的同時,停止計數(shù),同時啟動鎖存模塊,把測量的數(shù)據(jù)鎖存起來,以便傳輸,鎖存電路如圖9所示。
數(shù)據(jù)選擇輸出:系統(tǒng)中采用了2個32位的計數(shù)器,由于單片機采用的是51系列單片機,只有8位的數(shù)據(jù)總線,所以一次通信只能傳輸8位數(shù)據(jù),所以設(shè)計了一個數(shù)據(jù)輸出控制模塊。
頂層模塊:實例化所有的底層模塊。FPGA部分的整體結(jié)構(gòu)圖如圖10所示。
4 MC8051 IP Core軟件設(shè)計流程
系統(tǒng)軟件設(shè)計流程如圖11所示。
中斷服務(wù)子程序如圖12所示。
5 結(jié)論
文中采用Altera的cyclone II系列的EP2C8Q208C8這款FPGA芯片。設(shè)計中使用了Verilog語言對各個模塊的描述設(shè)計。文中提出的數(shù)字頻率計設(shè)計方案采用等精度的測量算法,以先進(jìn)的FPGA可編程邏輯器件作為核心控制及運算電路單元可達(dá)到很高的測量精度要求,8051 IP Core嵌入到FPGA芯片系統(tǒng),與測頻模塊共用同一個FPGA芯片,和傳統(tǒng)的頻率計相比大大減小了電路板的尺寸,同時增加了系統(tǒng)的可靠性、設(shè)計靈活性和可更改性。實現(xiàn)了數(shù)字系統(tǒng)的軟件化。加入LCD液晶顯示,使測量效果更加直觀。
評論