完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > cpld
CPLD(Complex Programmable Logic Device)復雜可編程邏輯器件,是從PAL和GAL器件發(fā)展出來的器件,相對而言規(guī)模大,結構復雜,屬于大規(guī)模集成電路范圍。是一種用戶根據(jù)各自需要而自行構造邏輯功能的數(shù)字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標芯片中,實現(xiàn)設計的數(shù)字系統(tǒng)。
文章:653個 瀏覽:171041次 帖子:502個
大唐電信FPGA/CPLD數(shù)字電路設計經驗分享(2)
異步設計不是總能滿足(它們所饋送的觸發(fā)器的)建立和保持時間的要求。因此,異步輸入常常會把錯誤的數(shù)據(jù)鎖存到觸發(fā)器,或者使觸發(fā)器進入亞穩(wěn)定的狀態(tài),在該狀態(tài)下...
大唐電信FPGA/CPLD數(shù)字電路設計經驗分享(1)
在數(shù)字電路的設計中,時序設計是一個系統(tǒng)性能的主要標志,在高層次設計方法中,對時序控制的抽象度也相應提高,因此在設計中較難把握,但在理解RTL電路時序模型...
同創(chuàng)國芯董事長祝昌華在發(fā)布會上表示:“全球FPGA芯片市場規(guī)模大約50億美元左右,其中中國約15億美元。由于行業(yè)的技術以及資本門檻比較高,美國廠商占據(jù)了...
五大優(yōu)勢凸顯 可編程邏輯或將呈現(xiàn)快速增長
可編程邏輯器件的兩種類型是現(xiàn)場可編程門陣列(FPGA)和復雜可編程邏輯器件(CPLD)。在這兩類可編程邏輯器件中,F(xiàn)PGA是在PAL、GAL、EPLD等...
可編程邏輯器件(PLD)給數(shù)字系統(tǒng)的設計帶來了革命性的變化。他的影響絲毫不亞于20世紀70年代單片機的發(fā)明和使用,可以毫不夸張的講,PLD能完成任何數(shù)字...
2015-02-04 標簽:FPGACPLD數(shù)字通信系統(tǒng) 1.3萬 0
現(xiàn)場可編程門陣列(FPGA)作為專用集成電路(ASIC)領域的一種半定制電路,可以根據(jù)設計的需要靈活實現(xiàn)各種接口或者總線的輸出,在設備端的通信產品中已得...
激光加工主要是利用CO:激光束聚焦在材料表 面使材料熔化,同時用與激光束同軸的壓縮氣體吹 走被熔化的材料,來完成所需軌跡圖形的切割或者相應工藝品表面的雕刻。
基于DSP+CPLD的嵌入式高速圖像通信系統(tǒng)設計
隨著現(xiàn)代的圖形采集技術發(fā)展迅速,各種基于ISA,PCI,USB1.1等總線的圖形采集卡速度已經不能滿足用戶的需求,而采用 USB2.0以后就可以解決這個...
2014-09-01 標簽:DSPCPLD數(shù)字信號處理 1916 0
介紹了一種基于CPLD技術的MOSFET器件保護電路的設計與實現(xiàn)。該電路設計方案具有抗干擾能力強、響應速度快和通用性好的優(yōu)點。通過試驗驗證了該方案的正確...
基于CPLD和VHDL的智能撥號報警系統(tǒng)的設計與實現(xiàn)
本文采用CPLD控制核心實現(xiàn)了智能報警系統(tǒng)。由于利用EDA技術進行系統(tǒng)設計,外圍器件少、體積小、功耗低、可靠性高。通過修改VHDL源程序就可以增加一些新...
2013-02-20 標簽:CPLD報警系統(tǒng)VHDL 5073 0
眾所周知,電網(wǎng)信號量極多且相關性很強,這給采集計算和實時監(jiān)測帶來了很大的麻煩。為了解決這一問題。本文的設計師基于DSP和CPLD搭建的智能IED(Int...
2013-01-25 標簽:DSP智能電網(wǎng)CPLD 1433 0
基于Altera公司EPM240芯片的智能撥號報警系統(tǒng)設計
本文采用CPLD控制核心實現(xiàn)了智能報警系統(tǒng)。由于利用EDA技術進行系統(tǒng)設計,外圍器件少、體積小、功耗低、可靠性高。通過修改VHDL源程序就可以增加一些新...
2013-01-17 標簽:CPLD報警系統(tǒng)VHDL 3656 0
基于DSP和CPLD的智能開關電源數(shù)字控制器的設計與實現(xiàn)
本文的創(chuàng)新點在于利用DSP的強大數(shù)據(jù)處理功能和CPLD可編程特點,設計了具有數(shù)字化、智能化、通用性好的開關電源數(shù)字控制器,使得應用該數(shù)字控制器的開關電源...
在實際中設計者不需要直接選擇布線資源,布局布線器可自動地根據(jù)輸入邏輯網(wǎng)表的拓撲結構和約束條件選擇布線資源來連通各個模塊單元。從本質上講,布線資源的使用方...
基于單片機集成器件及CPLD的程控濾波電路設計與實現(xiàn)
在測控、通訊以及信號處理等領域,存在著頻率在較寬范圍內變化的信號,對這樣的信號進行濾波,需要濾波器能靈活變換通帶。由RC網(wǎng)絡與運算放大器構成的 RC有源...
基于CPLD和LVPECL的可調窄脈沖信號發(fā)生器設計與實現(xiàn)
本文采用CPLD和LCPECL門電路器件來設計可調窄脈沖發(fā)生器。本方案包括LVPECL窄脈沖產生電路和CPLD控制電路兩部分,利用CPLD提供10 MH...
編輯推薦廠商產品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |