完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12518個 瀏覽:614188次 帖子:7874個
強(qiáng)化DPD演算效能 SoC FPGA提升蜂巢網(wǎng)絡(luò)設(shè)備整合度
蜂巢式網(wǎng)絡(luò)業(yè)者設(shè)法透過全新傳輸界面、傳輸頻率、更高頻寬以及增加天線的數(shù)量和更多無線基地臺提升網(wǎng)絡(luò)密度,因此須要大幅降低設(shè)備的成本。另外,這些業(yè)者為降低營...
2013-09-16 標(biāo)簽:FPGA賽靈思無線網(wǎng)絡(luò) 2852 0
萊迪思iCEstick評估套件以低成本和低功耗加速FPGA設(shè)計(jì)
iCEstick評估套件加速了使用該器件的解決方案的開發(fā),擁有針對紅外和傳感器功能的硬件特性和參考設(shè)計(jì),適用于智能手機(jī)、平板電腦、游戲機(jī)以及其他有著嚴(yán)格...
通過采用FPGA SoC芯片,實(shí)現(xiàn)了針對門楣廣告市場的異步全彩LED顯示控制器的設(shè)計(jì),由于門楣廣告屏的分辨率一般都不高,CME-M5內(nèi)嵌的200MHz增...
嵌入式視覺設(shè)計(jì)要創(chuàng)新,選擇FPGA成關(guān)鍵
在嵌入式視覺市場處于襁褓時(shí)期的當(dāng)前階段,靈活性具有特別重要的意義。因?yàn)闉榱酥С侄鄻踊乃惴ㄟx擇,迅速完成缺陷修正和特性集改進(jìn)是一種常態(tài),而非偶然。FPG...
可編程時(shí)鐘振蕩器用作FPGA系統(tǒng)的時(shí)序參考有何優(yōu)勢?
內(nèi)在可編程的硅 MEMS 時(shí)鐘振蕩器架構(gòu)能夠幫助采用 FPGA 的系統(tǒng)設(shè)計(jì)人員解決許多難題。這種微型機(jī)電系統(tǒng)架構(gòu)能夠輕松整合一些其它功能,如:用于消減 ...
基于FPGA的ARM并行總線設(shè)計(jì)與仿真分析
由于FPGA技術(shù)和ARM技術(shù)應(yīng)用越來越廣泛,通過設(shè)計(jì)并行總線接口來實(shí)現(xiàn)兩者之間的數(shù)據(jù)交換,可以較容易地解決快速傳輸數(shù)據(jù)的需求,因此設(shè)計(jì)滿足系統(tǒng)要求的FP...
專家支招:如何快速解決隔離FPGA設(shè)計(jì)中的錯誤
在特定條件下采用更智能的技術(shù)來隔離特定錯誤,找到問題電路的源頭并漸進(jìn)式修復(fù)錯誤,這很重要。Synopsys 公司的Synplify Premier 和S...
賽靈思為數(shù)據(jù)中心等設(shè)備推出互通性10GBASE-KR解決方案
Xilinx 10GBASE-KR解決方案通過背板應(yīng)用全面電子及協(xié)議測試,為高性能網(wǎng)絡(luò)和數(shù)據(jù)中心設(shè)備推出互通性10G背板
賽靈思基于FPGA平臺的PFM電機(jī)控制方案有何優(yōu)勢?
PFM為什么是一種比PWM更好的電機(jī)控制算法?賽靈思基于PFM算法的電機(jī)控制方案到底有何優(yōu)勢?詳見本文分析...
FPGA設(shè)計(jì)小Tips:如何正確使用FPGA的時(shí)鐘資源
賽靈思在其FPGA中提供了豐富的時(shí)鐘資源,大多數(shù)設(shè)計(jì)人員在他們的FPGA設(shè)計(jì)中或多或少都會用到。不過對FPGA設(shè)計(jì)新手來說,什么時(shí)候用DCM、PLL、P...
SoC FPGA:產(chǎn)品開發(fā)中的自適應(yīng)性能分析
SoC新器件包括ARM應(yīng)用處理器和FPGA架構(gòu),為推出更高效的產(chǎn)品帶來了新機(jī)遇。片內(nèi)調(diào)試硬件、FPGA工具和軟件調(diào)試以及分析工具的創(chuàng)新已經(jīng)與硬件創(chuàng)新相匹...
專家支招:FPGA與多核CPU使嵌入式設(shè)計(jì)更靈活
在嵌入式領(lǐng)域中的標(biāo)準(zhǔn),最為穩(wěn)健而耐用的架構(gòu)是將一顆微處理器與FPGA相互搭配一起工作,有如一體般。這兩者結(jié)合在一起,將可實(shí)現(xiàn)顯著的設(shè)計(jì)靈活性。
FPGA工程師手記:FPGA系統(tǒng)設(shè)計(jì)黃金法則
當(dāng)前業(yè)內(nèi)領(lǐng)先的FPGA公司里工作的應(yīng)用工程師每天都會面對很多設(shè)計(jì)問題,而且他們已經(jīng)提出了一些將令你的設(shè)計(jì)工作變得更輕松的設(shè)計(jì)指導(dǎo)原則和解決方案。掌握FP...
2013-07-17 標(biāo)簽:FPGAFPGA設(shè)計(jì)C語言 2249 0
它不僅能解決整體系統(tǒng)吞吐量擴(kuò)展限制的問題和時(shí)延問題,而且直接應(yīng)對先進(jìn)節(jié)點(diǎn)芯片性能方面的最大瓶頸問題——互連。事實(shí)上,UltraScale架構(gòu)能夠從布線、...
賽靈思UltraScale架構(gòu):業(yè)界首款A(yù)SIC級All Programmable架構(gòu)
UltraScale? 架構(gòu)通過在完全可編程的架構(gòu)中應(yīng)用最先進(jìn)的ASIC 技術(shù),可應(yīng)對上述這些挑戰(zhàn)。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴(kuò)展至16nm鰭式F...
隨著便攜醫(yī)療電子產(chǎn)品市場迅速發(fā)展,脈搏血氧儀日益廣泛地被應(yīng)用到病人多參數(shù)監(jiān)護(hù) 領(lǐng)域,為臨床提供實(shí)時(shí)數(shù)據(jù)。本文介紹了在京微雅格CAP系統(tǒng)上設(shè)計(jì)的便攜式血氧儀方案。
EDA環(huán)境銜接測量軟件 電子產(chǎn)品開發(fā)周期大幅縮短
目前測試工程師所面臨的最大挑戰(zhàn)之一,即是個人觀念局限于目前的技術(shù)中而停滯不前,因此,本文特別提供技術(shù)趨勢的相關(guān)知識,針對測試與量測產(chǎn)業(yè),探討足以影響整個...
2013-06-24 標(biāo)簽:FPGA微處理器測試系統(tǒng) 1425 0
當(dāng)今的可編程邏輯供應(yīng)商必須研究各種工藝選擇,才能滿足采用FPGA的設(shè)計(jì)的各類需求。本文將介紹三類工藝特性,它們與現(xiàn)代FPGA內(nèi)部結(jié)構(gòu)的聯(lián)系,以及FPGA...
靈活的視頻監(jiān)控/安全系統(tǒng)實(shí)現(xiàn)方案
視頻監(jiān)控和安全行業(yè)正在經(jīng)歷著一場巨大的變革,正在從傳統(tǒng)的模擬閉路電視攝像機(jī)向基于邏輯的數(shù)字?jǐn)z像機(jī)的方向發(fā)展。更高的視頻分辨率、圖像信號處理、先進(jìn)的視頻分...
2013-06-13 標(biāo)簽:FPGA視頻監(jiān)控安全系統(tǒng) 1183 0
基于EMIF接口的DSP控制系統(tǒng)設(shè)計(jì)
提出一種DSP 通過EMIF 接口控制復(fù)雜系統(tǒng)的方案。通過將DSP 芯片連接多片F(xiàn)PGA,并利用FPGA 與各種外部芯片連接,使得DSP 通過EMIF ...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |