完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12377個(gè) 瀏覽:606819次 帖子:7769個(gè)
采用帶有收發(fā)器的全系列40-nm FPGA和ASIC實(shí)現(xiàn)創(chuàng)新
采用帶有收發(fā)器的全系列40-nm FPGA和ASIC實(shí)現(xiàn)創(chuàng)新設(shè)計(jì) 人們對(duì)寬帶服務(wù)的帶寬要求越來越高,促使芯片供應(yīng)商使用更多的...
理解FPGA中的壓穩(wěn)態(tài) ? 本白皮書介紹FPGA 中的壓穩(wěn)態(tài),為什么會(huì)出現(xiàn)這一現(xiàn)象,它是怎樣導(dǎo)致設(shè)計(jì)失敗的。介紹怎樣計(jì)算壓穩(wěn)態(tài)MTBF,重點(diǎn)是對(duì)結(jié)果造...
2010-02-04 標(biāo)簽:FPGA 816 0
基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì)
基于FPGA的掃頻信號(hào)源的研究與設(shè)計(jì) 掃頻技術(shù)是電子測(cè)量中的一種重要技術(shù),廣泛用于調(diào)頻放大器、寬頻帶放大器、各種濾波器、鑒相器以及其他有源或無源網(wǎng)絡(luò)的頻率
基于FPGA和MB86S02的數(shù)字圖像處理系統(tǒng)設(shè)計(jì)
基于FPGA和MB86S02的數(shù)字圖像處理系統(tǒng)設(shè)計(jì) 0引言圖像處理技術(shù)是信息科學(xué)中近十年來發(fā)展最為迅速的學(xué)科之一。目前,數(shù)字圖像處理技術(shù)巳被廣泛應(yīng)用于航空航天
Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)
Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì) 1 引言 目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地...
2010-02-04 標(biāo)簽:FPGA數(shù)字圖像數(shù)字圖像信 3834 1
Altera發(fā)布28nm FPGA技術(shù)創(chuàng)新
Altera發(fā)布28nm FPGA技術(shù)創(chuàng)新 基于技術(shù)上保持領(lǐng)先的歷史,Altera公司2月2日宣布了即將推出的28nm FPGA中采用的創(chuàng)新技術(shù):嵌入...
基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)
基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)...
采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)計(jì)
采用FPGA實(shí)現(xiàn)發(fā)電機(jī)組頻率測(cè)量計(jì)的設(shè)計(jì) 1 引言 在現(xiàn)代社會(huì)中,電資源成為人們生活當(dāng)中不可缺少的一部分,而發(fā)電機(jī)和電動(dòng)機(jī)在電力系統(tǒng)中扮演著非常重
2010-02-01 標(biāo)簽:FPGA發(fā)電機(jī)組 801 0
賽靈思Spartan FPGA高清視頻參考設(shè)計(jì),輕松實(shí)現(xiàn)“即
賽靈思Spartan FPGA高清視頻參考設(shè)計(jì),輕松實(shí)現(xiàn)“即插即用” 賽靈思公司(Xilinx)近日推出一款全新的消費(fèi)視頻增強(qiáng)參考設(shè)計(jì)。該款參考設(shè)計(jì)基...
用中檔FPGA實(shí)現(xiàn)高速DDR3存儲(chǔ)器控制器
用中檔FPGA實(shí)現(xiàn)高速DDR3存儲(chǔ)器控制器 引言 由于系統(tǒng)帶寬不斷的增加,因此針對(duì)更高的速度和性能,設(shè)計(jì)人員對(duì)存儲(chǔ)技術(shù)進(jìn)行了優(yōu)化。下一代雙數(shù)...
一種高速幀同步和相位模糊估計(jì)的方法及其FPGA實(shí)現(xiàn)
一種高速幀同步和相位模糊估計(jì)的方法及其FPGA實(shí)現(xiàn) 摘要:提出僅依靠接收符號(hào)和本地同步碼快速確定MPSK調(diào)制符號(hào)的幀同步,并同時(shí)估計(jì)其相位模糊值的計(jì)算方法,給
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線...
Actel低功耗FPGA伴隨波音787夢(mèng)幻客機(jī)飛向藍(lán)天
Actel低功耗FPGA伴隨波音787夢(mèng)幻客機(jī)飛向藍(lán)天 愛特公司(Actel Corporation)宣布,其低功耗Pro...
一種基于FPGA和SC16C554實(shí)現(xiàn)多串口通信的方法
一種基于FPGA和SC16C554實(shí)現(xiàn)多串口通信的方法 0 引言 隨著電子技術(shù)的飛躍發(fā)展,通用數(shù)字信號(hào)處理器(DS...
改變嵌入設(shè)計(jì)格局的FPGA 要點(diǎn) FPGA(現(xiàn)場(chǎng)可編程門陣列)架構(gòu)可以讓你根據(jù)需求的變化,重新配置自己的嵌入系統(tǒng),將工程與制造的影響減少到最低程度。
2010-01-26 標(biāo)簽:FPGA 598 0
FPGA重復(fù)配置和測(cè)試的實(shí)現(xiàn)
FPGA重復(fù)配置和測(cè)試的實(shí)現(xiàn) 從制造的角度來講,F(xiàn)PGA測(cè)試是指對(duì)FPGA器件內(nèi)部的邏輯塊、可編程互聯(lián)線、輸入輸出塊等資源的檢測(cè)。完整的FPGA測(cè)試包...
2010-01-26 標(biāo)簽:fpga 591 0
基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì)
基于FPGA的提取位同步時(shí)鐘DPLL設(shè)計(jì) 在數(shù)字通信系統(tǒng)中,同步技術(shù)是非常重要的,而位同步是最基本的同步。位同步時(shí)鐘信號(hào)不僅用于監(jiān)測(cè)輸入碼元信號(hào),確保收發(fā)
基于FPGA的溫度模糊自適應(yīng)PID控制器的設(shè)計(jì)
基于FPGA的溫度模糊自適應(yīng)PID控制器的設(shè)計(jì) 此外,在FPGA中還集成有Altera公司提供的NIOS II軟核處理器,F(xiàn)PGA一方面通過內(nèi)部的...
Murata推出可為FPGA和MCU供電的新型點(diǎn)負(fù)載DC/D
Murata推出可為FPGA和MCU供電的新型點(diǎn)負(fù)載DC/DC轉(zhuǎn)換器 Murata Power Solutions公司在 Okami非隔離,DOSA兼...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |