完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > vitis
Vitis Model Composer 是一款 Xilinx 工具包,支持在 MATALB? 和 Simulink? 環(huán)境中進(jìn)行快速設(shè)計(jì)探索和驗(yàn)證,并加速 Xilinx 器件的量產(chǎn)。
文章:147個(gè) 瀏覽:7757次 帖子:21個(gè)
使用AMD Vitis進(jìn)行嵌入式設(shè)計(jì)開(kāi)發(fā)用戶指南
由于篇幅有限,本文僅選取部分內(nèi)容進(jìn)行分享。 Vitis 簡(jiǎn)介 AMD Vitis 工具套件包含多種設(shè)計(jì)技術(shù),用于開(kāi)發(fā)以 A...
2025-01-08 標(biāo)簽:amd嵌入式設(shè)計(jì)Vitis 1116 0
如何優(yōu)化HLS仿真腳本運(yùn)行時(shí)間
需求:由于自己目前一個(gè) HLS 仿真腳本需要運(yùn)行 1個(gè)多小時(shí),先打算通過(guò)打印時(shí)間戳的方式找出最耗時(shí)的部分,然后想辦法優(yōu)化。
Vitis加速庫(kù):廣泛且性能優(yōu)化的開(kāi)源庫(kù)
Vitis 統(tǒng)一軟件平臺(tái)包括一組廣泛的、性能優(yōu)化的開(kāi)源庫(kù),這些庫(kù)提供了即開(kāi)即用的加速功能,并且對(duì)現(xiàn)有應(yīn...
2023-10-30 標(biāo)簽:編程語(yǔ)言數(shù)據(jù)分析Vitis 939 0
Vitis AI Library體驗(yàn)之OCR識(shí)別
Vitis AI Library是一組高層次庫(kù)和 API,專為利用 DPU 高效執(zhí)行 AI 推斷而構(gòu)建。它是基于 Vitis AI運(yùn)行時(shí)利用 Vitis...
2023-10-17 標(biāo)簽:神經(jīng)網(wǎng)絡(luò)AIOCR 1292 0
如何使用Vitis-AI加速YOLOX模型實(shí)現(xiàn)視頻中的目標(biāo)檢測(cè)
本文將介紹如何使用Vitis-AI加速YOLOX模型實(shí)現(xiàn)視頻中的目標(biāo)檢測(cè),并對(duì)相關(guān)源碼進(jìn)行解讀。由于演示的示例程序源碼是Vit...
基于Vitis AI的ADAS目標(biāo)識(shí)別
Vitis? AI開(kāi)發(fā)環(huán)境可在賽靈思硬件平臺(tái)上加速 AI 推斷,包括邊緣器件和 Alveo? 加速器卡。此環(huán)境由經(jīng)過(guò)最優(yō...
2023-09-28 標(biāo)簽:AIadas開(kāi)發(fā)環(huán)境 3817 0
自從 Vitis 的發(fā)布,AMD 在 Github 上也開(kāi)源了很多資源,方便開(kāi)發(fā)者進(jìn)行自己的設(shè)計(jì),減少產(chǎn)品上市時(shí)間...
需要手工在 C++ 代碼里明確指定可并行執(zhí)行的任務(wù)(用 task,添加頭文件 hls_task.h),同時(shí)可并行執(zhí)行的 task 接口(對(duì)應(yīng)...
在X86處理器上跑嵌入式應(yīng)用程序的Software Emulation
在 Vitis 流程中,編譯的目標(biāo)分為軟件仿真(software emultion),硬件仿真(hardware emulation)以及硬件(hard...
《基于“礦板”低成本學(xué)習(xí)Zynq系列》之十-RSA加密程序認(rèn)證
前面我們測(cè)試了DDR,片上memory,片內(nèi)外設(shè)等都OK,也進(jìn)行了跑分,基本可以確認(rèn)SOC沒(méi)問(wèn)題了,我們現(xiàn)在來(lái)...
《基于“礦板”低成本學(xué)習(xí)Zynq系列》之九-廉頗老矣否,雖礦也要跑個(gè)分
前面我們測(cè)試了DDR,片上memory,片內(nèi)外設(shè)等都OK,那么現(xiàn)在我們就來(lái)跑個(gè)分看卡你性能怎么樣。
2023-07-20 標(biāo)簽:芯片DDR開(kāi)發(fā)板 1416 0
《基于“礦板”低成本學(xué)習(xí)Zynq系列》之八-定時(shí)器等外設(shè)測(cè)試
前面我們測(cè)試了DDR,片上memory,這一篇繼續(xù)測(cè)試片上外設(shè),定時(shí)器等,以確認(rèn)SOC是否正常。
《基于“礦板”低成本學(xué)習(xí)Zynq系列》之五-XADC改造與測(cè)試
本文轉(zhuǎn)自公眾號(hào)歡迎關(guān)注 《基于“礦板”低成本學(xué)習(xí)Zynq系列》之四-第一個(gè)工程HelloWorld一下 (qq.com) 一.前言 前面我...
2023-07-19 標(biāo)簽:soc程序開(kāi)發(fā)板 3518 1
VCK5000運(yùn)行Vitis-AI 3.0 WeGO實(shí)時(shí)量化演示
VCK5000在vitis ai 3.0對(duì)應(yīng)的shell版本為xilinx-vck5000-gen4x8-qdma-base_2
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題 教程专题
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |